色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

時序優化之發送端打拍策略解析

冬至子 ? 來源:芯時代青年 ? 作者:尼德蘭的喵 ? 2023-12-04 10:23 ? 次閱讀

打拍是進行時需優化最常用和最簡單的方式之一,不過握手型協議的打拍和通常的使能型協議是不同的。使能型只需要把data/enable或者xoff使用寄存器正常打拍即可,而握手型由于自身的特殊性(必須在握手當拍做出響應),所以單純打拍肯定是不行的。

握手型協議的時序優化分為三種情況:對發送端進行優化(即valid打拍,或稱forward打拍),對接受端進行優化(即ready打拍,或稱backward打拍),對兩端均優化(即valid-ready打拍,或稱forward-backword打拍)。本篇對forward打拍進行說明。

fw_pipe的打拍對象不僅是valid也包括data,道理是顯而易見的,data和valid一樣是發送端驅動的且需要與valid保持時序上的一致,不能valid打拍延時了data沒變,那就差拍了。

對于valid和data打拍,我們要借助兩個寄存器實現。通常來說數據如果不參與控制邏輯,是沒有必要進行復位的,因此使用兩種不同的寄存器:

module dffre #(
	parameter WIDTH = 1
)(
	input 			clk,
	input 			rst_n,
	input  	[WIDTH -1:0]	d,
	input			en,
	output reg[WIDTH -1:0]	q
);
always @(posedge clk or negedge rst_n)begin
	if(~rst_n)  q <= {WIDTH{1'b0}};
	else if(en) q <= d;
end
endmodule

module dffe#(
	parameter WIDTH = 1
)(
	input 			clk,
	input  	[WIDTH -1:0]	d,
	input	    		en,
	output reg[WIDTH -1:0]	q
);
always @(posedge clk)begin
	if(en) q <= d;
end
endmodule

寄存器選好了,接下來確定fw_pipe的接口,data_in側數輸入端,data_out為輸出端。:

module fw_pipe #(
	parameter WIDTH = 8)
(
	input clk,
	input rst_n,
	
	input [WIDTH -1:0]data_in,
	input 		  data_in_valid,
	output		  data_in_ready,
	
	output[WIDTH -1:0]data_out,
	output		  data_out_valid,
	input		  data_out_ready
);
endmodule

接下來就是借助dffre對data_in_valid打拍的邏輯了。邏輯其實比較簡單,u_in_valid_dffre就是專門用來緩存data_in_valid,那么當上一個data_in_valid還沒有被下游握手時顯然當前的data_in_valid是不能寫入u_in_valid_dffre的。

那么問題就變成了,如何預期下一拍的u_in_valid_dffre是空的,當前拍的data_in_valid可以使能寄存器并在下一拍寫入到u_in_valid_dffre中呢?兩種情況:

  • 當拍的u_in_valid_dffre就是空的;
  • u_in_valid_dffre不空,當當拍的data_out_ready為1,u_in_valid_dffre在下一拍必然為空;

于是精簡代碼之后的代碼,如下所示:

wire in_valid_en = data_in_ready;
wire in_valid_d  = data_in_valid;
wire in_valid_q;
dffre #(.WIDTH(1))
u_in_valid_dffre(
	.clk(clk),
	.rst_n(rst_n),
	.d(in_valid_d),
	.en(in_valid_en),
	.q(in_valid_q)
);
assign data_in_ready  = data_out_ready || (~in_valid_q);

而后是通過無復位的dffe對data_in進行打拍,u_in_data_dffe的更新邏輯完全跟隨data_in_valid一致就可以,data_in_valid可以寫進寄存器時data_in也必須跟著寫進寄存器,當然了為了避免x態的傳播造成困擾,可以選擇在輸入握手時寫入寄存器:

wire 		data_en = data_in_valid && data_in_ready;
wire [WIDTH -1:0]data_d  = data_in;
wire [WIDTH -1:0]data_q;
dffe #(.WIDTH(WIDTH))
u_in_data_dffe(
	.clk(clk),
	.d(data_d),
	.en(data_en),
	.q(data_q)
);

最后就是輸出邏輯:

assign data_out_valid = in_valid_q;
assign data_out = data_q;

整個fw_pipe的代碼就完成了:

module fw_pipe #(
	parameter WIDTH = 8)
(
	input clk,
	input rst_n,
	
	input [WIDTH -1:0]data_in,
	input 		  data_in_valid,
	output		  data_in_ready,
	
	output[WIDTH -1:0]data_out,
	output		  data_out_valid,
	input		  data_out_ready
);

wire in_valid_en = data_in_ready;
wire in_valid_d  = data_in_valid;
wire in_valid_q;
dffre #(.WIDTH(1))
u_in_valid_dffre(
	.clk(clk),
	.rst_n(rst_n),
	.d(in_valid_d),
	.en(in_valid_en),
	.q(in_valid_q)
);

wire 		 data_en = data_in_valid && data_in_ready;
wire [WIDTH -1:0]data_d  = data_in;
wire [WIDTH -1:0]data_q;
dffe #(.WIDTH(WIDTH))
u_in_data_dffe(
	.clk(clk),
	.d(data_d),
	.en(data_en),
	.q(data_q)
);

assign data_in_ready  = data_out_ready || (~in_valid_q);
assign data_out_valid = in_valid_q;
assign data_out = data_q;

endmodule

借助auto_testbench驗證一下代碼的正確性,在出口頻繁反壓的情況下仿真了100000ns:

圖片

數據比對全部通過:

圖片

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 寄存器
    +關注

    關注

    31

    文章

    5363

    瀏覽量

    120915
  • 時序優化
    +關注

    關注

    0

    文章

    4

    瀏覽量

    1460
收藏 人收藏

    評論

    相關推薦

    優化高速接口的時序裕量

    本文將對源同步定時如何優化高速接口時序裕量進行討論。時序預算是對系統正常工作所需時序參數或時序要求的計算。
    發表于 03-20 10:46 ?2671次閱讀
    <b class='flag-5'>優化</b>高速接口的<b class='flag-5'>時序</b>裕量

    時序優化接收打拍策略探討

    這篇文章是探討對接收進行時序優化(即ready打拍,或稱backward打拍)的方式。
    的頭像 發表于 12-04 10:20 ?653次閱讀
    <b class='flag-5'>時序</b><b class='flag-5'>優化</b><b class='flag-5'>之</b>接收<b class='flag-5'>端</b><b class='flag-5'>打拍</b><b class='flag-5'>策略</b>探討

    【InTime試用體驗】使用簡易、策略選擇精確度高的一款時序優化軟件

    解決FPGA時序優化問題的軟件。InTime 內嵌學習引擎,可以智能分析FPGA設計,為綜合和布局布線提供更優的策略組合。同時,根據對器件、設計和工具特點的了解,以及獨有的算法,InTime 可以生成最能滿足
    發表于 07-05 11:00

    幾個FPGA時序優化簡單技巧

    特定模塊劃分到不同的時鐘域里;但異步時鐘域不宜太多。綜合時使用retiming,duplication;physical synthesis優化,現在的綜合器這方面已經足夠聰明了。預算允許可使用速度更快的芯片;這個也許是實現 “不修改RTL又時序收斂” 的最可能的方式。
    發表于 06-07 17:55

    運籌優化動態規劃解析

    運籌優化(七)--動態規劃解析
    發表于 05-12 09:57

    靜態時序優化策略有哪些?

    變則通,通則久。事物都有其運行的規律,把握好規律,就能更好的實現人的目的。在數字后端設計中,時序優化一直是關鍵問題,尤其追求高頻高性能的設計中,時許問題常常貫穿始終。大大小小二十幾個項目模塊后端工作
    發表于 12-10 07:37

    FPGA設計應用及優化策略有哪些?

    EDA技術具有什么特征?FPGA是什么原理?FPGA設計應用及優化策略基于VHDL的FPGA系統行為級設計
    發表于 04-15 06:33

    你知道RTL時序優化迭代的技巧有哪些嗎

    專項優化時序與門控精度的trade off。我優化的模塊的一個典型的特點是低功耗要求很高,幾乎所有Always塊都會有綜合自動生成的時鐘門控。由于時鐘樹長差異和Setup要求更嚴,時鐘門控的E
    發表于 06-23 15:43

    基于FPGA時序優化設計

    現有的工具和技術可幫助您有效地實現時序性能目標。當您的FPGA 設計無法滿足時序性能目標時,其原因可能并不明顯。解決方案不僅取決于FPGA 實現工具為滿足時序要求而優化設計的能力,還取
    發表于 11-18 04:32 ?3332次閱讀

    FPGA設計中層次結構設計和復位策略影響著FPGA的時序

    FPGA設計中,層次結構設計和復位策略影響著FPGA的時序。在高速設計時,合理的層次結構設計與正確的復位策略可以優化時序,提高運行頻率。
    發表于 02-15 15:15 ?1015次閱讀

    時序分析的優化策略詳細說明

    本文檔的主要內容詳細介紹的是FPGA的時序分析的優化策略詳細說明。
    發表于 01-14 16:03 ?17次下載
    <b class='flag-5'>時序</b>分析的<b class='flag-5'>優化</b><b class='flag-5'>策略</b>詳細說明

    時序分析的優化策略詳細說明

    本文檔的主要內容詳細介紹的是FPGA的時序分析的優化策略詳細說明。
    發表于 01-14 16:03 ?19次下載
    <b class='flag-5'>時序</b>分析的<b class='flag-5'>優化</b><b class='flag-5'>策略</b>詳細說明

    如何降低面積和功耗?如何優化電路時序?

    1、如何降低功耗? (1) 優化方向: 組合邏輯+時序邏輯+存儲 (2) 組合邏輯: ??(a)通過算法優化的方式減少門電路 ??(b)模塊復用、資源共享 (3) 時序邏輯: ??(a
    發表于 02-11 15:30 ?2次下載
    如何降低面積和功耗?如何<b class='flag-5'>優化</b>電路<b class='flag-5'>時序</b>?

    IC設計的特殊信號打拍方式及RR輪詢調度

    Axi總線打拍模塊通常會采用特殊設計的IP模塊,將所有axi總線信號互聯到axi打拍ip上,起到一個橋接的作用,能夠解決時序問題。
    發表于 10-03 15:26 ?1401次閱讀

    在valid ready協議中對ready進行timing修復打拍的方法

    首先將把目標設計想象成一個黑盒子,如圖1所示,我們的目標是將READY_DOWN通過打拍的方法獲得時序優化。
    的頭像 發表于 06-27 16:20 ?1397次閱讀
    在valid ready協議中對ready進行timing修復<b class='flag-5'>打拍</b>的方法
    主站蜘蛛池模板: 狠狠色狠狠色综合日日91app| 乳色吐息未增删樱花ED在线观看 | 皮皮在线精品亚洲| 高清mv视频免费观看| 精品美女国产互换人妻| 青春草国产成人精品久久| 亚洲中文字幕永久在线 | 桃花在线观看播放| 99在线免费视频| 久久精品国产男包| 亚洲 欧美 日本 国产 高清| a视频在线免费观看| 久久精品亚洲AV高清网站性色| 神马影院午夜理论二| 99日韩精品| 六六影院午夜伦理| 亚洲九九视频| 国产精品点击进入在线影院高清| 美国CERANETWORK超清| 亚洲性爱城| 好好的曰com久久| 小向美奈子厨房magnet| 动漫护士被乳羞羞漫| 日本大尺码喷液过程视频| 99久在线国内在线播放免费观看| 久久无码AV亚洲精品色午夜| 亚洲色噜噜狠狠站欲八| 国产亚洲欧美ai在线看片| 偷窥wc美女毛茸茸视频| 耻辱の奴隷淑女中文字幕| 欧美人与动牲交ZOOZ特| 99精品在线播放| 男人叼女人| CHESENGAY痞帅警察GV| 男人J放进女人P全黄网站| 中国二级毛片| 快乐激情站| 99久久精品免费国产一区二区三区| 两性午夜刺激爽爽视频| 中文中幕无码亚洲视频| 绿巨人www在线观看|