色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

聊聊SystemVerilog編碼層面提速的若干策略

sanyue7758 ? 來源:杰瑞IC驗證 ? 2023-02-20 09:49 ? 次閱讀

今天別的先不聊,就單從代碼習慣出發(fā)聊聊SystemVerilog編碼層面提速的若干策略。

本篇的主體策略來自Cliff Cummings和其團隊多年以來得出的一些研究結論,所展示的策略主要偏重于定性分析,而非定量分析,偏重結論而非詳細的理論論述。如果大家感興趣,可以自己設計仿真實驗進一步定量分析,或深入查閱文獻資料深究原理。

值得一提的是,本文雖偏重定性分析和結論擺出,但是這些結論還是具有很不錯的價值,例如對SystemVerilog仿真速度的編碼層面優(yōu)化方法提供了一些思路和認知,對SystemVerilog代碼風格建立提供了一個新的觀察視角,當你在代碼提速優(yōu)化“山窮水盡”之時,也許因為某條“柳暗花明”。

好了,廢話不說了,請出干貨:

1.頻繁的函數/任務調用會增加開銷

比如:用foreach遍歷方式計數(foreach有內置函數),不如單獨的計數器!如下代碼:

這樣寫比較慢:

a245cf14-b076-11ed-bfe3-dac502259ad0.png

這樣寫比較快:

a263107e-b076-11ed-bfe3-dac502259ad0.png

對于簡單調用,編譯器可以將函數/任務內聯以避免堆棧幀操作,但復雜調用因為編譯器性能考慮原因通常不會內聯,每個函數/任務都將數據引用或完整的數據副本推送到調用堆棧,并處理任何指定的返回。如此就會增加仿真時間了。如果這個函數/任務本身又被循環(huán)掉用,時間就會浪費更多!

上面的反例代碼,通過foreach遍歷來統(tǒng)計mad_q中的元素數,每次都需要掉用一次內部的內置函數,將會慢于一個獨立的計數器!

2.計算表達式、引用請“逃出”循環(huán)

例2.1:循環(huán)條件中不要帶計算,每次循環(huán)都會計算一次

這樣寫比較慢:

a27fac70-b076-11ed-bfe3-dac502259ad0.png

這樣寫比較快:

a2988e02-b076-11ed-bfe3-dac502259ad0.png

例2.2:和循環(huán)因子無關的計算應在循環(huán)外計算好

這樣寫比較慢:

a2bd04c6-b076-11ed-bfe3-dac502259ad0.png

這樣寫比較快:

a2d7fcfe-b076-11ed-bfe3-dac502259ad0.png

例2.3:引用不要和循環(huán)沾邊

這樣寫比較慢:

a2eadf22-b076-11ed-bfe3-dac502259ad0.png

這樣寫比較快:

a2fb68e2-b076-11ed-bfe3-dac502259ad0.png

這個例子比較慢的代碼把例如comms.proto.pkt….的引用帶入了循環(huán)里。

在硬件世界中,可以預先計算分層引用,因為這些引用在運行時是靜態(tài)的。在systemverilog testbench中,引用通常是同時遍歷類實例層次結構和動態(tài)類型,所有這些都可以在仿真運行期間更改。因此,模擬器必須遍歷所有引用才能獲得數據,這顯然會降低速度。

3.對于條件的相關編碼長點兒心吧

例3.1:簡單的條件短路

a318adda-b076-11ed-bfe3-dac502259ad0.png

第一行if中通過“或”聯系起來的條件,當其中term1為1時,則后續(xù)不用判斷則可以得出if條件整體成立。

同理第二行if中通過“與”聯系起來的條件,當其中term1為0時,則后續(xù)不用判斷則可以得出if條件整體不成立。

所以這樣寫這個條件會比較快,例如:

if(最高頻率的條件 || 次高頻率的條件 || 最低頻率的條件),把最高頻率的寫在最前面。

例3.2:能條件成立后才進行計算的,就不要著急放到前面算。

比如下面這個例子,data的計算是調用了randomize()這個函數,但是用這個值是在一個If(live==TRUE)條件成立之后才用的!假如條件沒成立,那就是沒用上,沒用上前面是不白算了?自然就浪費資源了?。ㄎ覀兦懊嬷v循環(huán)的時候說該算的提前算好,看到條件這里的時候我們可能要多想想了,原來不是啥都趕前面算就好啊,哈哈)

a3382296-b076-11ed-bfe3-dac502259ad0.png

例3.3:UVM平臺中妙用uvm_report_enabled()函數作為條件來優(yōu)化。

如下例,如果打印詳細級別設置為UVM_DEBUG或高于UVM_DEBUG,則觸發(fā)消息打印。

a35178fe-b076-11ed-bfe3-dac502259ad0.png

例3.4:再來一個UVM平臺中玩好條件的案例,monitor或者driver進行port傳遞時,以port的size()為條件,減少不必要的打數據包的次數。

a36ecf80-b076-11ed-bfe3-dac502259ad0.png

4.連接處logic的語義顯式聲明wire,可以折疊為同一對象,加快仿真速度(RTL or TB)

這樣寫比較慢:

a395615e-b076-11ed-bfe3-dac502259ad0.png

這樣寫比較快:

a3aed49a-b076-11ed-bfe3-dac502259ad0.png

SystemVerilog中的logic類型,它可以有wire線存儲或var變量存儲,如果沒有顯式聲明,則存儲類型由仿真器根據上下文確定。

別小看這個類型,對仿真差別很大哦,如果是wire型,仿真器可以折疊為同一對象以獲得更高的仿真速度,但是變量卻不能!

因為logic類型的語義除了在input、inout之外的所有情況下全都默認為變量存儲!所以你的代碼有時候可能仿真正確,但不知道為啥比想象中的慢!

如上例子中A2.y、A2.X1.y和A2.X1.T1.y是不同的,粗體wire聲明允許將它們折疊為單個對象。(當然上例子中input本身默認為wire類型不需要顯式聲明,但是全部顯式聲明更加清楚,這個代碼風格更好)

5. 在“向量”上直接操作比操作bit更快

這樣寫比較慢:

a3cfbc14-b076-11ed-bfe3-dac502259ad0.png

這樣寫比較快:

a3eacd2e-b076-11ed-bfe3-dac502259ad0.png

如上例32bit的a_t、c_t,可以看作32個1bit的變量組成的“向量”。對于這個“向量”直接操作會快于對其32個1bit循環(huán)操作。

順便一提,上面的反例中,除了位操作,而且效率低下的示例使用了一個generate語句,它創(chuàng)建了一個靜態(tài)層次結構。這樣的跨層次結構的問題,仿真器會進行優(yōu)化,但是對于復雜的問題,往往不能做到很好的優(yōu)化,會變成隱藏的性能問題。

6.盡量用ref,少傳遞復雜數據結構

ref會直接對目標方法的內存進行操作,這樣便節(jié)省了資源,尤其是對于很多復雜數據結構例如具有數百個字段的結構體、或具有數百個元素的隊列、動態(tài)數組、聯合數組等。其實,很多時候函數只需要擁有讀取大型數據對象的訪問權限即可,根本不會寫入它。

7.動態(tài)數據結構,不要濫用、想清楚再用

“動態(tài)數據結構”如隊列、動態(tài)數組、聯合數組是常見性能問題的來源,不要濫用。SystemVerilog和大多數具有這些類型的語言通常都是如此。

所以,盡可能使用靜態(tài)數組而不是動態(tài)數組。即使數組長度有少量變化,最好指定靜態(tài)數組稍大一些,而不是承擔動態(tài)數組的開銷(內存占用空間和垃圾收集時間)。比如可能有2--10個int型的元素,直接定義和使用“int A[10];”,或者更大點“int A[12];”來存儲元素,而不是直接定義使用動態(tài)數組“int A[ ];”來動態(tài)分配空間。

除此之外,動態(tài)數組和隊列有各自適合的場景,他們都可以完成對方的功能,但是不要隨意混用,否則都會有不好的性能。動態(tài)數組最適合查找,隨機插入/刪除操作,隊列最適合自動調整大小的前后操作,仿真器具有不同的內部表示來優(yōu)化他們各自的操作,所以盡量讓他們去合適自己的“崗位”。

8.能用單個對象,不要多new

比較慢的寫法:

a41d5e7e-b076-11ed-bfe3-dac502259ad0.png

比較快的寫法:

a44821cc-b076-11ed-bfe3-dac502259ad0.png

低效的內存可能導致嚴重的cache miss,堆管理開銷和垃圾收集開銷,這些都可能難以通過分析發(fā)現,所以養(yǎng)成好的代碼習慣,例如盡量少new不必要的對象、不是必需情況下盡量少深拷貝動態(tài)對象。

9.可以考慮靜態(tài)類代替動態(tài)類

接著上一條,如果同一組類反復被分配內存和釋放內存,仿真器通過內存管理反復循環(huán),降低了仿真時間,而如果是靜態(tài)定義的類,仿真的整體內存占用保持一致,從而執(zhí)行速度會變快!

10.簡單異構數據結構能用結構體就不要用類

很多人常常有種想法認為class是基于面向對象引入的更“高級”的封裝方式,結構體好像更“l(fā)ow”一點,其實不然!單獨的類將需要堆管理并可能涉及垃圾收集,簡單的struct(結構體)不會,所以更快。簡單異構數據結構能用結構體就不要用類了吧。

11.接口中的“重”功能放在接口中而不是類中

這樣寫比較慢:

a462daa8-b076-11ed-bfe3-dac502259ad0.png

這樣寫比較快:

a48824ac-b076-11ed-bfe3-dac502259ad0.png

將接口“重”的功能放入接口而不是類中也更具仿真效率。

首先,因為功能與接口本身相關聯,可重用性更好。

其次,在接口上操作的類包含與接口相關聯的基本操作使接口的任何未來用戶都可以復制此基本代碼,但是通過virtual接口無法有效地引用它們。

12.減少動態(tài)task或者function的喚醒

SystemVerilog仿真器是由事件驅動的,它們在給定時間點運行的事件越多,運行速度越慢。SystemVerilog中最常見的進程應該就是帶有敏感信號(如clk)的always塊來,正因如此常見,這個靜態(tài)進程在所有仿真器中都進行了高度優(yōu)化,但是,動態(tài)task或者function(如DPI(或任何外部)功能,虛擬類任務/功能和虛擬接口任務/功能)的副作用可能會導致仿真器禁用優(yōu)化!這種情況,“坐著不如躺著”少喚醒最安全。就像前面例3.2條件的處理那樣,盡量減少他們的執(zhí)行,如下

a4a222b2-b076-11ed-bfe3-dac502259ad0.png

值得一提的是,除了這樣還有一種玩法可以減少執(zhí)行次數:用iff,如下例子

a4cb6032-b076-11ed-bfe3-dac502259ad0.png

13.對于UVM平臺中帶約束的隨機,盡量分解或簡化

這樣寫比較慢:

a4eb513a-b076-11ed-bfe3-dac502259ad0.png

這樣寫會快很多:

a509c71e-b076-11ed-bfe3-dac502259ad0.png

在上圖反例中,循環(huán)中對其相鄰對每個數組元素設置約束,假設100個元素,就相當于必須同時求解100個約束。下面的代碼使用post_randomize,經統(tǒng)計,可以將運行時性能提高1000倍!

14.斷言的序列和屬性盡量避免使用局部變量

這樣寫比較慢:

a557e9ee-b076-11ed-bfe3-dac502259ad0.png

這樣寫比較快:

a57cd8c6-b076-11ed-bfe3-dac502259ad0.png

雖然可能需要局部變量來操縱序列和屬性內部的數據,但它們在仿真過程中增加了開銷。在可能的情況下,應避免使用局部變量。

15.覆蓋率收集時,盡可能減少采樣事件

這樣寫比較慢:

a596d3c0-b076-11ed-bfe3-dac502259ad0.png

這樣寫比較快:

a5c16e28-b076-11ed-bfe3-dac502259ad0.png

上面第二段代碼之所以比第一段快,是因為合并使用了相同事件的采樣過程,更少的coverage采樣事件可以減少仿真時間。

所以除此之外,盡量使用特定事件觸發(fā)器而不是諸如系統(tǒng)時鐘之類的通用事件來采樣覆蓋率、覆蓋組共享共同表達式等手段也可以減少仿真時間。

16. 可以使用宏加快循環(huán)計算

對于如下循環(huán)代碼,reverse()函數會在大量的數據點被掉用,每次調用reverse( ) 都需要創(chuàng)建可能影響緩存命中的堆棧幀,仿真速度會非常慢。使用REVERSE宏,就會使仿真更快。當然宏過度使用會增加調試難度和內存消耗。

a5d61b48-b076-11ed-bfe3-dac502259ad0.png

結語

正如前文所說:“專輯發(fā)文順序與提速收益無關”,本篇的提效手段,對于代碼規(guī)模不大的驗證業(yè)務,說實話并不是收益最大的提速方式,甚至有的收益難以感知,屬于“勒緊褲腰帶”的致富方式。但是“粒粒皆辛苦”,多條并用,積少成多,當驗證業(yè)務規(guī)模大的時候(除了芯片規(guī)模大之外還包括仿真數據量很大時,例如大數據量圖像視頻的壓測場景)你將獲得一個還不錯的速度收益。






審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • Verilog
    +關注

    關注

    28

    文章

    1351

    瀏覽量

    110243
  • 計數器
    +關注

    關注

    32

    文章

    2259

    瀏覽量

    94868
  • 編譯器
    +關注

    關注

    1

    文章

    1642

    瀏覽量

    49229
  • 模擬器
    +關注

    關注

    2

    文章

    881

    瀏覽量

    43334

原文標題:驗證仿真提速系列--SystemVerilog編碼層面提速的若干策略

文章出處:【微信號:處芯積律,微信公眾號:處芯積律】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    從可綜合的RTL代碼的角度聊聊interface

    SystemVerilog引入了interface,這里我們從可綜合的RTL代碼的角度聊聊interface。
    的頭像 發(fā)表于 10-12 09:06 ?1932次閱讀
    從可綜合的RTL代碼的角度<b class='flag-5'>聊聊</b>interface

    [啟芯公開課] SystemVerilog for Verification

    學快速發(fā)展,這些趨勢你了解嗎?SystemVerilog + VM是目前的主流,在未來也將被大量采用,這些語言和方法學,你熟練掌握了嗎?對SoC芯片設計驗證感興趣的朋友,可以關注啟芯工作室推出的SoC芯片
    發(fā)表于 06-10 09:25

    systemverilog學習教程

    systemverilog的一些基本語法以及和verilog語言之間的區(qū)別。
    發(fā)表于 04-01 14:24

    round robin 的 systemverilog 代碼

    大家好,我對一個 round robin 的 systemverilog 代碼有疑惑。https://www.edaplayground.com/x/2TzD代碼第49和54行是怎么解析呢 ?
    發(fā)表于 03-14 19:16

    做FPGA工程師需要掌握SystemVerilog嗎?

    在某大型科技公司的招聘網站上看到招聘邏輯硬件工程師需要掌握SystemVerilog語言,感覺SystemVerilog語言是用于ASIC驗證的,那么做FPGA工程師有沒有必要掌握SystemVerilog語言呢?
    發(fā)表于 08-02 20:30

    SystemVerilog有哪些標準?

    SystemVerilog有哪些標準?
    發(fā)表于 06-21 08:09

    (2)打兩拍systemverilog與VHDL編碼 精選資料分享

    2打兩拍systemverilog與VHDL編碼1 本章目錄1)FPGA簡介2)SystemVerilog簡介3)VHDL簡介4)打兩拍verilog編碼5)打兩拍VHDL
    發(fā)表于 07-26 06:19

    SystemVerilog編碼層面提速若干策略SoC芯片簡析

    1、SystemVerilog編碼層面提速若干策略介紹頻繁的函數/任務調用會增加開銷比如:用f
    發(fā)表于 08-01 15:13

    SystemVerilog Assertion Handbo

    SystemVerilog Assertion Handbook1 ROLE OF SYSTEMVERILOG ASSERTIONSIN A VERIFICATION METHODOLOGY
    發(fā)表于 07-22 14:08 ?188次下載

    SystemVerilog的斷言手冊

    SystemVerilog Assertion Handbook1 ROLE OF SYSTEMVERILOG ASSERTIONSIN A VERIFICATION METHODOLOGY
    發(fā)表于 07-22 14:12 ?20次下載

    基于OFDM和循環(huán)延遲分集的空時頻編碼策略

    結合空時編碼和正交頻分復用(OFDM)技術,將循環(huán)延遲分集引入到傳統(tǒng)的空時OFDM編碼系統(tǒng)中,提出了一種新的空時頻編碼策略.在該策略中,對O
    發(fā)表于 08-30 17:28 ?28次下載
    基于OFDM和循環(huán)延遲分集的空時頻<b class='flag-5'>編碼</b><b class='flag-5'>策略</b>

    基于雙向MIMO中繼系統(tǒng)的一種預編碼策略

    為了克服已有的雙向MIMO中繼系統(tǒng)模型中預編碼技術計算量大的缺點,提出了一種基于雙向MIMO系統(tǒng)的三時段預編碼策略,給出了該策略的模型和算法。該模型的中繼節(jié)點預均衡各信道狀
    發(fā)表于 06-09 16:39 ?34次下載
    基于雙向MIMO中繼系統(tǒng)的一種預<b class='flag-5'>編碼</b><b class='flag-5'>策略</b>

    基于網絡編碼感知的網絡節(jié)點速率控制策略

    基于網絡編碼感知的網絡節(jié)點速率控制策略_張義兵
    發(fā)表于 01-03 17:41 ?0次下載

    SystemVerilog的正式驗證和混合驗證

    手冊的這一部分探討了使用SystemVerilog進行驗證,然后查看了使用SystemVerilog的優(yōu)點和缺點。
    發(fā)表于 03-29 10:32 ?24次下載

    SystemVerilog中的Shallow Copy

    SystemVerilog中的句柄賦值和對象復制的概念是有區(qū)別的。
    的頭像 發(fā)表于 11-21 10:32 ?947次閱讀
    主站蜘蛛池模板: 成人午夜剧场| 亚洲AV无码影院在线播放| 丰满艳妇亲伦| yellow在线中文| 成人免费视频无遮挡在线看| 嘿嘿视频在线观看 成人| 国产精品美女久久久网站动漫| 草民电影网午夜伦理电影网| 操他射他影院| 精品一区二区三区色花堂| 久久精品AV无码亚洲色欲| 久久强奷乱码老熟女| 门事件快播| 欧美美女一区二区三区| 人妖和美女玩| 人人射人人插| 中文字幕精品视频在线| 99国产强伦姧在线看RAPE| 9988电影网| 精品国产乱码久久久久乱码| 撅高 自己扒开 调教| 女性露出奶头流出精子| 人人碰国产免费线观看| 制服的微热| 久久精品电影网| 亚洲精品视频免费| 5g在视影讯天天5g免费观看| 99精品久久精品一区二区| 打卡中国各地奋斗第一线| 国产激情精品久久久久久碰| 国产在线公开视频| 老司机福利在 线影院| 日韩高清特级特黄毛片| 亚洲成熟人网站| 古风一女N男到处做高H| 国产一级做a爰片久久毛片男| 热久久2018亚洲欧美| a级成人免费毛片完整版| 国产免费久久爱久久啪| 男男女女爽爽爽视频免费| 无码国产欧美日韩精品|