電子發燒友報道(文/周凱揚)ASML目前已然成了全球最大的光刻機設備供應商,半導體產業的源頭支柱企業,不管是蘋果的M1芯片,還是高通的驍龍888芯片,都是在ASML的光刻機下誕生的。光刻機市場上,ASML已經占據了全球62%的市場份額,更不用說EUV更是獨此一家。
ASML的主要客戶有臺積電、三星、英特爾和中芯國際等企業,雖然光刻機的訂單不成問題,但供貨可不是一天兩天的事。從訂單到交貨最長達兩年,價值1.2億美元的EUV更是包含10萬多零部件,需要約摸40個集裝箱運輸。而且這其中大半零部件都來自于美國,這也會為何美國可以限制光刻機出口的原因。
ASML不僅生產光刻機,對半導體制造的研究也沒有落后,那么在他們看來,這幾家主要的半導體制造廠商的技術上有哪些異同呢?ASML技術開發中心負責人以及公司副總裁Anthony Yen在近期一次采訪中說道,英特爾在5nm的工藝上已經落后于競爭對手,7nm也沒有開始大規模量產,但由于他們更高的設計規則,英特爾的7nm是與臺積電和三星的5nm相差無幾的。
隨著AMD在臺積電的先進制程幫助下,移動與桌面端CPU都已經開始采用7nm工藝,而反觀英特爾,移動端好不容易用上了10nm,而桌面端CPU仍在采用打磨已久的14nm工藝,比如即將于3月30日正式發布的Rocket Lake-S系列。雖然英特爾已經對14nm進行了多次迭代,但在用戶眼中看來,這次“擠牙膏”未免太久了一點。
一只腳邁入全面10nm
英特爾雖然在7nm上坎坷不斷,但好在也即將進入全面10nm的階段了。近期外媒VideoCardz公布了或于今年第四季度發布的Alder Lake-S CPU的泄露信息。從公布的消息上來看,這款CPU采用的并非如今Tiger Lake移動處理器上的10nm SuperFin技術,而是10nm的SuperFin加強版。
Alder Lake網傳泄露宣傳圖 / VideoCardz
從上圖中可以看出,在新技術的加持下,英特爾再度將單線程性能提升了20%,多線程性能提升最高至兩倍,而且支持最新的PCIe 5.0、Wi-Fi 6E、Thunderbolt 4和DDR5。而新CPU的接口也將換為LGA1700,供搭載英特爾600系列芯片組的主板使用。但從業內人士透露的消息來看,很可能只有高端Z690主板才會提供DDR5內存支持,而低成本的Z690主板仍可能僅支持DDR4內存。據了解,這是由于DDR5內存的量產不確定性所致,也給了英特爾和主板制造商更高的市場靈活度。
VideoCardZ同樣爆料第十三代芯片Raptor Lake-S將在2022年正式發布,很有可能依舊采用10nm的SuperFin加強版,而7nm的SuperFin加強版可能得等到之后的Meteor Lake-S處理器才會面世。
密度不輸人,命名吃了虧
那么制程落后的英特爾就一定比臺積電和三星要差嗎?也不盡然,說英特爾制程落后倒不如說是吃了命名的虧。從1960年代以來,半導體行業就一直在用物理參數作為制程技術的代名詞,也就是晶體管柵極長度。這一代名詞已經從80年代的微米級到了如今的納米級,卻也逐漸開始偏離原本的含義,更近似于一個商業用詞。如今最先進的制程已經達到5nm,臺積電等半導體制造商更是開始研究2nm和3nm,也給人以半導體技術即將到達界限的假象。
依照Anthony Yen的觀點來看,ASML堅信摩爾定律至少可以再堅持10年,而且將與3D集成技術共同推進半導體產業的演進。與此同時,不少人也在呼吁用新的方式來衡量制程節點技術的發展,英特爾正是其中的主要號召者。
英特爾高級研究員和制程架構與集成主管Mark Bohr早在2017年就號召用標準化的密度指標來衡量制程與摩爾定律曲線的關系。制程已經換代,晶體管密度卻沒有變化的情況也不是沒有。因此他主張利用MTr/mm2(每平方毫米內百萬個晶體管)作為了邏輯晶體管密度的單位,除此之外再單獨給出SRAM的密度數據。
英特爾制程晶體管密度曲線 / Intel
以這種單位來比較的話,英特爾在每個制程節點上的晶體管密度提升都是十分可觀的,比如從14nm到10nm,晶體管密度就有了2.7倍的提升。英特爾一直在打磨的14nm晶體管密度為37.5MTr/mm2,而10nm下的晶體管密度已經達到100.8 MTr/mm2。
而臺積電的第一代7nm制程N7FF僅有96.5 MTr/mm2的密度,之后引入EUV光刻機后的N7FF+(7nm+)才達到113.9 MTr/mm2的密度,這也是目前AMD主要采用的工藝。臺積電的6nm過渡工藝的密度則在114.2 MTr/mm2左右,也是聯發科天璣1100手機處理器所用的工藝。
臺積電在2020年中宣布,其5nm制程的邏輯密度是7nm(N7)制程的1.8倍,因此初步估計晶體管密度在173 MTr/mm2左右。相較同樣推出了5nm的三星,后者5LPE制程的晶體管密度只有126.53 MTr/mm2左右。不過此前三星也提到5LPE與7LPP相比,多數設計規則都是兼容的,意味著5LPE更像是一個全面引入EUV光刻機后的制程翻新而已。
曾任英特爾CEO的Brian Krzanich曾提到與10nm相比,英特爾的7nm將有2.4倍的密度提升。而上一任CEO Bob Swan則在19年末提到,英特爾不會在7nm上追求2.4倍或者2.7倍的提升,而是與5nm一樣追求2倍的的提升。由此預估,英特爾7nm的晶體管密度大約在202到250 MTr/mm2左右。
這下可以看出英特爾在制程命名上的劣勢有多大了,其他的半導體制造商在密度提升上并沒有這么激進,可能在小幅提升后就換個了數字預示新的制程節點。而英特爾在制程命名換代上卻追求的不是小提升,只能通過改善性能和功耗在已有制程上不斷添上“+”號。以14+和14++為例,英特爾用了更大的柵極間距來換取高頻性能的提升,以至于10nm剛推出時,甚至性能還比不上14nm++。
去年IEEE發布的一篇論文中也提到了密度指標的問題,這篇論文的作者之一也是臺積電的研究人員。該文章主張從L(邏輯)、M(內存)和C(連接)的密度來衡量制程。L即邏輯晶體管的密度,這也類似于英特爾主推的密度指標,M即主存儲器(也就是片外DRAM)的密度,C即邏輯單元與主存儲之間的連接密度,這樣當下的一些制造技術可以用[38M,383M,12K]這樣的方式來表述,也可以讓人看出3D集成技術對密度的影響。如此一來這些半導體公司依然可以用他們喜歡的命名來推銷技術,但這一密度指標也可以作為客戶和用戶提供更清晰的比對。
小結
盡管英特爾的7nm得到了ASML的肯定,但半導體是一個瞬息萬變的市場,推遲了制程進度的也不是臺積電。要知道在目前的路線圖下,英特爾的7nm制程從預計從2022年才開始加速量產,2023年才進入全面量產,而到了2023年,臺積電早已實現3nm制程的全面量產,哪怕只有1.5倍的密度提升也足以超過英特爾。
好在現在英特爾哪怕制程落后,也不用太過擔心競爭力落差。3月24日,英特爾新任CEO Pat Gelsinger已經宣布將與臺積電展開合作,負責代工2023年的客戶與數據中心CPU。如此一來,在2023年英特爾既能全面用上自家的7nm制程保證利潤率,又可以借助臺積電彼時5nm之后的先進制程來保證競爭力。就拿AMD來說,Zen 2系列CPU的CCD由臺積電的7nm制造,但I/O卻是基于GlobalFoundries的12nm/14nm工藝,這種做法對于Chiplet的小芯片設計來說也將愈發常見。
對于過去設計與制造僵化的英特爾,如今的英特爾不僅開放自己的代工業務,更是毫不避諱地將自己的產品交由第三方代工,未來的英特爾擺脫“牙膏廠”名號的希望正在不斷放大。
本文由電子發燒友原創,轉載請注明以上來源。如需入群交流,請添加微信elecfans999,投稿爆料采訪需求,請發郵箱huangjingjing@elecfans.com。
-
intel
+關注
關注
19文章
3483瀏覽量
186269 -
5nm
+關注
關注
1文章
342瀏覽量
26108 -
ASML
+關注
關注
7文章
720瀏覽量
41288
發布評論請先 登錄
相關推薦
評論