FPGA的邏輯是通過向內部靜態(tài)存儲單元加載編程數(shù)據(jù)來實現(xiàn)的,存儲在存儲器單元中的值決定了邏輯單元的邏輯功能以及各模塊之間或模塊與I/O間的聯(lián)接方式,并最終決定了FPGA所能實現(xiàn)的功能,F(xiàn)PGA允許無限次的編程。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
FPGA
+關注
關注
1630文章
21796瀏覽量
605167 -
測試
+關注
關注
8文章
5373瀏覽量
126937 -
存儲器
+關注
關注
38文章
7528瀏覽量
164178
發(fā)布評論請先 登錄
相關推薦
明德?lián)P點撥FPGA在線培訓課程下載 很實用的資料
39.FIFO練習3答案第十九章異步時序處理1.異步時序和亞穩(wěn)態(tài)2.三態(tài)門3.異步時序練習14.
發(fā)表于 05-20 14:47
【明德?lián)P視頻分享】點撥FPGA課程--第十九章??異步時序處理
1. 異步時序和亞穩(wěn)態(tài)2. 三態(tài)門3. 異步時序練習14. 異步時序練習1答案5.
發(fā)表于 11-06 09:08
Xilinx FPGA入門連載58:FPGA 片內異步FIFO實例之chipscope在線調試
`Xilinx FPGA入門連載58:FPGA 片內異步FIFO實例之chipscope在線調試特權同學,版權所有配套例程和更多資料下載鏈接:http://pan.baidu.com/
發(fā)表于 03-16 12:13
FPGA之異步練習2:設計思路
異步雙方不需要共同的時鐘,也就是接收方不知道發(fā)送方什么時候發(fā)送,所以在發(fā)送的信息中就要有提示接收方開始接收的信息,如開始位,同時在結束時有停止位。
FPGA之異步練習2:接口時序參數(shù)
異步時序電路是指電路中除以使用帶時鐘的觸發(fā)器外,還可以使用不帶時鐘的觸發(fā)器和延遲元件作為存儲元件;電路中沒有統(tǒng)一的時鐘;電路狀態(tài)的改變由外部輸入的變化直接引起。
FPGA之異步練習1:設計思路
基于FPGA的數(shù)字系統(tǒng)設計中大都推薦采用同步時序的設計,也就是單時鐘系統(tǒng)。但是實際的工程中,純粹單時鐘系統(tǒng)設計的情況很少,特別是設計模塊與外圍芯片的通信中,跨時鐘域的情況經常不可避免。
FPGA之異步練習:設計思路
在異步設計中,完全避免亞穩(wěn)態(tài)是不可能的。因此,設計的基本思路應該是:首先盡可能減少出現(xiàn)亞穩(wěn)態(tài)的可能性,其次是盡可能減少出現(xiàn)亞穩(wěn)態(tài)并給系統(tǒng)帶來危害的可能性。
評論