色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA原型調(diào)試環(huán)境局限性的解決方案分析

電子設(shè)計 ? 來源:郭婷 ? 作者:電子設(shè)計 ? 2019-01-08 08:16 ? 次閱讀

采用基于現(xiàn)場可編程門陣列(FPGA)的原型的驗證團隊面臨的最大挑戰(zhàn)之一在于當原型系統(tǒng)未能發(fā)揮期望的性能時了解原型系統(tǒng)的內(nèi)部行為。分析和調(diào)試這些設(shè)計的一個關(guān)鍵因素是難以觀察內(nèi)部信號

目前的頂級FPGA在容量和性能方面均提供巨大的能力。例如,Xilinx Virtex-5家族成員包含成千上萬可以配置成邏輯、RAM或移位寄存器的邏輯單元。此外,這種可編程邏輯可與硬IP塊搭配使用,如工作頻率全部高達550MHz的兆位RAM以及數(shù)百個25×18乘法器/DSP功能。

這些可能還包含多個硬和/或軟處理器內(nèi)核和相關(guān)外圍器件的設(shè)備可以用作ASIC和片上系統(tǒng)(SoC)元器件的功能強大的原型平臺。

新工具、改進的方法以及更高的抽象級正在幫助工程師實踐不同的宏架構(gòu)和微架構(gòu),并幫助他們提高其總設(shè)計生產(chǎn)力。

對于驗證而言,這些設(shè)計的絕對規(guī)模和復雜度再加上大幅增加的軟件內(nèi)容使得FPGA原型對于通過硬件加速提高驗證吞吐能力以及提供一個早期的軟件開發(fā)平臺都是一個極具吸引力的選擇方案。但是,成功的原型要求當設(shè)備無法按預(yù)期工作時對發(fā)生的狀況和工程師必須調(diào)試的對象予以應(yīng)有的考慮。

如上文所述,分析和調(diào)試原型設(shè)計的關(guān)鍵因素在于難以觀察內(nèi)部信號。問題在于可能有成千上萬個這樣的信號,但是這些信號可能僅通過設(shè)備上的有限個輸入/輸出(I/O)引腳暴露在外界。

此外,觀察內(nèi)部信號的操作會影響設(shè)計和驗證。選擇要監(jiān)視的合適信號是一個并不瑣細的任務(wù),修改設(shè)計以觀察這些信號會耗費工程和FPGA資源。同樣,捕獲、轉(zhuǎn)出和記錄要觀察的信號值也要花時間。

訪問和分析FPGA內(nèi)部信號的任務(wù)復雜、繁瑣而耗時,這取決于所用的方法。話雖如此,不過總過程也可以分成五個主要步驟:1. 確定一組要觀察的信號;2. 修改設(shè)計,以觀察所選的信號;3. 當FPGA在原位工作時觀察并找回數(shù)據(jù);4. 將找回的數(shù)據(jù)映射至最初的RTL表示法;5. 計算不在最初觀察的信號組中的其它信號的數(shù)據(jù)。

本文首先討論與執(zhí)行這些活動有關(guān)的現(xiàn)有技術(shù)的局限性。然后介紹新興的可視性增強技術(shù);這種新的技術(shù)包括一組縮減的要觀察的信號的自動交互選擇以及填充“遺漏片段”(未觀察到的信號值)的“數(shù)據(jù)擴展”技術(shù)。

傳統(tǒng)技術(shù)的局限性

就像剛才提到的,采用傳統(tǒng)技術(shù)定位、分析和調(diào)試FPGA中的問題可能極其繁瑣和耗時。其中的原因可以簡單地進行總結(jié)。

這個過程的第一步是決定哪些信號需要進行觀察(捕獲和轉(zhuǎn)出)。但是要觀察的信號量的增加會增加捕獲信號所需的邏輯資源以及將其數(shù)據(jù)值傳達給外界所用的時間。由于這些原因,因此可能只能在特定時間(即特定的驗證運行)觀察有限個信號。

這里的問題在于選擇要監(jiān)視的最佳信號是一個并不瑣細的任務(wù)。例如,看起來是監(jiān)視的最佳選擇的寄存器可能實際上只能為設(shè)計的操作提供有限的可視性。相比之下,表面上無害的寄存器可能為設(shè)計提供極高的可視性。

一旦選定一組要監(jiān)視的信號,必須對設(shè)計進行修改以便允許直接觀察信號,或者允許捕獲信號并將其轉(zhuǎn)出到外界。廣義上講,這叫可調(diào)試性設(shè)計(Design-for-Debug,DFD)。在以前的技術(shù)案例中,設(shè)計可以通過多路復用器和控制邏輯進行擴展,多路復用器和控制邏輯可以用來通過主要輸出引腳來將所選的內(nèi)部信號呈現(xiàn)到外界。一般而言,這種技術(shù)實現(xiàn)往往是一種內(nèi)部的專門技術(shù),這些實現(xiàn)需要大量工作來有限地了解芯片內(nèi)部正在發(fā)生的狀況。

替代技術(shù)是采用內(nèi)部邏輯分析儀(ILA)。這些分析儀可能是內(nèi)部技術(shù),但是FPGA供應(yīng)商或?qū)I(yè)的第三方供應(yīng)商一般都提供這些分析儀(以及相應(yīng)的配置應(yīng)用)。每個ILA都是采用可配置邏輯單元和RAM區(qū)塊的組合而構(gòu)造的。ILA的控制邏輯被設(shè)計成允許特定的觸發(fā)條件(或組合的觸發(fā)條件)開始捕獲一個或更多特定信號并將與這些信號相關(guān)的屬性(如數(shù)據(jù)值和時間戳記)存儲在片上內(nèi)存中。在某個階段,這些值必須被轉(zhuǎn)出到外界。這種情況下的一般技術(shù)是采用芯片的JTAG端口

設(shè)計你自己的ILA不僅耗時而且費力。事實上很難確定是自動調(diào)試設(shè)計的還是ILA在調(diào)試設(shè)計。甚至在使用FPGA供應(yīng)商的經(jīng)過驗證的魯棒ILA時,每次選定要監(jiān)視的一組新的信號時仍然需要對設(shè)計進行重新編譯。重新編譯的工作可能要花幾個小時,因此最好最大限度地減少需要執(zhí)行這個任務(wù)的次數(shù)。

在設(shè)計修改和設(shè)計重新編譯階段之后,進行驗證運行,并捕獲來自內(nèi)部信號的數(shù)據(jù)。為了讓這些數(shù)據(jù)可用于下游調(diào)試工具,數(shù)據(jù)必須包含特定的屬性。除了數(shù)據(jù)本身的邏輯值之外,數(shù)據(jù)必須包含信號的完整分層實例名以及每個數(shù)據(jù)轉(zhuǎn)換的相對操作時間(時間戳記)。此外,轉(zhuǎn)出數(shù)據(jù)的文件格式應(yīng)為工業(yè)標準,如VCD或FSDB。

在專有解決方案案例中,有必要將這些屬性添加到信號數(shù)據(jù)流和/或?qū)?nèi)部格式轉(zhuǎn)換成其對應(yīng)的工業(yè)標準格式。幸運的是,F(xiàn)PGA供應(yīng)商和專業(yè)供應(yīng)商提供的ILA一般捕獲必需的數(shù)據(jù)并使用工業(yè)標準格式。

從ILA收集的數(shù)據(jù)通常與FPGA的門級視圖有關(guān)。但是設(shè)計工程師更熟悉設(shè)計的RTL表示法。因此,為了為調(diào)試過程提供便利,有必要將門級實例映射成RTL視圖。這并不像聽起來那樣簡單,因為大多數(shù)情況下,門級實例和RTL視圖之間并沒有一一對應(yīng)關(guān)系。許多傳統(tǒng)的內(nèi)部解決方案都無法提供這種能力。

驗證運行之后,訪問和分析其它信號以對問題進行跟蹤始終都是有必要的。當采用傳統(tǒng)設(shè)計流程時,設(shè)計工程師必須返回上述五個步驟中的第一步。即,他們必須選擇一組新的信號、修改設(shè)計并對其進行重新編譯、執(zhí)行新的驗證運行、將新數(shù)據(jù)映射至RTL,然后分析結(jié)果。這個過程必須重復多次。

可視性增強技術(shù)

為了解決傳統(tǒng)FPGA原型調(diào)試環(huán)境的局限性,出現(xiàn)了一種為設(shè)計的內(nèi)部工作提供增強可視性的技術(shù)。為了達到完全的效果,可視性增強工具和技術(shù)必須應(yīng)用于流程中的每一個步驟。

如上所述,過程中的第一步是確定哪些信號需要觀察。根據(jù)系統(tǒng)展示的不正確輸出,設(shè)計工程師通常對相關(guān)的一個或多個功能區(qū)塊有“感覺”。例如,內(nèi)存控制器和/或總線仲裁器區(qū)塊。

作為單靠經(jīng)驗和實踐的方法,你需要能夠觀察區(qū)塊(通常為寄存器、內(nèi)部內(nèi)存定位和區(qū)塊的主要輸入/輸出)內(nèi)部大約15%的信號。這將在本小節(jié)后面討論的自動數(shù)據(jù)擴展技術(shù)環(huán)境中提供95%~100%的可視性。

遺憾的是,資源限制不允許捕獲所有這些信號。在這種情況下,選擇為振動提供最佳碰撞的信號顯然是更可取的。因此,可視性增強信號選擇包括“影響能力”的概念,即每個信號影響的下游邏輯的量。為了確定調(diào)試所選區(qū)塊所需的基本信號最小陣容,你將必須分析斷言、RTL或門級網(wǎng)表代碼,有時這三項都需要關(guān)注以*估影響能力。例如,為了調(diào)試斷言故障,可視性增強信號選擇將分析設(shè)計和所選的斷言,以抽取調(diào)試每個斷言所需的最小的一組信號。

此外,如果設(shè)計工程師對他們希望觀察的一組信號進行了明確的定義(這樣的選擇可以在RTL和/或門級網(wǎng)表中進行),可視性增強信號選擇工具將自動識別任何寄存器、內(nèi)存元件以及觀察指定的內(nèi)部信號所必須捕獲的主要I/O。

一旦選定一組要監(jiān)視的信號,可視性增強環(huán)境將自動與FPGA和/或第三方工具供應(yīng)商溝通,以通過增加適當?shù)腎LA來修改設(shè)計。在沒有足夠的資源捕獲所有所需信號的情況下,可視性增強環(huán)境將以被認為具有更多上述影響能力的信號作為其選擇的基礎(chǔ)。

在執(zhí)行驗證運行時,可視性增強環(huán)境將自動記錄和/或提供下游分析和調(diào)試環(huán)境所需的所有信息;該信息將包括邏輯值、信號的完整分層實例名以及數(shù)據(jù)轉(zhuǎn)換的相對操作時間。此外,轉(zhuǎn)出數(shù)據(jù)文件的格式將為工業(yè)標準格式,如VCD或FSDB。

正如上文指出的,從ILA收集的數(shù)據(jù)通常與FPGA的門級視圖有關(guān)。為了了解這種門級邏輯中發(fā)生的狀況,工程師必須使門級數(shù)據(jù)與設(shè)計的RTL表示法相互關(guān)聯(lián),甚至與系統(tǒng)級描述相互關(guān)聯(lián)。

但是,由于合成和優(yōu)化的原因,并非門級表示法中的每個信號均有RTL表示法的相應(yīng)信號。為了解決這個問題,可視性增強環(huán)境必須以某種方式地方化信號相關(guān)性。其中一個方法是自動生成結(jié)構(gòu)依賴圖像并采用近似的圖像匹配算法。這個方法模仿人類使用的過程,人類通常通過查看扇入?yún)^(qū)和扇出區(qū)中的寄存器來定位相應(yīng)區(qū)域。

或許可視性增強最重要的方面在于其動態(tài)數(shù)據(jù)擴展能力。但是這種能力依賴于所有上述要點,特別是可視性增強信號選擇。選擇要觀察的信號的宗旨就是為了便于自動數(shù)據(jù)擴展。

以下是數(shù)據(jù)擴展的思路。通常,設(shè)計工程師可能希望顯示和分析不在被捕獲的信號組中的信號。較可取的做法是插入遺漏的數(shù)據(jù),而不傾向于修改設(shè)計和執(zhí)行新的驗證運行。因此,可視性增強環(huán)境將通過數(shù)據(jù)擴展來填充捕獲數(shù)據(jù)中遺漏的間隙。

特別地,這種數(shù)據(jù)擴展可以填充位于信號被捕獲的寄存器之間的組合邏輯區(qū)塊內(nèi)部的信號。為了最大限度地提高性能,只對進行試驗的邏輯進行動態(tài)的數(shù)據(jù)擴展,而不是對所有設(shè)計邏輯進行靜態(tài)的數(shù)據(jù)擴展。傳統(tǒng)設(shè)計環(huán)境與其可視性增強環(huán)境的對比如表所示。

FPGA原型調(diào)試環(huán)境局限性的解決方案分析

可視性增強技術(shù)可以極大地加快定位、隔離和了解基于FPGA的原型中的錯誤癥狀原因的過程(類似的技術(shù)可以應(yīng)用于基于FPGA的仿真和軟件仿真中)。

在一般的設(shè)計中,寄存器約占信號的20%。采用可視性增強技術(shù)允許設(shè)計工程師將這些信號作為確定余下80%信號的值的基礎(chǔ),這相當于可視性提高了大約五倍。而據(jù)使用這種技術(shù)的用戶報告,調(diào)試時間減少了四倍。換言之,在不使用可視性增強技術(shù)的情況下調(diào)試所用的每一個小時在使用該技術(shù)之后都可以縮短至僅15分鐘。

就未來而言,可視性增強環(huán)境提供的數(shù)據(jù)擴展能力為將內(nèi)部FPGA信號數(shù)據(jù)與一般只在軟件仿真環(huán)境下考慮的先進調(diào)試技術(shù)搭配使用提供了基礎(chǔ)。例如,如果設(shè)備包含復雜的內(nèi)部總線,擴展的數(shù)據(jù)可能會在事務(wù)級被查看,從而使了解設(shè)備的操作更加容易。在調(diào)試器環(huán)境中謹慎地集成數(shù)據(jù)擴展技術(shù)可以同時縮短驗證運行時間和最終的捕獲數(shù)據(jù)文件大小。這種環(huán)境將實現(xiàn)自動化向?qū)д{(diào)試以及先進的分析和跟蹤能力。

本文小結(jié)

使用基于FPGA的原型的設(shè)計和驗證團隊所面臨的最大挑戰(zhàn)之一是當系統(tǒng)未能按期望執(zhí)行時了解系統(tǒng)的內(nèi)部行為。可視性增強驗證和調(diào)試環(huán)境通過以下方式解決了這個問題:幫助選擇要觀察的信號;與其它工具配合工作(和協(xié)商),從而對設(shè)計進行修改以捕獲所選的信號;捕獲所有驅(qū)動下游工具必需的數(shù)據(jù)和屬性;使用先進的技術(shù)在系統(tǒng)、RTL和門級視圖之間自動映射;執(zhí)行數(shù)據(jù)擴展以填充未被捕獲的信號的值。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19293

    瀏覽量

    229938
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21744

    瀏覽量

    603603
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5343

    瀏覽量

    120426
收藏 人收藏

    評論

    相關(guān)推薦

    解鎖SoC “調(diào)試”挑戰(zhàn),開啟高效原型驗證之路

    引言由于芯片設(shè)計復雜度的提升、集成規(guī)模的擴大,以及產(chǎn)品上市時間要求的縮短,使得設(shè)計驗證變得更加困難。特別是在多FPGA環(huán)境中,設(shè)計調(diào)試和驗證的復雜性進一步增加,傳統(tǒng)的調(diào)試手段難以滿足對
    的頭像 發(fā)表于 10-09 08:04 ?735次閱讀
    解鎖SoC “<b class='flag-5'>調(diào)試</b>”挑戰(zhàn),開啟高效<b class='flag-5'>原型</b>驗證之路

    利用智能電源器件開關(guān)突破簡單解決方案局限性

    ,每一條準則都有很多合理的例外情況。尤其是當你希望設(shè)計一款堅固耐用、“刀槍不入”的產(chǎn)品,能夠同時在正常和極端環(huán)境下工作,承受可預(yù)見和不可避免的壓力時,更是如此。為了提高完整性,你可能還希望減少對系統(tǒng)微控制器單元 (MCU) 處理破壞性事件的依賴
    的頭像 發(fā)表于 10-02 17:58 ?383次閱讀
    利用智能電源器件開關(guān)突破簡單<b class='flag-5'>解決方案</b>的<b class='flag-5'>局限性</b>

    D類放大器上僅電容EMI濾波器的局限性

    電子發(fā)燒友網(wǎng)站提供《D類放大器上僅電容EMI濾波器的局限性.pdf》資料免費下載
    發(fā)表于 09-14 10:44 ?0次下載
    D類放大器上僅電容EMI濾波器的<b class='flag-5'>局限性</b>

    直流輸電的優(yōu)勢與局限性

    直流輸電的優(yōu)勢 直流輸電技術(shù)在現(xiàn)代電力系統(tǒng)中扮演著不可或缺的角色,其獨特的優(yōu)勢使得遠距離、大容量的電力傳輸成為可能。與交流輸電相比,直流輸電展現(xiàn)出一系列顯著的優(yōu)點。 首先,直流輸電不存在交流輸電中的穩(wěn)定問題。當使用直流線路連接兩個交流系統(tǒng)時,由于直流線路無電抗特性,因此不會引發(fā)兩端交流發(fā)電機需同步運行的穩(wěn)定性問題。這一點對于遠距離、大容量的電力傳輸至關(guān)重要,確保了電力系統(tǒng)的穩(wěn)定與可靠。 其次,高壓直流輸
    的頭像 發(fā)表于 08-19 17:33 ?629次閱讀

    微通道反應(yīng)器目前的局限性

    ,可以實現(xiàn)物料的瞬間均勻混合和高效的傳熱,因此許多在常規(guī)反應(yīng)器中無法實現(xiàn)的反應(yīng)都可以微反應(yīng)器中實現(xiàn)。 從結(jié)構(gòu)特點上來說,目前微通道反應(yīng)器應(yīng)用與局限性如下 1. 反應(yīng)本身速度很快,但受制于傳遞過程的,整體反應(yīng)速度偏
    的頭像 發(fā)表于 08-12 14:23 ?294次閱讀

    WDM技術(shù)的缺點和局限性

    和效率。然而,盡管WDM技術(shù)具有諸多優(yōu)勢,但它也存在一些缺點和局限性。以下是對WDM技術(shù)缺點和局限性的詳細分析
    的頭像 發(fā)表于 08-09 11:42 ?811次閱讀

    工業(yè)無線化解決方案的產(chǎn)品構(gòu)建及特點(MWB524F網(wǎng)橋+FBG1000邊界網(wǎng)關(guān))

    的落地實施面臨的挑戰(zhàn)諸多:包括高昂的布線成本、現(xiàn)場環(huán)境的限制、老舊設(shè)備的局限性、工業(yè)通信協(xié)議多樣及無線漫游的高要求等。 自連創(chuàng)新推出的由WMB524F無感漫游網(wǎng)橋及FBG1000數(shù)據(jù)流邊緣網(wǎng)關(guān)構(gòu)建而成的 工業(yè)無線化解決方案 ,可
    的頭像 發(fā)表于 04-26 08:38 ?281次閱讀
    工業(yè)無線化<b class='flag-5'>解決方案</b>的產(chǎn)品構(gòu)建及特點(MWB524F網(wǎng)橋+FBG1000邊界網(wǎng)關(guān))

    工業(yè)無線化解決方案的產(chǎn)品構(gòu)建及特點(MWB524F網(wǎng)橋+FBG1000邊界網(wǎng)關(guān))

    的落地實施面臨的挑戰(zhàn)諸多:包括高昂的布線成本、現(xiàn)場環(huán)境的限制、老舊設(shè)備的局限性、工業(yè)通信協(xié)議多樣及無線漫游的高要求等。自連創(chuàng)新推出的由WMB524F無感漫游網(wǎng)橋及F
    的頭像 發(fā)表于 04-26 08:16 ?705次閱讀
    工業(yè)無線化<b class='flag-5'>解決方案</b>的產(chǎn)品構(gòu)建及特點(MWB524F網(wǎng)橋+FBG1000邊界網(wǎng)關(guān))

    FPGA的優(yōu)勢及潛在局限性介紹

    了解FPGA器件何時適合實現(xiàn)所需的系統(tǒng)功能是理解FPGA技術(shù)的關(guān)鍵要素。設(shè)計團隊明白FPGA技術(shù)并不適用于每一個設(shè)計或應(yīng)用程序。
    發(fā)表于 04-16 10:36 ?1300次閱讀
    <b class='flag-5'>FPGA</b>的優(yōu)勢及潛在<b class='flag-5'>局限性</b>介紹

    一種用于化學和生物材料識別的便攜式拉曼光譜解決方案

    基于掃頻光源的緊湊型拉曼光譜系統(tǒng):美國麻省理工學院(MIT)和韓國科學技術(shù)院(KAIST)的研究人員開發(fā)了一種用于化學和生物材料識別的便攜式拉曼光譜解決方案,克服了光譜儀笨重的局限性
    的頭像 發(fā)表于 04-16 10:35 ?535次閱讀
    一種用于化學和生物材料識別的便攜式拉曼光譜<b class='flag-5'>解決方案</b>

    高光譜成像技術(shù)如何改善現(xiàn)有遙感技術(shù)的局限性?

    應(yīng)運而生。高光譜成像技術(shù)通過獲取地物在數(shù)百甚至上千個窄波段的光譜信息,能夠提供更加豐富、細致的地物特征,從而為地球觀測和資源管理提供了全新的解決方案。本文將探討高光譜成像技術(shù)如何改善現(xiàn)有遙感技術(shù)的局限性,并
    的頭像 發(fā)表于 02-21 10:52 ?604次閱讀
    高光譜成像技術(shù)如何改善現(xiàn)有遙感技術(shù)的<b class='flag-5'>局限性</b>?

    原型平臺是做什么的?proFPGA驗證環(huán)境介紹

    proFPGA是mentor的FPGA原型驗證平臺,當然mentor被西門子收購之后,現(xiàn)在叫西門子EDA。
    的頭像 發(fā)表于 01-22 09:21 ?1397次閱讀
    <b class='flag-5'>原型</b>平臺是做什么的?pro<b class='flag-5'>FPGA</b>驗證<b class='flag-5'>環(huán)境</b>介紹

    超導材料在輸電領(lǐng)域的應(yīng)用前景、優(yōu)勢和局限性

    超導材料適合作為輸電導線的潛力一直備受矚目。與傳統(tǒng)的金屬材料相比,超導材料具有低電阻和高電流載流能力的獨特優(yōu)勢。本文將深入探討超導材料在輸電領(lǐng)域的應(yīng)用前景、優(yōu)勢和局限性。 在高科技時代,全球?qū)﹄娔?/div>
    的頭像 發(fā)表于 01-17 11:29 ?1613次閱讀

    什么是FPGA原型驗證?FPGA原型設(shè)計的好處是什么?

    FPGA原型設(shè)計是一種成熟的技術(shù),用于通過將RTL移植到現(xiàn)場可編程門陣列(FPGA)來驗證專門應(yīng)用的集成電路(ASIC),專用標準產(chǎn)品(ASSP)和片上系統(tǒng)(SoC)的功能和性能。
    發(fā)表于 01-12 16:13 ?1227次閱讀

    淺析FPGA調(diào)試-內(nèi)嵌邏輯分析儀(SignalTap)原理及實例

    對于FPGA調(diào)試,主要以Intel FPGA為例,在win10 Quartus ii 17.0環(huán)境下進行仿真和調(diào)試,開發(fā)板類型EP4CE15
    的頭像 發(fā)表于 01-12 09:34 ?2599次閱讀
    淺析<b class='flag-5'>FPGA</b>的<b class='flag-5'>調(diào)試</b>-內(nèi)嵌邏輯<b class='flag-5'>分析</b>儀(SignalTap)原理及實例
    主站蜘蛛池模板: 国产亚洲精品第一区香蕉| YELLOW日本免费观看播放| 91传媒蜜桃香蕉在线观看| 国产三级级在线电影| 色多多污版app下载网站| 97国产精品久久精品国产| 久久精品视频在线直播6| 亚洲免费福利在线视频| 国产在线伊人| 亚洲黄色高清| 精彩国产萝视频在线| 亚洲精品成人A8198A片漫画| 国产亚洲精品久久久久小| 亚洲精品国产专区91在线| 精品久久伊人| 中字幕视频在线永久在线| 免费看午夜高清性色生活片| WRITEAS塞红酒瓶| 沙发上小泬12P| 国精产品砖一区二区三区糖心| 亚洲精品国偷拍电影自产在线| 精品在线观看一区| 2022精品福利在线小视频| 欧美精品做人一级爱免费| 打扑克床上视频不用下载免费观看| 双腿打开揉弄高潮H苏安安秦慕深 双腿被绑成M型调教PLAY照片 | 岳扒开让我添| 农村脱精光一级| 大陆极品少妇内射AAAAAA| 午夜理伦片免费| 久久国产香蕉| chinese野外男女free| 色老板美国在线观看| 国产片MV在线观看| 折磨比基尼美女挠肚子| 欧美精品XXXXBBBB| 国产高清美女一级毛片久久| 亚洲精品无码午夜福利在线观看| 浪货嗯啊趴下NP粗口黄暴| 大学生第一次破女在线观看| 亚洲精品久久久无码一区二区|