一. 設計目標
1.編輯鏡像加法器電路原理圖。
2.對鏡像加法器進行仿真并觀察波形。
3.繪制鏡像加法器版圖,并進行 DRC 驗證。
4.對版圖電路進行仿真并觀察波形。
5.對電路網表進行 LVS 檢驗觀察原理圖與版圖的匹配程度。
二、鏡像加法器的電路結構
鏡像加法器是一個經過改進的加法器電路,首先,它取消了進位反相門;其次,門的 PUN 和 PDN 網絡不再是對偶的, 而是巧妙地實現了進位傳播 /產生/取消功能 ——當 D(D= ~(A+B) )或者 G(G=AB)為高時, ̄C0 分別被置為 VDD 或 GND。當滿足進位傳播條件時(即 P=A⊕B 為 1),輸入位以反相的形式傳播到 ̄C0,這一結構的全加器單元僅需要 24 個晶體管,使面積和延時都有相當程度的減少。
其真值表如下表:(看C非和S非都為0時對應的A、B、Ci,因為在鏡像設計中不采用反相器)
其真值表如下表:(看C非和S非都為0時對應的A、B、Ci,因為在鏡像設計中不采用反相器)
由全加器的真值表可以得到,當A、B、Ci中只有一個輸入是1或者三個輸入都是1時,全加和輸出為1。且在A、B、C只有一個是1時,進位輸出是0.
由全加器的真值表可以得到,當A、B、Ci中任意2個輸入為1或三個輸入全為1時,進位輸出是1.
-
反相器
+關注
關注
6文章
311瀏覽量
43434 -
晶體管
+關注
關注
77文章
9741瀏覽量
138693 -
加法器
+關注
關注
6文章
183瀏覽量
30183 -
DRC
+關注
關注
2文章
150瀏覽量
36295 -
LVS
+關注
關注
1文章
36瀏覽量
9962
發布評論請先 登錄
相關推薦
評論