FPGA配置基本介紹
與CPLD不同,FPGA是基于門陣列方式為用戶提供可編程資源的,其內部邏輯結構的形成是由配置數據決定的。FPGA的配置方式分為主動式和被動式。
1配置引腳
FPGA的配置引腳可分為兩類:專用配置引腳和非專用配置引腳。專用配置引腳只有在配置時起作用,而非專用配置引腳在配置完成后則可以作為普通的I/O口使用。
專用的配置引腳有:配置模式腳M2、M1、M0;配置時鐘CCLK;配置邏輯異步復位PROG,啟動控制DONE及邊界掃描TDI,TDO,TMS,TCK。非專用配置引腳有Din,D0:D7,CS,WRITE,BUSY,INIT。
在不同的配置模式下,配置時鐘CCLK可由FPGA內部產生,也可以由外部控制電路提供。
2配置過程
(1)初始化
系統上電后,如果FPGA滿足以下條件:Bank2的I/O輸出驅動電壓Vcc0_2大于lv;器件內部的供電電壓Vccint為2.5v,器件便會自動進行初始化。在系統上電的情況下,通過對PROG引腳置低電子,便可以對FPGA進行重新配置。初始化過程完成后,DONE信號將會變低。
(2)清空配置存儲器
在完成初始化過程后,器件會將INIT信號置低電平,同時開始清空配置存儲器。在清空完配置存儲器后,INIT信號將會重新被置為高電平。用戶可以通過將PROG或INIT信號(1NIT為雙向信號)置為低電平,從而達到延長清空配置存儲器的時間,以確保存儲器被清空的目的。
(3)加載配置數據
配置存儲器的清空完成后,器件對配置模式腳M2、N1、M0進行采樣,以確定用何種方式來加載配置數據。
(4)CRC錯誤檢查
器件在加載配置數據的同時,會根據一定的算法產生一個CRC值,這個值將會和配置文件中內置的CRC值進行比較,如果兩者不一致,則說明加載發生錯誤,INIT引腳將會被置低電平,加載過程被中斷。此時若要進行重新配置,只需將PROG置為低電平即可。
(5)START-UP
在START-UP階段中,FPGA會進行一下操作:
①將DONE信號置高電平,若DONE信號沒有置高,則說明數據加載過程失敗;
②在配置過程中,器件的所有I/O引腳均為三態,此時,全局三態信號GTS置低電平,這些I/O腳將會從三態切換到用戶設置的狀態;
③全局復位信號GSR置低電平,所有觸發器進入工作狀態;
④全局寫允許信號GWE置低電平,所有內部RAM有效;
整個過程共有8個時鐘周期C0-C7。在默認的情況下,這些操作都和配置時鐘CCLK同步,在DONE信號置高電子之前,GTS,GSR,GWE都保持高電平。
審核編輯 :李倩
-
FPGA
+關注
關注
1629文章
21753瀏覽量
604198 -
存儲器
+關注
關注
38文章
7512瀏覽量
163980
原文標題:淺析FPGA的配置引腳以及配置過程
文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論