色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Xilinx 7系列FPGA管腳是如何定義的

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2022-07-11 10:47 ? 次閱讀

引言:我們在進行FPGA原理圖和PCB設計時,都會涉及到FPGA芯片管腳定義和封裝相關信息,本文就Xilinx 7系列FPGA給出相關參考,給FPGA硬件開發(fā)人員提供使用。通過本文,可以了解到:

Xilinx 7系列FPGA管腳是如何定義的

原理圖設計時如何下載FPGA管腳文件(Pinout文件)

1.Xilinx7系列FPGA管腳定義

表1-1列出了7系列FPGA封裝中的管腳定義。注意:表1-12有單獨列出的專用通用用戶I/O,也有標記IO_LXXY_ZZZ#或者I/O_XX_ZZZ_#標識的多功能I/O,其中ZZZ代表一種或幾種附加的功能。如果多功能I/O不用做特殊用途,它們可以當作普通I/O使用,這一點我們在硬件設計時要注意。

d65eebd8-00c1-11ed-ba43-dac502259ad0.jpg

表1-1、Xilinx 7系列FPGA管腳定義

FPGA的器件管腳按照Bank進行劃分,每個Bank獨立供電,以使FPGA I/O適應不用電壓標準,增強I/O設計的靈活性。每個用戶Bank包括50個I/O管腳或者24對差分對管腳(48個差分信號),Top和Bottom各一個單端管腳。圖1給出了K325T芯片用戶Bank IO原理圖舉例。

d67899a2-00c1-11ed-ba43-dac502259ad0.jpg

圖1、K325T芯片用戶Bank IO原理圖

在圖中,我們可以看到紅色圈住的兩個單端信號,綠色線條圈住的_CC時鐘管腳不用作時鐘輸入時可以作為用戶I/O來使用,另外,還可以看到藍色標記的VREF管腳,當該BANK I/O用作DDR內存接口時,需要提供偽差分所需的閾值電壓,此時_VREF_管腳需要接DDR外設要求的參考電壓。其他I/O管腳分析,可以參考表1-1管腳定義說明。

2.Xilinx7系列FPGA管腳Pinout文件下載

我們在進行原理圖庫設計時,如何獲得FPGA每個管腳定義呢?在UG475官方文檔第二章7 Series FPGAs Package Files的ASCII Pinout Files子節(jié)中,按照FPGA器件家族和器件封裝分類,給出了7系列所有器件Pinout定義鏈接地址。官網給出CSV和TXT兩種格式Pinout文件,我們可以靈活選擇。

d68ad298-00c1-11ed-ba43-dac502259ad0.jpg

圖2、FPGA Pinout下載鏈接

d69d32d0-00c1-11ed-ba43-dac502259ad0.jpg

圖3、Xilinx官網下載Pinout

我們打開一個.TXT形式的Pinout,如圖4所示。可以看到,文件分為8列,包含所有設計原理圖所需的關鍵信息:管腳編號、管腳名稱、管腳DDR內存分組、管腳BANK編號、輔助組(VCCAUX)、超級邏輯域(SLR)、I/O管腳類型(配置、HR、HP、收發(fā)器管腳等)以及與器件Pin-to-Pin兼容相關的NC管腳信息。

d6a60342-00c1-11ed-ba43-dac502259ad0.jpg

圖4、Pinout文件內容舉例

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21796

    瀏覽量

    605207
  • pcb
    pcb
    +關注

    關注

    4324

    文章

    23159

    瀏覽量

    399295
  • Xilinx
    +關注

    關注

    71

    文章

    2171

    瀏覽量

    121928
收藏 人收藏

    評論

    相關推薦

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】Key-test

    硬件: 一Xilinx XC7A100T FPGA開發(fā)板 二12V電源適配器 三下載器 四 win10筆記本 軟件: 一Vivado (指導手冊有詳細的安裝下載流程) 二官方按鍵示例工程 按鍵示例
    發(fā)表于 01-09 16:08

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】測試一

    感謝米爾電子和電子發(fā)燒友提供的米爾-Xilinx XC7A100T FPGA開發(fā)板。 MYD-J7A100T用的 FPGA
    發(fā)表于 12-08 08:48

    dac3174與xilinx zynq7000系列連接,fpga的案例參考代碼有沒有?

    dac3174與xilinx zynq7000系列連接,fpga的案例參考代碼有沒有? tsw1400_lvds_dac_sample_wise_restored的代碼寫的實在太難度了,一句注釋都沒有
    發(fā)表于 11-25 06:04

    采用Xilinx FPGA的AFE79xx SPI啟動指南

    電子發(fā)燒友網站提供《采用Xilinx FPGA的AFE79xx SPI啟動指南.pdf》資料免費下載
    發(fā)表于 11-15 15:28 ?0次下載
    采用<b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>的AFE79xx SPI啟動指南

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】+01.開箱(zmj)

    推出的MYC-J7A100T核心板及開發(fā)板是基于Xilinx Artix-7系列XC7A100T的開發(fā)平臺,
    發(fā)表于 11-12 15:45

    Xilinx 7系列FPGA PCIe Gen3的應用接口及特性

    Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數據速率的PCI Express 3.0。本文介紹了7系列
    的頭像 發(fā)表于 11-05 15:45 ?1261次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>7</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b> PCIe Gen3的應用接口及特性

    詳解FPGA的基本結構

    ZYNQ PL 部分等價于 Xilinx 7 系列 FPGA,因此我們將首先介紹 FPGA 的架構。簡化的
    的頭像 發(fā)表于 10-25 16:50 ?1504次閱讀
    詳解<b class='flag-5'>FPGA</b>的基本結構

    Xilinx 7系列FPGA PCB設計指導

    引言: 從本文開始,我們陸續(xù)介紹下有關7系列FPGA通用PCB設計指導,重點介紹在PCB和接口級別做出設計決策的策略。由于FPGA本身也屬于數字集成電路,文章中的大部分設計策略及概念也
    發(fā)表于 07-19 16:56

    國產FPGA核心板!米爾紫光同創(chuàng)Logos-2和Xilinx Artix-7核心板

    PG2L100H的MYC-J2L100H核心板及開發(fā)板、基于Xilinx Artix-7系列的MYC-J7A100T核心板及開發(fā)板。 國產FPG
    發(fā)表于 05-31 17:40

    FPGA核心板 Xilinx Artix-7系列XC7A100T開發(fā)平臺,米爾FPGA工業(yè)開發(fā)板

    MYC-J7A100T核心板及開發(fā)板Xilinx Artix-7系列XC7A100T開發(fā)平臺,FPGA
    發(fā)表于 05-31 15:12 ?10次下載

    FPGA核心板上市!紫光同創(chuàng)Logos-2和Xilinx Artix-7系列

    PG2L100H的MYC-J2L100H核心板及開發(fā)板、基于XilinxArtix-7系列的MYC-J7A100T核心板及開發(fā)板。國產FPGA開發(fā)平臺紫光同創(chuàng)Log
    的頭像 發(fā)表于 05-30 08:01 ?1387次閱讀
    <b class='flag-5'>FPGA</b>核心板上市!紫光同創(chuàng)Logos-2和<b class='flag-5'>Xilinx</b> Artix-<b class='flag-5'>7</b><b class='flag-5'>系列</b>

    Xilinx FPGA的約束設置基礎

    LOC約束是FPGA設計中最基本的布局約束和綜合約束,能夠定義基本設計單元在FPGA芯片中的位置,可實現絕對定位、范圍定位以及區(qū)域定位。
    發(fā)表于 04-26 17:05 ?1305次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>的約束設置基礎

    Xilinx 7系列FPGA功能特性介紹

    Xilinx7系列FPGA由四個FPGA系列組成,可滿足一系列系統(tǒng)需求,從低成本、小尺寸、成本敏
    發(fā)表于 04-22 10:49 ?5731次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>7</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>功能特性介紹

    Xilinx fpga芯片系列有哪些

    Xilinx FPGA芯片擁有多個系列和型號,以滿足不同應用領域的需求。以下是一些主要的Xilinx FPGA芯片
    的頭像 發(fā)表于 03-14 16:24 ?3480次閱讀

    AMD Xilinx 7系列FPGA的Multiboot多bit配置

    Multiboot是一種在AMD Xilinx 7系列FPGA上實現雙鏡像(或多鏡像)切換的方案。它允許在FPGA中加載兩個不同的配置鏡像,
    的頭像 發(fā)表于 02-25 10:54 ?1356次閱讀
    AMD <b class='flag-5'>Xilinx</b> <b class='flag-5'>7</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>的Multiboot多bit配置
    主站蜘蛛池模板: 印度性hd18| 麻豆高潮AV久久久久久久 | 东莞桑拿美女 | 99国产精品成人免费视频 | 亚洲色图激情小说 | 国产精品久久久久影院色 | 国产成人综合在线观看 | 亚洲免费福利在线视频 | 大胸美女被吊起来解开胸罩 | 十分钟免费观看高清视频大全 | 无码AV免费精品一区二区三区 | 久久黄视频 | 日本亚洲欧洲免费旡码 | 久久久久毛片免费观看 | 动漫美女脱小内内露尿口 | 日本免费无码A专区在线观看 | 国产一区二区三区四区五在线观看 | 亚洲无线码一区在线观看 | 综合色就爱涩涩涩综合婷婷 | 久久是热这里只有精品 | 果冻传媒视频在线观看完整版免费 | 污污又黄又爽免费的网站 | 18国产精品白浆在线观看免费 | 天堂在线亚洲精品专区 | 欧美一级久久久久久久大 | 国产爱豆果冻传媒在线观看 | 欧美fxxx | 男男gaygay拳头 | 狠狠干.in| 日本亚欧热亚洲乱色视频 | 出差无套内射小秘书 | 欧美无码专区 | 野花香在线观看免费高清播放视频 | 同时和两老师双飞 | 伊人久久综合谁合综合久久 | 高hnp肉文| 两个吃奶一个添下面视频 | 亚洲欧美中文字幕先锋 | 伦理片在线线249 | 国拍自产精品福利区 | MD传媒在线观看佳片 |