自去年起,臺積電和三星等晶圓代工廠紛紛推出了5nm的工藝,如今更是在鉆研5nm以下的先進制程。但制程的提升不單單只靠EUV光刻機就能輕易實現的,短溝道效應使得傳統的FinFET技術已經滿足不了更高的半導體工藝。
目前的工藝水平在深度學習、圖形分析等基礎AI應用上已經可以滿足要求,但在神經形態芯片和量子計算上,仍需要更先進的制程來提供支持。面對這些挑戰,三星、臺積電和英特爾紛紛選擇了GAA技術來突破這一壁障。
GAA何時面世?
晶體管結構的演進 / 三星
三星在2019年就公布了其GAA 技術MBCFET,并發布了初版PDK。GAA結構進一步提到了柵極與溝道之間的接觸面積,并支持垂直堆疊的方式來獲得更強的載流能力,而非像FinFET一樣橫向堆疊鰭片。三星也同時宣布,將在3nm工藝節點引入GAA技術。根據三星給出的PPA數據,先進節點的MBCFET與7nm的FinFET相比,功耗減少50%,性能提升30%,面積減小了50%。
堆疊四層納米帶的RibbonFET / 英特爾
IBM全球首發的2nm芯片上,也用到了納米片GAA技術。今年6月底,三星宣布與新思合作的3nm GAA試產芯片已經成功流片。根據目前的消息來看,預計三星會在2022年推出早期GAA技術的制程3GAE,在2023年推出基于MBCFET的3GAP。英特爾也在近期的Intel Accelerated發布會中宣布,將在其20A工藝節點中引入其GAA技術RibbonFET,預計2024年上半年推出。而臺積電則在今年的技術論壇上宣布,FinFET技術只會用到3nm,2nm將用納米片晶體管來取代現有結構。
然而令許多人不解的是,GAA中通道的命名有納米線、納米片和納米帶,這些究竟是營銷術語不同,還是另有玄機呢?
納米線、納米帶與納米片
其實這些并不是花哨的營銷術語,而是對通道物理特質不同的描述。納米線的寬度和通道厚度基本相近,而納米片則選擇了更大的寬度,納米帶則是一個折中的方案,也可以看做是寬度更小的納米片。那么不同的通道對其性能又有何影響呢?由于2D結構約束所帶來優秀的短溝道特性,納米線在低功率應用上的表現更好。而納米片因為更大有效寬度實現了更大的接觸面積,載流性能要更為優異,適合一些高性能的應用,
納米線與納米片的截面對比 / 三星
雖然通道有所差異,但三星等廠商都不約而同的采用了堆疊通道的方式來繼續增加GAA結構的載流性能。不過FinFET中的鰭并不能無限疊加,GAA中的通道也是如此。這種載流能力的提升速度會隨著源極/漏極外延處的寄生電阻而減慢,不僅如此,柵極電容也會隨著通道數的增加而增大,因此為了保證最小的RC延遲,GAA一般會選擇3或4的通道數。
2nm及之后的晶體管結構
分叉片結構 / IMEC
至于2nm及之后的晶體管結構,比利時微電子研究中心(IMEC)提出了一種新的替代結構,名為分叉片(Forksheet)。該結構中,這些納米片由分叉式的柵極結構來控制,這種結構在柵極圖案化之前,為pMOS和nMOS之間引入了一個絕緣強,將p柵極溝道和n柵極溝道隔絕開來,提供了比FinFET和納米片都要窄的np間距。由此,分叉片可以提供更好的面積和性能擴展能力,并將單元高度從5T減小至4.3T,也實現了更低的寄生電容。
FinFET、納米片、CFET單元高度對比 / IMEC
為了挺進1nm這一制程,單元高度的要求也減小至了3T,但由于布通率的限制,即便是分叉片也無法滿足這一條件。因此,IMEC又推出了名為CFET的技術,一種互補的FET。CFET的概念就是將nFET疊在pFET上,從而提供了更多內部單元布線的自由,并減小了單元面積。在IMEC的初步評估中,運用CFET技術的4T FinFET在功耗和性能的表現上,可以打平甚至超過5T的標準FinFET,而且占用面積還要小25%。至于運用了CFET的納米片晶體管,不僅邏輯單元高度可以做到3T,還能提供額外的性能提升。
結語
就像平面晶體管自然演進至FinFET一樣,FinFET也將讓位給GAAFET。CMOS器件在結構上演化的過程,也是半導體不斷挑戰摩爾定律的過程。除此之外,其實也有不少公司正在探索CMOS之外的晶體管方案,試圖消除CMOS本身的一些缺點,比如英國公司Search For The Next推出的Bizen。但從現在追求PPA的潮流來看,這些方案還遠遠不能成為市場主流。2022年之后的半導體市場,高NA的EUV光刻機和GAAFET必將成為5nm制程以下的關鍵因素。
目前的工藝水平在深度學習、圖形分析等基礎AI應用上已經可以滿足要求,但在神經形態芯片和量子計算上,仍需要更先進的制程來提供支持。面對這些挑戰,三星、臺積電和英特爾紛紛選擇了GAA技術來突破這一壁障。
GAA何時面世?
晶體管結構的演進 / 三星
三星在2019年就公布了其GAA 技術MBCFET,并發布了初版PDK。GAA結構進一步提到了柵極與溝道之間的接觸面積,并支持垂直堆疊的方式來獲得更強的載流能力,而非像FinFET一樣橫向堆疊鰭片。三星也同時宣布,將在3nm工藝節點引入GAA技術。根據三星給出的PPA數據,先進節點的MBCFET與7nm的FinFET相比,功耗減少50%,性能提升30%,面積減小了50%。
堆疊四層納米帶的RibbonFET / 英特爾
IBM全球首發的2nm芯片上,也用到了納米片GAA技術。今年6月底,三星宣布與新思合作的3nm GAA試產芯片已經成功流片。根據目前的消息來看,預計三星會在2022年推出早期GAA技術的制程3GAE,在2023年推出基于MBCFET的3GAP。英特爾也在近期的Intel Accelerated發布會中宣布,將在其20A工藝節點中引入其GAA技術RibbonFET,預計2024年上半年推出。而臺積電則在今年的技術論壇上宣布,FinFET技術只會用到3nm,2nm將用納米片晶體管來取代現有結構。
然而令許多人不解的是,GAA中通道的命名有納米線、納米片和納米帶,這些究竟是營銷術語不同,還是另有玄機呢?
納米線、納米帶與納米片
其實這些并不是花哨的營銷術語,而是對通道物理特質不同的描述。納米線的寬度和通道厚度基本相近,而納米片則選擇了更大的寬度,納米帶則是一個折中的方案,也可以看做是寬度更小的納米片。那么不同的通道對其性能又有何影響呢?由于2D結構約束所帶來優秀的短溝道特性,納米線在低功率應用上的表現更好。而納米片因為更大有效寬度實現了更大的接觸面積,載流性能要更為優異,適合一些高性能的應用,
納米線與納米片的截面對比 / 三星
雖然通道有所差異,但三星等廠商都不約而同的采用了堆疊通道的方式來繼續增加GAA結構的載流性能。不過FinFET中的鰭并不能無限疊加,GAA中的通道也是如此。這種載流能力的提升速度會隨著源極/漏極外延處的寄生電阻而減慢,不僅如此,柵極電容也會隨著通道數的增加而增大,因此為了保證最小的RC延遲,GAA一般會選擇3或4的通道數。
2nm及之后的晶體管結構
分叉片結構 / IMEC
至于2nm及之后的晶體管結構,比利時微電子研究中心(IMEC)提出了一種新的替代結構,名為分叉片(Forksheet)。該結構中,這些納米片由分叉式的柵極結構來控制,這種結構在柵極圖案化之前,為pMOS和nMOS之間引入了一個絕緣強,將p柵極溝道和n柵極溝道隔絕開來,提供了比FinFET和納米片都要窄的np間距。由此,分叉片可以提供更好的面積和性能擴展能力,并將單元高度從5T減小至4.3T,也實現了更低的寄生電容。
FinFET、納米片、CFET單元高度對比 / IMEC
為了挺進1nm這一制程,單元高度的要求也減小至了3T,但由于布通率的限制,即便是分叉片也無法滿足這一條件。因此,IMEC又推出了名為CFET的技術,一種互補的FET。CFET的概念就是將nFET疊在pFET上,從而提供了更多內部單元布線的自由,并減小了單元面積。在IMEC的初步評估中,運用CFET技術的4T FinFET在功耗和性能的表現上,可以打平甚至超過5T的標準FinFET,而且占用面積還要小25%。至于運用了CFET的納米片晶體管,不僅邏輯單元高度可以做到3T,還能提供額外的性能提升。
結語
就像平面晶體管自然演進至FinFET一樣,FinFET也將讓位給GAAFET。CMOS器件在結構上演化的過程,也是半導體不斷挑戰摩爾定律的過程。除此之外,其實也有不少公司正在探索CMOS之外的晶體管方案,試圖消除CMOS本身的一些缺點,比如英國公司Search For The Next推出的Bizen。但從現在追求PPA的潮流來看,這些方案還遠遠不能成為市場主流。2022年之后的半導體市場,高NA的EUV光刻機和GAAFET必將成為5nm制程以下的關鍵因素。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
三星電子
+關注
關注
34文章
15873瀏覽量
181195 -
臺積電
+關注
關注
44文章
5685瀏覽量
166872 -
intel
+關注
關注
19文章
3483瀏覽量
186310 -
晶體管
+關注
關注
77文章
9744瀏覽量
138727 -
FinFET
+關注
關注
12文章
251瀏覽量
90296
發布評論請先 登錄
相關推薦
蔚來5nm智駕芯片流片,車企智駕之戰一觸即發
技術成果,并宣布首個車規級5nm智能駕駛芯片“神璣NX9031”成功流片。 按照規劃,神璣NX9031將于2025年第一季度搭載在蔚來旗艦轎車ET9上。 ? 2025年將是國內智能駕駛汽車比拼自研芯片的一年,屆時“蔚小理”大概率
消息稱臺積電3nm、5nm和CoWoS工藝漲價,即日起效!
)計劃從2025年1月起對3nm、5nm先進制程和CoWoS封裝工藝進行價格調整。 先進制程2025年喊漲,最高漲幅20% 其中,對3nm、5nm等先進制程技術訂單漲價,漲幅在3%到8
【「大話芯片制造」閱讀體驗】+ 芯片制造過程和生產工藝
保護,并使其具備與外部交換電信號的能力。整個封裝流程包含五個關鍵步驟:晶圓鋸切、晶片附著、互連、成型以及封裝測試。
通過該章節的閱讀,學到了芯片的生產制造過程、生產工藝、晶圓的處理及工藝、拋光工藝等知識。
發表于 12-30 18:15
臺積電產能爆棚:3nm與5nm工藝供不應求
臺積電近期成為了高性能芯片代工領域的明星企業,其產能被各大科技巨頭瘋搶。據最新消息,臺積電的3nm和5nm工藝產能利用率均達到了極高水平,其中3nm
最新SOC芯片技術發展
制程技術的進步 制程技術是SOC芯片發展的核心。隨著制程技術的進步,芯片上的晶體管數量不斷增加,性能也隨之提升。 5nm和3nm制程技術 :目前,
AI芯片驅動臺積電Q3財報亮眼!3nm和5nm營收飆漲,毛利率高達57.8%
10月17日,臺積電召開第三季度法說會,受惠 AI 需求持續強勁下,臺積電Q3營收達到235億美元,同比增長36%,主要驅動力是3nm和5nm需求強勁;Q3毛利率高達57.8%,同比增長3.5%。
消息稱AMD將成為臺積電美國廠5nm第二大客戶
據業界最新消息,AMD即將成為臺積電位于美國亞利桑那州菲尼克斯附近的Fab 21工廠的第二大知名客戶,該工廠已經開始試產包括N5、N5P、N4、N4P及N4X在內的一系列5nm節點制程
今日看點丨臺積電美國廠試產5nm,AMD成第二大客戶; 消息稱蘋果正逐漸遠離產品“一年一更”模式
1. 臺積電美國廠試產5nm AMD 成第二大客戶 ? AMD將在臺積電位于亞利桑那州的新工廠生產高性能芯片,成為繼蘋果之后該工廠的第二大知名客戶。據報道稱,知情人士證實了這一協議,但
發表于 10-08 11:10
?880次閱讀
臺積電3nm/5nm工藝前三季度營收破萬億新臺幣
據臺媒DigiTimes最新報告,臺積電在2024年前三季度的業績表現強勁,僅憑其先進的3nm和5nm制程技術,便實現了營收突破1萬億新臺幣(折合人民幣約2237億元)的壯舉,這一成績遠超行業此前的預期。
三星將為DeepX量產5nm AI芯片DX-M1
人工智能半導體領域的創新者DeepX宣布,其第一代AI芯片DX-M1即將進入量產階段。這一里程碑式的進展得益于與三星電子代工設計公司Gaonchips的緊密合作。雙方已正式簽署量產合同,標志著DeepX的5nm芯片DX-M1將大
消息稱臺積電3nm/5nm將漲價,終端產品或受影響
據業內手機晶片領域的資深人士透露,臺積電計劃在明年1月1日起對旗下的先進工藝制程進行價格調整,特別是針對3nm和5nm工藝制程,而其他工藝制程的價格則保持不變。此次漲價的具體幅度為,3nm和5
Keil這么難用,為什么還沒有被淘汰?
存在一些使用上的難點,但它之所以沒有被淘汰,我想可能有以下幾個原因:Keil這么難用,為什么還沒有被淘汰?Keil具有悠久的歷史,早在20世紀80年代就已經推出。
安霸發布5nm制程的CV75S系列芯片,進一步拓寬AI SoC產品路線圖
防展(ISC West)期間發布 5nm 制程的 CV75S 系列芯片,進一步拓寬其 AI SoC 產品路線圖。
臺積電擴增3nm產能,部分5nm產能轉向該節點
目前,蘋果、高通、聯發科等世界知名廠商已與臺積電能達成緊密合作,預示臺積電將繼續增加 5nm產能至該節點以滿足客戶需求,這標志著其在3nm制程領域已經超越競爭對手三星及英特爾。
評論