色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何實現PCB高的布通率以及縮短設計時間

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2022-02-10 14:35 ? 次閱讀

盡管現在的EDA工具很強大,但隨著PCB尺寸要求越來越小,器件密度越來越高,PCB設計的難度并不小。如何實現PCB高的布通率以及縮短設計時間呢?本文介紹PCB規劃、布局和布線的設計技巧和要點。

1、確定PCB的層數

電路板尺寸和布線層數需要在設計初期確定。如果設計要求使用高密度球柵數組(BGA)組件,就必須考慮這些器件布線所需要的最少布線層數。布線層的數量以及層疊(stack-up)方式會直接影響到印制線的布線和阻抗。板的大小有助于確定層疊方式和印制線寬度,實現期望的設計效果。

多年來,人們總是認為電路板層數越少成本就越低,但是影響電路板的制造成本還有許多其它因素。近幾年來,多層板之間的成本差別已經大大減小。在開始設計時最好采用較多的電路層并使敷銅均勻分布,以避免在設計臨近結束時才發現有少量信號不符合已定義的規則以及空間要求,從而被迫添加新層。在設計之前認真的規劃將減少布線中很多的麻煩。

2、設計規則和限制

自動布線工具本身并不知道應該做些什幺。為完成布線任務,布線工具需要在正確的規則和限制條件下工作。不同的信號線有不同的布線要求,要對所有特殊要求的信號線進行分類,不同的設計分類也不一樣。每個信號類都應該有優先級,優先級越高,規則也越嚴格。規則涉及印制線寬度、過孔的最大數量、平行度、信號線之間的相互影響以及層的限制,這些規則對布線工具的性能有很大影響。認真考慮設計要求是成功布線的重要一步。

3、組件的布局

為最優化裝配過程,可制造性設計DFM)規則會對組件布局產生限制。如果裝配部門允許組件移動,可以對電路適當優化,更便于自動布線。所定義的規則和約束條件會影響布局設計。

在布局時需考慮布線路徑(routingchannel)和過孔區域。這些路徑和區域對設計人員而言是顯而易見的,但自動布線工具一次只會考慮一個信號,通過設置布線約束條件以及設定可布信號線的層,可以使布線工具能像設計師所設想的那樣完成布線。

4、扇出設計

在扇出設計階段,要使自動布線工具能對組件引腳進行連接,表面貼裝器件的每一個引腳至少應有一個過孔,以便在需要更多的連接時,電路板能夠進行內層連接、在線測試(ICT)和電路再處理。

為了使自動布線工具效率最高,一定要盡可能使用最大的過孔尺寸和印制線,間隔設置為50mil較為理想。要采用使布線路徑數最大的過孔類型。進行扇出設計時,要考慮到電路在線測試問題。測試夾具可能很昂貴,而且通常是在即將投入全面生產時才會訂購,如果這時候才考慮添加節點以實現100%可測試性就太晚了。

經過慎重考慮和預測,電路在線測試的設計可在設計初期進行,在生產過程后期實現,根據布線路徑和電路在線測試來確定過孔扇出類型,電源和接地也會影響到布線和扇出設計。為降低濾波電容器連接線產生的感抗,過孔應盡可能靠近表面貼裝器件的引腳,必要時可采用手動布線,這可能會對原來設想的布線路徑產生影響,甚至可能會導致你重新考慮使用哪種過孔,因此必須考慮過孔和引腳感抗間的關系并設定過孔規格的優先級。

5、手動布線以及關鍵信號的處理

盡管本文主要論述自動布線問題,但手動布線在現在和將來都是印刷電路板設計的一個重要過程。采用手動布線有助于自動布線工具完成布線工作。如圖2a和圖2b所示,通過對挑選出的網絡(net)進行手動布線并加以固定,可以形成自動布線時可依據的路徑。

無論關鍵信號的數量有多少,首先對這些信號進行布線,手動布線或結合自動布線工具均可。關鍵信號通常必須通過精心的電路設計才能達到期望的性能。布線完成后,再由有關的工程人員來對這些信號布線進行檢查,這個過程相對容易得多。檢查通過后,將這些線固定,然后開始對其余信號進行自動布線。

6、自動布線

對關鍵信號的布線需要考慮在布線時控制一些電參數,比如減小分布電感和EMC等,對于其它信號的布線也類似。所有的EDA廠商都會提供一種方法來控制這些參數。在了解自動布線工具有哪些輸入參數以及輸入參數對布線的影響后,自動布線的質量在一定程度上可以得到保證。

應該采用通用規則來對信號進行自動布線。通過設置限制條件和禁止布線區來限定給定信號所使用的層以及所用到的過孔數量,布線工具就能按照工程師的設計思想來自動布線。如果對自動布線工具所用的層和所布過孔的數量不加限制,自動布線時將會使用到每一層,而且將會產生很多過孔。

在設置好約束條件和應用所創建的規則后,自動布線將會達到與預期相近的結果,當然可能還需要進行一些整理工作,同時還需要確保其它信號和網絡布線的空間。在一部分設計完成以后,將其固定下來,以防止受到后邊布線過程的影響。

采用相同的步驟對其余信號進行布線。布線次數取決于電路的復雜性和你所定義的通用規則的多少。每完成一類信號后,其余網絡布線的約束條件就會減少。但隨之而來的是很多信號布線需要手動干預。現在的自動布線工具功能非常強大,通常可完成100%的布線。但是當自動布線工具未完成全部信號布線時,就需對余下的信號進行手動布線。

7、自動布線的設計要點包括:

1)略微改變設置,試用多種路徑布線;

2)保持基本規則不變,試用不同的布線層、不同的印制線和間隔寬度以及不同線寬、不同類型的過孔如盲孔、埋孔等,觀察這些因素對設計結果有何影響;

3)讓布線工具對那些默認的網絡根據需要進行處理;

4)信號越不重要,自動布線工具對其布線的自由度就越大。

8、布線的整理

如果你所使用的EDA工具軟件能夠列出信號的布線長度,檢查這些數據,你可能會發現一些約束條件很少的信號布線的長度很長。這個問題比較容易處理,通過手動編輯可以縮短信號布線長度和減少過孔數量。在整理過程中,你需要判斷出哪些布線合理,哪些布線不合理。同手動布線設計一樣,自動布線設計也能在檢查過程中進行整理和編輯。

9、電路板的外觀

以前的設計常常注意電路板的視覺效果,現在不一樣了。自動設計的電路板不比手動設計的美觀,但在電子特性上能滿足規定的要求,而且設計的完整性能得到保證。

審核編輯:何安

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4324

    文章

    23155

    瀏覽量

    399136
  • 自動布線
    +關注

    關注

    1

    文章

    30

    瀏覽量

    11592
收藏 人收藏

    評論

    相關推薦

    非常詳細的BUCK電路 PCB layout建議

    在DC-DC芯片的應用設計中,PCB板是否合理對于芯片能否表現出其最優性能有著至關重要的影響。不合理的PCB板會造成芯片性能變差如線性度下降(包括輸入線性度
    的頭像 發表于 01-17 10:03 ?96次閱讀
    非常詳細的BUCK電路 <b class='flag-5'>PCB</b> layout建議

    AN-1390:手動選擇頻段以縮短PLL鎖定時間

    電子發燒友網站提供《AN-1390:手動選擇頻段以縮短PLL鎖定時間.pdf》資料免費下載
    發表于 01-13 13:59 ?0次下載
    AN-1390:手動選擇頻段以<b class='flag-5'>縮短</b>PLL鎖定<b class='flag-5'>時間</b>

    縮短SMT打樣交期,這些技巧你必須掌握!

    從接收打樣訂單到完成生產并發貨給客戶所需的總時間。以下將介紹影響SMT打樣交期的因素以及如何高效縮短交期的策略。 影響SMT打樣交期的因素 1. 設計復雜度: - 設計越復雜,所需的元器件種類和數量越多,準備
    的頭像 發表于 01-10 09:43 ?89次閱讀

    時間繼電器的工作原理 如何選擇合適的時間繼電器

    時間繼電器的工作原理 時間繼電器通常由以下幾個部分組成: 輸入電路 :接收啟動信號。 計時電路 :根據設定的時間延遲或提前執行操作。 輸出電路 :在
    的頭像 發表于 12-09 10:24 ?363次閱讀

    采用ADS1198與STM32通訊,設置采樣為500SPS時,采樣時間變長時怎么回事?

    采用ADS1198與STM32通訊,設置采樣為500SPS時,理論上采樣500個點需要的時間是1S,DEBUG計時采樣500個點,發現居然用了4秒,將采樣提高到1KSPS,采樣5
    發表于 12-06 07:47

    利用智能eFuses最大限度地縮短系統停機時間

    電子發燒友網站提供《利用智能eFuses最大限度地縮短系統停機時間.pdf》資料免費下載
    發表于 09-25 10:25 ?0次下載
    利用智能eFuses最大限度地<b class='flag-5'>縮短</b>系統停機<b class='flag-5'>時間</b>

    iPhone 16 Pro機型發貨時間縮短

    iPhone 15 Pro系列實現了顯著縮短。具體而言,iPhone 16 Pro的發貨時間縮短了1-2周,而Pro Max更是縮短了2-3
    的頭像 發表于 09-24 15:11 ?635次閱讀

    通過VCO即時校準顯著縮短鎖定時間

    電子發燒友網站提供《通過VCO即時校準顯著縮短鎖定時間.pdf》資料免費下載
    發表于 08-28 09:32 ?0次下載
    通過VCO即時校準顯著<b class='flag-5'>縮短</b>鎖定<b class='flag-5'>時間</b>

    FPGA的sata接口設計時需要注意哪些問題

    。 信號完整性 : SATA接口使用差分信號傳輸,對信號完整性要求較高。在PCB設計時,需要注意差分對的阻抗匹配、走線長度和間距等問題,以減少信號衰減、反射和串擾等問題。 電源和散熱 : FPGA
    發表于 05-27 16:20

    SK海力士:HBM3E量產時間縮短50%,達到大約80%范圍的目標良

    據報道,SK海力士宣布第五代帶寬存儲(HBM)—HBM3E的良已接近80%。
    的頭像 發表于 05-27 14:38 ?897次閱讀

    STM32上電到運行時間怎么縮短

    時間怎么能縮短點,啟動最少要多久呢? int main(void) { /* USER CODE BEGIN 1 */ /* USER CODE END 1 */ /* MCU
    發表于 04-11 06:57

    如何在大電流PCB設計中實現卓越

    兩位數的年增長到2030年。以下是針對這一趨勢優化大電流電子產品中PCB設計的七個步驟。 1.確保足夠的走線尺寸 走線尺寸是電流PCB最重要的設計考慮因素之一。銅走線已經趨向于小型
    的頭像 發表于 03-26 10:01 ?2988次閱讀

    STM32F03進入CAN的BUS OFF時間能不能縮短

    開啟BUS OFF中斷后,該中斷更新時間怎么這么長,能不能縮短
    發表于 03-22 07:54

    STM32G4多個參數如何實現精準的計時

    電壓電流等十余個參數需要做到超過額定值一定的時間后輸出故障指示 請問多個參數如何實現精準的計時?多個參數的計時又不能互相影響? 也許同一時間
    發表于 03-11 07:48

    cy8c6347的藍牙連接間隔時間如何縮短

    按照500ms或者1s的時間間隔配置以便于降低功耗。當有設備連接了我的藍牙設備以后,我想把這個間隔時間縮短,比如縮短成100ms或者更短,以便于增加數據傳輸的速率。 請問這個設想是否可
    發表于 02-21 08:22
    主站蜘蛛池模板: 国产 亚洲 中文字幕 在线 | 男助理憋尿PLAY灌尿BL出去| 久久精品国产在热亚洲完整版| 久久草香蕉频线观| 久久综合色视频| 男女全黄h全肉细节文| 暖暖 免费 高清 日本视频5| 强奸日本美女小游戏| 色色男_免费| 亚洲国产精品一区二区第一页| 亚洲伊人色| 最新国产在线视频在线| japanese色系free日本| 成人伦理影院| 国产午夜精品片一区二区三区| 精品无码一区二区三区不卡 | 亚洲精品美女久久久久99| 一日本道伊人久久综合影| 97超碰在线视频人人av| 成人AV精品视频| 国产婷婷午夜无码A片| 久久精品热在线观看30| 欧美丝袜女同| 天天靠天天擦天天摸| 一本道久在线综合道| 99国产在线观看| 国产传媒18精品免费1区| 黄色免费网址在线观看| 女教师公车痴汉在线播放| 特级毛片s级全部免费| 在线a亚洲视频| RUNAWAY韩国动漫免费网| 国产麻豆剧果冻传媒免费网站| 久久久久久久久久久福利观看| 青青草原91| 亚洲精品在线不卡| AV97最新无码喷水叫床| 国产色婷婷精品人妻蜜桃成熟时| 老色哥网站| 无码国产成人777爽死在线观看| 伊人久久五月丁婷婷|