MPC57xx 系列微控制器是 NXP 推出的一款采用 Power Architecture 技術構建,面向汽車和工業動力總成、發動機管理、電機控制、車身控制、網關、底盤和安全、儀表板和顯示屏管理應用。
其特點如下:
MPC57xx 低端到高端產品的軟件和硬件均兼容。采用高密度浮柵技術實現的嵌入式閃存。從單核到多核產品,運行頻率從 32 MHz 到 300 MHz 以上,性能具有很高的擴展性。根據SafeAssure 功能安全保障計劃設計,使系統制造商輕松達到功能安全標準,如 ISO 26262 ASIL-D 級安全完整性的要求。多種片上冗余和安全選項,例如延遲鎖步內核、DMA 控制器、存儲器保護單元、故障采集和控制單元,以及端到端 ECC。無以倫比的能效 – 并行處理加上一組精密的外設,以及Power Architecture 工具和軟件生態合作體系的支持。
本期博文接之前的 MPC5744P 原理圖設計指南,給大家介紹下 MPC5744P 在 PCB(Layout)上的一些注意事項,并結合我司自行設計的域控制器 - Lion 實例來講解。
1. 封裝介紹1.1 封裝信息MPC5744P 封裝包括兩種:144 引腳 LQFP 封裝、257 引腳 PBGA 封裝。
兩種封裝在資源以及接口上的區別對比如下圖所示:
1.2 封裝尺寸
LQFP144 封裝信息:
https://www.nxp.com/docs/en/package-information/SOT486-2.pdf
PBGA257 封裝信息:
https://www.nxp.com/docs/en/package-information/SOT1547-1.pdf
2. PCB 設計建議
本設計指南 Layout 部分的示意圖引用了我司自行設計的“ADAS 域控制器 - Lion”,設計選用了 MPC5744P – 257 MAPBGA 封裝。大家如果對此方案的設計有想深入了解的,也可以轉至我們大大通的微博專區搜索關鍵字:【ADAS 域控制器硬件設計】,或者方案專區搜索方案:“域控制器”關鍵字即可找到對應資源。
2.1 PCB 疊層結構
2.1.1 層的定義設計原則
器件面下層(第二層)為地平面,為器件面布線提供參考平面;所有信號層盡可能與地平面相鄰;主電源層盡可能與對應地層相鄰;建議采用對稱結構設計。針對于 MPC5744P 兩種封裝,推薦采用 4 層板設計,以保證參考平面的完整性(BGA 257 封裝必須 4 層板,其中還有部分高速信號需要完整的參考平面例如 Zipwire)
下面的 PCB 設計參考建議基于 PBGA257 封裝,并采用 6 層板的疊層結構設計。
2.1.2 地和電源層設計注意事項
注意電源與地層的完整性,避免出現導通孔密集區域,破壞平面層的完整性;
平面分隔要考慮高速信號回流路徑的完整性;
高速信號、時鐘等關鍵信號要有一個相鄰地平面;
如高速信號在鄰層的回流路徑被分割,應在其它布線層做補償;
20H 規則:為防止電源層向外輻射電磁干擾,應內縮 20H(電源層與地之間的介質厚度)。
2.2 高速信號走線建2.2.1 晶振走線指導
晶體盡量靠近主控放置,晶體的負載電容靠近管腳放置;晶體走線盡量短且走在表層,避免打孔換層;晶體電路建議包地處理,以隔離噪聲;晶體走線的鄰層保持完整地平面作參考,避免被任何走線分割
下圖為 Crystal 部分信號走線 Layout 示意圖:
2.2.2 Ethernet 走線指導① PHY 盡量靠近主控,EMI 效果越好,控制在 15cm 以內;② 下述信號如有串聯匹配電阻,請靠近 PHY 放置,以改善 EMI
RXD[0:3],RX_CLK,RX_DV 走線盡量短并做等長處理,走線長度誤差小于 100mil;
RX_CLK 包地處理;
③ 下述信號如有串聯匹配電阻,請靠近 MPC5744P 放置,以改善 EMI
TXD[0:3],TX_CLK,TX_EN 走線盡量短并做等長處理,走線長度誤差小于 100mil;
TX_CLK 包地處理;
④ MDI (Media-Dependent Interface) 線對間做等長處理,誤差小于 10mil,總長度小于 12cm;⑤ 確保 PHY 的所有高速信號線有完整的參考面,與其它信號間距滿足 3W 布線原則;
下圖為 MII 部分信號走線 Layout 示意圖:
2.2.3 Zipwire 走線指導
信號走線按差分規則處理,保證有連續完整的參考面,差分阻抗控制在 100ohm±10ohm;差分走線盡量短并注意等長處理,線對間誤差小于 10mil;
下圖為 Zipwire 部分信號走線 Layout 示意圖:
2.3 電源設計建議2.3.1 GND 設計
PCB 上必須有一層完整的 GND 層,用于散熱和保證信號完整性;
保證芯片每一個 GND PAD 有對應的過孔,連接到主地上。
下圖為 GND 部分信號走線(鋪銅/L2) Layout 示意圖:
2.3.2 電源設計
電源網絡采用鋪銅處理;
每個 VDD_LV_CORE PAD 有對應的一個過孔連到電源平面。
下圖為 VDD_LV_CORE 部分信號走線(鋪銅/L3) Layout 示意圖:
3. 參考文檔
① MPC5744P Datasheet:《MPC5744P microcontrollers - Data Sheet (REV 6.1)》② 大大通方案《基于 NXP S32V234+NXP MPC5744P ADAS 域控制器解決方案》:https://www.wpgdadatong.com/cn/solution/detail?PID=524
-
Layout
+關注
關注
14文章
406瀏覽量
61897 -
adas
+關注
關注
309文章
2191瀏覽量
208773 -
高速信號
+關注
關注
1文章
231瀏覽量
17728
發布評論請先 登錄
相關推薦
評論