完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
標簽 > 賽靈思
提供賽靈思公司最新的技術(shù)和產(chǎn)品信息,工程師最喜歡的賽靈思技術(shù)社區(qū)
文章:1697個 瀏覽:131469次 帖子:56個
如何讓Vivado IP Integrator和Amazon F1開發(fā)套件進行協(xié)同使用
歡迎閱讀本快速視頻,我將解釋如何使用Vivado IP Integrator流程與Amazon F1硬件開發(fā)套件或HDK配合使用
SoC為系統(tǒng)架構(gòu)師和軟件開發(fā)人員提供了平臺
雙核 ARM Cortex -A9 處理器與業(yè)界領(lǐng)先的、具有高性能功耗比的 28nm 可編程邏輯巧妙集成,實現(xiàn)的功耗和性能等級遠超分立處理器和 FPGA...
賽靈思以客戶為導(dǎo)向_用FPGA助力中國AI創(chuàng)新創(chuàng)業(yè)浪潮
在AI算法尚不成熟的時候,可編程的靈活性給予了FPGA一定的市場優(yōu)勢。 但是,隨著目前AI算法進一步成熟,各類全定制化的AI芯片開始陸續(xù)出現(xiàn),比如搭載了...
【自適應(yīng)計算在機器人領(lǐng)域的應(yīng)用】連載七:用ROS 2在機器人內(nèi)部集成自適應(yīng)計算的新架構(gòu)
第一個支柱是 ament ROS 2 構(gòu)建系統(tǒng)的擴展。ament_vitis(1)通過一系列 CMake 宏和實用工具實現(xiàn)這些擴展,將 Vitis 工具...
了解在Xilinx工作的感受。員工提供有關(guān)我們的文化,工作環(huán)境和產(chǎn)生影響的機會的觀點。
2019-01-08 標簽:賽靈思 2455 0
ARM的Andrew Frame和Xilinx的Dave Tokic討論了他們的公司如何合作構(gòu)建未來的智能系統(tǒng)以及使用正確類型的處理器執(zhí)行正確任務(wù)的異構(gòu)...
2018-11-26 標簽:處理器賽靈思智能系統(tǒng) 2446 0
觀看業(yè)界首個針對400G應(yīng)用的單芯片解決方案的演示,其中包括與住友電工CFP4光模塊和10千米光纖連接的20納米Virtex UltraScale器件。
用于異構(gòu)計算的OpenCL標準定義了用于在主機處理器和加速設(shè)備之間傳輸數(shù)據(jù)的編程模型。 此視頻介紹了數(shù)據(jù)傳輸所需的最小OpenCL API集...
Xilinx Alliance成員演示采用新型Xelic 100G樓梯EFEC內(nèi)核,與Cortina 100G樓梯FEC兼容,并針對Xilinx Ult...
了解Avnet的模塊化MicroZed系統(tǒng)上的Anybus IP如何連接到商用PLC。
展示了來自 Alpha Data 公司現(xiàn)已公開發(fā)售的賽靈思 FPGA 加速卡產(chǎn)品,包括最新的支持100G/25G的8V3板等等。同時還演示了一個來自 A...
世界上第一個在FPGA中使用靈活以太網(wǎng)(FlexE)作為可變速率線路光學器件的客戶端實現(xiàn)“靈活傳輸”。
Vitis HLS 是一種高層次綜合工具,支持將 C、C++ 和 OpenCL 函數(shù)硬連線到器件邏輯互連結(jié)構(gòu)和 RAM/DSP 塊上。Vitis HLS...
Virtex UltraScale+ FPGA收發(fā)器的演示
該視頻演示了具有32.75G背板功能的Virtex?UltraScale+?FPGA,功率優(yōu)化的收發(fā)器。 該收發(fā)器具有同類最佳的發(fā)送抖動和第三代客戶驗...
Xilinx公司產(chǎn)品的戰(zhàn)略轉(zhuǎn)型之路及未來5年發(fā)展藍圖
從可編程邏輯到All Programmable,從實現(xiàn)設(shè)計到實現(xiàn)差異化設(shè)計,從IC功能驅(qū)動到系統(tǒng)價值驅(qū)動,從膠合與加速器到更智能與任意互聯(lián)...
2018-11-27 標簽:賽靈思云計算物聯(lián)網(wǎng) 2420 0
MathWorks演示了基于模型的設(shè)計,用于在Zynq上對HOG算法和人體檢測器進行快速原型設(shè)計。 該設(shè)計在MATLAB和Simulink中建模和驗證...
未來會是什么樣子?我們將以何種方式生存?是什么技術(shù)在引領(lǐng)著我們進入這樣的未來世界?Xilinx正在塑造未來,未來就在這里!
堆疊硅片互聯(lián)技術(shù)打造世界上最高容量的FPGA
利用Xilinx的堆疊硅互連技術(shù),觀看世界上容量最高的FPGA的演示
在醫(yī)療成像系統(tǒng)開發(fā)方面面臨的關(guān)鍵挑戰(zhàn)
在本次網(wǎng)絡(luò)研討會中,Xilinx將展示高級醫(yī)療成像系統(tǒng)開發(fā)人員面臨的關(guān)鍵挑戰(zhàn)。
如何將2014.x Ultrascale內(nèi)存IP級I/O遷移到2015.1版本中
了解將2014.x Ultrascale內(nèi)存IP級I / O約束遷移到2015.1版本所涉及的過程,其中I / O現(xiàn)在在頂級約束文件中定義。
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |