這一節談談電源。
無疑電源設計是整個電路板最重要的一環。電源不穩定,其他啥都別談。我想不用balabala述說它究竟有多么重要了。
在電源設計我們用得最多的場合是,從一個穩定的“高”電壓得到一個穩定的“低”電壓。這也就是經常說的DC-DC(直流-直流),而直流-直流
中用得最多的電源穩壓芯片有兩種,一種叫LDO(低壓差線性穩壓器,我們后面說的線性穩壓電源,也是指它),另一種叫PWM(脈寬調制開關電
源,我們在本文也稱它開關電源)。我們常常聽到PWM的效率高,但是LDO的響應快,這是為什么呢?別著急,先讓我們看看它們的原理。
下面會涉及一些理論知識,但是依然非常淺顯易懂,如果你不懂,嘿嘿,得檢查一下自己的基礎了。
一)線性穩壓電源的工作原理
如圖是線性穩壓電源內部結構的簡單示意圖。我們的目的是從高電壓Vs得到低電壓Vo。在圖中,Vo經過兩個分壓電阻分壓得到V+,V+被送入放大器(我們把這個放大器叫做誤差放大器)的正端,而放大器的負端Vref是電源內部的參考電平(這個參考電平是恒定的)。放大器的輸出Va連接到MOSFET的柵極來控制MOSFET的阻抗。Va變大時,MOSFET的阻抗變大;Va變小時,MOSFET的阻抗變小。MOSFET上的壓降將是Vs-Vo。
現在我們來看Vo是怎么穩定的,假設Vo變小,那么V+將變小,放大器的輸出Va也將變小,這將導致MOSFET的阻抗變小,這樣經過同樣的電流,MOSFET的壓差將變小,于是將Vo上抬來抑制Vo的變小。同理,Vo變大,V+變大,Va變大,MOSFET的阻抗變大,經過同樣的電流,MOSFET的壓差變大,于是抑制Vo變大。
二)開關電源的工作原理
如上圖,為了從高電壓Vs得到Vo,開關電源采用了用一定占空比的方波Vg1,Vg2推動上下MOS管,Vg1和Vg2是反相的,Vg1為高,Vg2為低; 上MOS管打開時,下MOS管關閉;下MOS管打開時,上MOS管關閉。由此在L左端形成了一定占空比的方波電壓,電感L和電容C我們可以看作是低通濾波器,因此方波電壓經過濾波后就得到了濾波后的穩定電壓Vo。Vo經過R1、R2分壓后送入第一個放大器(誤差放大器)的負端V+,誤差放大器的輸出Va做為第二個放大器(PWM放大器)的正端,PWM放大器的輸出Vpwm是一個有一定占空比的方波,經過門邏輯電路處理得到兩個反相的方波Vg1、Vg2來控制MOSFET的開關。
誤差放大器的正端Vref是一恒定的電壓,而PWM放大器的負端Vt是一個三角波信號,一旦Va比三角波大時,Vpwm為高;Va比三角波小時,Vpwm為低,因此Va與三角波的關系,決定了方波信號Vpwm的占空比;Va高,占空比就低,Va低,占空比就高。經過處理,Vg1與Vpwm同相,Vg2與 Vpwm反相;最終L左端的方波電壓Vp與Vg1相同。如下圖
當Vo上升時,V+將上升,Va下降,Vpwm占空比下降,經過們邏輯之后,Vg1的占空比下降,Vg2的占空比上升,Vp占空比下降,這又導致Vo降低,于是Vo的上升將被抑制。反之亦然。
三)線性穩壓電源和開關電源的比較
懂得了線性穩壓電源和開關電源的工作原理之后,我們就可以明白為什么線性穩壓電源有較小的噪聲,較快的瞬態響應,但是效率差;而開關電源噪聲較大,瞬態響應較慢,但效率高了。
線性穩壓電源內部結構簡單,反饋環路短,因此噪聲小,而且瞬態響應快(當輸出電壓變化時,補償快)。但是因為輸入和輸出的壓差全部落在了MOSFET上,所以它的效率低。因此,線性穩壓一般用在小電流,對電壓精度要求高的應用上。
而開關電源,內部結構復雜,影響輸出電壓噪聲性能的因數很多,且其反饋環路長,因此其噪聲性能低于線性穩壓電源,且瞬態響應慢。但是根據開關電源的結構,MOSFET處于完全開和完全關兩種狀態,除了驅動MOSFET,和MOSFET自己內阻消耗的能量之外,其他能量被全部用在了輸出(理論上L、C是不耗能量的,盡管實際并非如此,但這些消耗的能量很小)。
先寫part 8,待到圖片能上傳再添補 part 6,7做為描述開關電源原理,以及LDO與開關電源比較之用。
這一部分澄清高速信號認識的一些誤區。
一) 高速看的是信號沿,不是時鐘頻率。
1) 一般而言,時鐘頻率高的,其信號上升沿快,因此一般我們把它們當成高速信號;但反過來不一定成立,時鐘頻率低的,如果信號上升沿依然快的,一樣要把它當成高速信號來處理。根據信號理論,信號上升沿包含了高頻信息(用傅立葉變換,可以找出定量表達式),因此,一旦信號上升沿很陡,我們應該按高速信號來處理,設計不好,很可能出現上升沿過于緩慢,有過沖,下沖,振鈴的現象。比如,I2C信號,在超快速模式下,時鐘頻率為1MHz,但是其規范要求上升時間或下降時間不超過120ns!確實有很多板I2C就過不了關!
2)因此,我們更應該關注的是信號帶寬。根據經驗公式,帶寬與上升時間(10%~90%)的關系為 Fw * Tr = 3.5
二) 示波器選擇
1) 很多人注意到了示波器的采樣率,沒有注意到示波器的帶寬。但往往示波器帶寬是一個更重要的參數。一些人以為只要示波器采樣率滿足超過信號時鐘頻率的兩倍就行了,這是大錯特錯。錯誤的原因是錯誤的理解了采樣定理。采樣定理1說明了當采樣頻率大于信號最大帶寬的兩倍,就能完美地恢復原信號。但是,采樣定理指的信號是帶限信號(帶寬是有限的),與現實中的信號嚴重不符。我們一般的數字信號,除了時鐘之外,都不是周期的,從長時間來看,其頻譜是無限寬的;要能捕獲到高速信號,就不能對其高頻分量太多的失真。示波器帶寬指標與此息息相關。因此,真正要注意的依然是用示波器捕獲的信號的上升沿失真在我們可接受的范圍。
2) 那么選多高帶寬的示波器才合適呢?理論上5倍于信號帶寬的示波器捕獲的信號比原信號損失不到3%。如果要求損失更寬松,那就可以選擇更低端的示波器。用到3倍于信號帶寬的示波器應該能滿足大多數要求。但是不要忘了你探頭的帶寬!
來電子發燒友學院,張飛帶您輕松學硬件電路設計!
硬件設計與開發入門教程(適合電子電路新手小白學習,強烈推薦!)
http://t.elecfans.com/topic/3.html?elecfans_trackid=article
硬件電路設計開發全集(1-10部)(張飛硬件電路設計全套視頻教程!)
評論
查看更多