創新觀點:
本文將機器視覺與網絡技術相結合,使用TI公司新近推出的6000系列DSPsTMS320DM642為核心,應用ALTERA公司的FPGA,用其實現圖像預處理,減輕了DSPs的負擔。應用網絡技術實現圖像傳輸。
1、引言
機器視覺自起步發展到現在,已有15年的發展歷史。應該說機器視覺作為一種應用系統,其功能特點是隨著工業自動化的發展而逐漸完善和發展的。
目前,國際上視覺系統的應用方興未艾,1998年的市場規模為46億美元。在國外,機器視覺的應用普及主要體現在半導體及電子行業,其中大概 40%-50%都集中在半導體行業。具體如PCB印刷電路。主要的機器視覺公司諸如德國克朗斯公司,美國的工業動力機械有限公司等等。
而在國內,工業視覺系統尚處于概念導入期,導致以上各行業的應用很少,即便是有,也只是低端方面的應用,大多數國內公司多代理國外公司產品,自主研發的相對較少,這樣產品在國內售價相對很高,導致很多工廠在權衡利弊之后,放棄了使用機器視覺的想法。
但隨著我國配套基礎建設的完善,技術、資金的積累,各行各業對采用圖像和機器視覺技術的工業自動化、智能化需求開始廣泛出現,同時也由于視頻采集系統硬件產品的價格下降,國內有關大專院校和研究所近兩年在圖像和機器視覺技術領域進行了積極思索和大膽的嘗試,逐步開始了工業現場的應用。另外,各行業的領先企業在解決了生產自動化的問題以后,已開始將目光轉向視覺測量自動化方面。這些應用大多集中在如藥品檢測分裝、印刷色彩檢測等。真正高端的應用還很少,因此,以上相關行業的應用空間還比較大。
嵌入式系統和網絡化是機器視覺系統發展的兩個趨勢:
1) 嵌入式系統使得數據采集、自動控制和圖像檢測集成得更加緊密,另外基于嵌入式系統的機器視覺系統具有極低的功耗。
2) 網絡化是嵌入式系統的發展趨勢,其在工業自動化領域的應用也越來越廣泛,機器視覺于網絡通信等先進技術的結合正在改變工業自動化生產的面貌。
當前,機器視覺與運動控制,網絡通訊等先進技術的結合正在改變工業自動化生產的面貌,而同時具備運動控制,機器視覺,網絡通訊幾方面技術背景的企業無疑將走在前列。
2、系統硬件設計
本次設計以啤酒瓶檢測為設計背景,結合機器視覺的這兩大發展趨勢,開發以TI公司TMS320DM642為核心的嵌入式系統,并應用以太網技術進行圖像傳輸。
設計模塊示意圖:
圖1 硬件結構框圖
2.1 視頻采集模塊
模擬視頻信號采用非標準制式,相機工作在外觸發方式下,由FPGA提供觸發信號,每觸發一次,相機傳送一場信號。進入電路板的視頻信號幅值為1V,先經過視頻運算放大器EL4089放大并嵌位,使幅值升為2V.之后信號分兩路,一路送ISL59885視頻同步分離芯片產生行同步、場同步信號,一路經 AD9200進行模數轉換。將視頻信號解碼出行同步、場同步及8位的亮度信號送入FPGA模塊。
2. 2 FPGA模塊
Altera公司的EP1K100系列是性價比較高的可編程邏輯器件,它具有10萬等效系統門,核電壓為2.5V,端口電壓兼容5V、3.3V,工作頻率可達250MHz,可滿足本卡多電壓高頻率工作要求。
這一部分主要負責整個板卡的邏輯控制,時序調整。FPGA接收視頻的行、場同步及亮度信號,并在FPGA中進行圖像的預處理,可以在FPGA中進行二值化、sobel邊緣分割、中值濾波。將處理后的亮度信號送入DM642的視頻口。由于ISL59885產生的行同步信號每兩行分離出一個,為了正確的采集,FPGA須在每兩個行同步的中間加入一個行同步信號,送往DM642的視頻口。另外FPGA還負責視頻采集部分的采樣頻率、嵌位信號的產生,并行IO 控制信號的產生,以及串行接口部分通信協議RS-232、RS-442的選擇等等。
2.3 DM642模塊與存儲模塊
2.3.1 TMS320DM642模塊:
DM642是TI公司新近推出的一款應用于視頻和圖像處理方面的芯片,他采用TMS320C64X系列DSPs的內核,集成了一些面向視頻及圖像處理的外圍設備,例如集成了三個可配置的視頻口,10/100Mbps Ethernet MAC,多通道串行音頻接口(McASP)及66MHz32位PCI總線。TMS320DM642采用TI公司開發的第二代高性能超長指令字結構 VelociT1.2TM,在每個時鐘周期內可執行2個16*16位的乘法或4個8*8位的乘法。TMS320DM642內含6個算術邏輯單元,在每個時鐘周期內都可執行2個16位或4個8位的加減\比較\移動等運算。在600MHz的時鐘頻率下,DM642每秒可以進行24億次16位的乘累加或48億次 8位的乘累加。這樣強大的運算能力,使得DM642可以進行實時的多視頻處理和圖像處理。
本設計利用視頻口進行圖像采集,用以太網接口實現圖像傳輸。
視頻口能夠支持BT.656、HDTV Y/C、MPEG-2 Transport stream input等多種格式的視頻數據的輸入輸出。本次設計采用逐行掃描且只采集亮度數據,視頻口工作在YcbCr 4:2:2方式下。視頻口與DM642的EDMA結合,每采集一行圖像數據便啟動一次EDMA同步事件,將數據從接收FIFO中倒到SDRAM中暫存下來。一場圖像數據采集之后,采用EDMA鏈接自動重新配置EDMA參數。整個圖像采集只消耗極少的CPU時間,使CPU能夠把精力集中到后面的圖像處理工作中。
2.3.2 存儲器模塊
外擴了SDRAM及FLASH兩種存儲器。
1 )SDRAM存儲器
在CE0空間連接了64bit的SDRAM總線。選取2片48LCHM3282來構成SDRAM。這32M的SDRAM空間用來存儲程圖像數據和圖像處理中間結果等信息??偩€由外部PLL驅動設備控制,在133MHz的最佳運行狀態下運行。SDRAM的刷新由TMS320DM642自動控制。
2 )FLASH存儲器
本系統擴展了1M的FLASH,映射在CE1空間的低位。FLASH存儲器選用1M*8的MBM29DL800。FLASH存儲器主要用于DSPs程序的存儲。CE1空間被配置成8bit,異步接口,FLASH存儲器也是8bit。復位后的默認地址是000,并進行1K數據的上電自動引導。
2. 4 以太網模塊
DM642上的EMAC接口為DSP處理內核與網絡提供了一個有效的接口。他支持10Base-T、100 Base-TX,可工作在10Mbits/second 和 100Mbits/second的速度下進行全雙工或半雙工傳輸。并提供硬件流量控制和QOS支持。
DM642的EMAC接口支持到計算機網絡協議的數據鏈路層,支持標準的MII接口(媒體無關接口)與物理層設備相連。物理層設備使用BROADCOM公司的BCM5221,加Pulse公司的1:1型隔離變壓器H1102。
網絡圖像及控制信息的傳輸采用非面向連接的UDP協議,對于480*480大小的8位灰度的圖像,每秒可傳送20幅。
2.5 IO模塊與串行接口模塊
IO接口由FPGA控制,用于向機械部分、自動控制部分發送控制信號,并行IO接口有兩路,一路經LV162245驅動輸出,一路經光耦進行隔離輸出。
串行接口使用TI公司的TL16C752B UART,他與ST16C550 UART引腳兼容,并具有更大的發送、接收FIFO緩存(發送、接收各64Byte ),支持硬件、軟件流量控制。電平轉換采用MAXIM公司的MAX3160,RS-232、RS-485、RS-422等多種傳輸協議。
3、FPGA實現圖像預處理算法
以FPGA實現3*3 Sobel邊緣檢測為例,介紹FPGA實現圖像預處理的方法。
首先,應從視頻信號中提取出3*3 大小的圖像框。須使用三個FIFO,其大小與一行像素大小相同,將三個FIFO串行連接在一起。用視頻信號的前三行充滿三個FIFO,之后每來一個像素在寫入FIFO的同時,從每個FIFO中讀出一個像素的亮度值,分別放入三個移位寄存器。如此,在三個像素點之后就得到一個3*3的矩形框。隨著視頻信號的不斷流入,矩形框將遍歷整個圖像區域。
之后,就可以對提取出來的像素點,進行各種算法的處理。
以下是用Verilog語言描述的3*3 Sobel算子:
wire[10:0] temp1,temp2,temp3,temp4;
wire[7:0] sobel1,sobel2,sobel3,sobel4;
wire[7:0] dataout;
assign temp1 = temp[1] + temp[2] + temp[3];
assign temp2 = temp[7] + temp[8] + temp[9];
assign temp3 = temp[1] + temp[4] + temp[7];
assign temp4 = temp[3] + temp[6] + temp[9];
assign sobel1 = (temp1>temp2)?(temp1-temp2):0 ;
assign sobel2 = (temp3>temp4)?(temp3-temp4):0 ;
assign sobel3 = (sobel1>8’d 255) ? 8’d255 : sobel1;
assign sobel4 = (sobel2>8’d 255) ? 8’d255 : sobel2;
assign dataout[7:0] = ((sobel3 > sobel4)?sobel3[7:0]:sobel4[7:0]);
其中,考慮到了數據計算的溢出或結果為負值的情況,邊緣檢測效果良好。
4、結束語
本次設計為機器視覺系統搭建圖像處理部分的硬件平臺,結合機器視覺系統發展的兩大趨勢:嵌入式系統與網絡技術?;诿绹?a href="http://m.1cnz.cn/tags/德州儀器/" target="_blank">德州儀器公司新近推出的6000系列DSPs芯片TMS320CDM642,利用TMS320DM642芯片上提供的Video Port和Ethernet Media Access Controller實現視頻采集與網絡技術的結合。利用在線可編程技術,在FPGA中實現必要的圖像預處理算法,減輕TMS320DM642的負擔,為后續的圖像實時檢測打下了良好的基礎。
本次設計實現了對于480*480的灰度圖像,通過以太網進行25 Frames/s的流暢的傳輸。
以下為FPGA實現的Sobel邊緣提取算法的效果:
圖3.原始圖像與Sobel邊緣提取后的圖像
評論
查看更多