當(dāng)輸入IO1為高電平+3.3V,輸入IO2也為高電平+3.3V時,Q9基極通過R4接到+3.3V,發(fā)射極接地,形成回路,Q9導(dǎo)通。
Q10發(fā)射極接+3.3V,基極通過R5以及導(dǎo)通的Q9接地,形成回路,從而Q10導(dǎo)通,導(dǎo)通后Q10的發(fā)射極和集電極壓降為0.3V,則輸出點(diǎn)電壓為+3V,即為輸出高電平1。
當(dāng)輸入I01為低時,Q9集電極和發(fā)射極未導(dǎo)通,Q9的發(fā)射極和基極無法形成回路,則Q10的集電極和發(fā)射極不能導(dǎo)通,輸出被R9拉到地端,即輸出低電平0;
輸入2為低時,則Q10的Ueb不可能大于0.7V,即Q10的發(fā)射極與集電極不能導(dǎo)通,輸出點(diǎn)電平被鉗位到地端,即低電平0。
對應(yīng)真值表如下:
非門可以簡單理解為將“1”轉(zhuǎn)化為“0”或?qū)ⅰ?”轉(zhuǎn)化為“1”的一個步驟,即
對應(yīng)真值表如下:
我們從其結(jié)果來看,異或門(XOR)就是建立在以上兩種門之上。
評論
查看更多