FPGA vs ASIC
FPGA vs ASIC 相同點 都設(shè)計使用硬件描述語言(HDL),如VHDL或Verilog。但A....
淺談Xillinx 和 altera的區(qū)別
1)xilinx的FPGA有宇航級,altera沒有,所以航天的軍品里面沒有altera的份額而xi....
FPGA學習-邊沿檢測技術(shù)
所謂邊沿檢測,就是檢測輸入信號即上升沿或者下降沿的檢測。 邊沿檢測的電路很好實現(xiàn):上一時刻為低電平,....
FPGA配置基本介紹
專用的配置引腳有:配置模式腳M2、M1、M0;配置時鐘CCLK;配置邏輯異步復(fù)位PROG,啟動控制D....
FPGA人工智能時代的引擎!
引言:這是FPGA最好的時代,也是芯片技術(shù)最好的時代。我們相信,芯片作為人類文明史上最重要的成就之一....
英特爾推新款可編程芯片,能否越位AMD?
與火熱的中央處理器(CPU)、圖形處理器(GPU)、專用集成電路(ASIC,如AI芯片)等芯片類型相....
FPGA與CPU、GPU、ASIC的區(qū)別,F(xiàn)PGA在云計算中的應(yīng)用方案
最近幾年,F(xiàn)PGA這個概念越來越多地出現(xiàn)。例如,比特幣挖礦,就有使用基于FPGA的礦機。還有,之前微....
FPGA數(shù)據(jù)配置模式解析
芯片設(shè)計工程師根據(jù)功能,完成RTL設(shè)計,添加各種約束,完成綜合、Place Route等一系列工作之....
FPGA基礎(chǔ)知識
FPGA 的基本結(jié)構(gòu) FPGA 可編程的特性決定了其實現(xiàn)數(shù)字邏輯的結(jié)構(gòu)不能像專用 ASIC 那樣通過....
?在配置FPGA器件時的常見問題及其解決方法
FPGA器件配置方式分三大類:主動配置、被動配置和JTAG配置。 主動配置:由FPGA器件引導(dǎo)配置操....
如何提高FPGA的工作頻率
如何提高電路工作頻率 ????對于設(shè)計者來說,我們當然希望我們設(shè)計的電路的工作頻率(在這里如無特別說....
SPI總線的特點、工作方式及常見錯誤解答
1.SPI總線簡介 SPI(serial peripheral interface,串行外圍設(shè)備接口....
FPGA的過去與將來
FPGA 自上世紀 80 年代進入市場以來,就與通用 CPU、ASIC 乃至 GPU 競爭共存。FP....
FPGA職業(yè)生涯的五個層次
FPGA職業(yè)生涯可以怎么劃分? 是很多剛?cè)腴T的FPGA新手們很陌生的一個話題。 職業(yè)生涯這個概念是西....
集成電路相關(guān)專業(yè)哪家強?
2022年6月18日,2022軟科中國大學專業(yè)排名正式發(fā)布。此次排名,共有990所高校的30242個....
FPGA拆解FPGA芯片,帶你深入了解其原理
現(xiàn)場可編程門陣列(FPGA)可以實現(xiàn)任意數(shù)字邏輯,從微處理器到視頻生成器或加密礦機,一應(yīng)俱全。FPG....
FPGA設(shè)計需注意的方方面面
不管你是一名邏輯設(shè)計師、硬件工程師或系統(tǒng)工程師,甚或擁有所有這些頭銜,只要你在任何一種高速和多協(xié)議的....
如果在FPGA設(shè)計中不允許latch中現(xiàn),又如何避免呢?
觸發(fā)器(flip-flop)是邊沿敏感的存儲單元,數(shù)據(jù)存儲的動作(狀態(tài)轉(zhuǎn)換)由某一信號的上升或者下降....
zynq和fpga區(qū)別快速認識Zynq開發(fā)
PL端和PS端一般通過AXI4總線通信,使用AXI4的PL模塊會有相應(yīng)c驅(qū)動文件,用于PL端模塊的控....
數(shù)學運算在FPGA中的實現(xiàn)方式
FPGA以擅長高速并行數(shù)據(jù)處理而聞名,從有線/無線通信到圖像處理中各種DSP算法,再到現(xiàn)今火爆的AI....
深入了解FPGA廠商并掌握FPGA編程語言
基于以上測試,我大膽預(yù)測是示波器的問題,也不能說是示波器的問題吧,估計是沒有這種的應(yīng)用場景。然后我有....
在FPGA中利用CORDIC算法IP核實現(xiàn)三角函數(shù)關(guān)系的轉(zhuǎn)換
在FPGA硬件實現(xiàn)CORDIC的邏輯其實是很簡單的,就是設(shè)置好輸入輸出的位寬,然后建立好對應(yīng)的精度表....
FPGA浮點數(shù)轉(zhuǎn)化為定點數(shù)方法
FPGA在常規(guī)運算時不能進行浮點運算,只能進行定點整型運算,在處理數(shù)據(jù)的小數(shù)乘加運算和除法運算時FP....
FPGA靜態(tài)時序分析詳解
靜態(tài)時序分析簡稱STA,它是一種窮盡的分析方法,它按照同步電路設(shè)計的要求,根據(jù)電路網(wǎng)表的拓撲結(jié)構(gòu),計....
VHDL和Verilog中數(shù)組定義、初始化、賦值方法
方法:實際應(yīng)用里,通常需要在上電復(fù)位過程中對變量進行初始化,如果數(shù)組個數(shù)少時,直接賦初始值即可,但是....
FPGA開發(fā)流程的物理含義和實現(xiàn)目標
從圖1 FPGA開發(fā)流程中的主干線上分離出第一步設(shè)計輸入橫向環(huán)節(jié),并做了進一步的細節(jié)的處理,如圖2,....
D觸發(fā)器實現(xiàn)的原理
上圖是用與非門實現(xiàn)的D觸發(fā)器的邏輯結(jié)構(gòu)圖,CP是時鐘信號輸入端,S和R分別是置位和清零信號,低有效;....
雙線性插值算法的講解
在雙線性插值中,我們現(xiàn)在找x0', y0'所在位置旁邊的四個點,再根據(jù)這四個點與....
移位寄存器的設(shè)計與實現(xiàn)
移位寄存器的功能和電路形式較多,按移位方向分有左移、右移、和雙向移位寄存器;按接收數(shù)據(jù)方式分為串行輸....