1、引 言
電子記帳控稅終端機屬于高度安全和可靠的產品,關系到信息安全和金融安全,長期使用國外的核心器件將給國家安全帶來嚴重隱患。擁有自主知識產權的嵌入式處理器、專用芯片及其嵌入式操作系統已成為振興我國電子行業的當務之急。
2、總體方案
本SoC芯片是面向電子記帳終端設備而設計的符合國家電子記帳終端設備標準的高性能嵌入式的系統芯片,其中以32位的SPARC V8架構的處理器為內核,集成了符合ISO7816標準的智能卡控制器和符合ISO7811/2標準的磁卡控制器接口等外圍設備。他的應用既降低了電子記帳終端設備的成本,又大大提高了系統的可靠性。
2.1 SoC的結構
本SoC芯片內部采用可裁減的總線式結構,選用ARM公司的AMBA總線作為SoC內部總線,總線上各個模塊采用統一的接口方式和總線連接,從而實現了模塊開發的標準化,降低了開發的工作量。本SoC芯片的結構如圖1所示。
本SoC采用“Harvard”結構,地址總線和數據總線分開,分別連接到獨立的“cache”控制器上。指令cache和數據cache均為直接映射cache,配置各為4 kB;各部分的功能簡述如下:
(1)32位整型數處理單元(Integer Unit,IU)支持SPARC V8指令集。IU的主要功能是執行整數運算、計算要訪問的存儲器的地址,另外他也支持指令計數器和控制指令的執行。
IU具有以下特點:
①5級單一指令流水;
②單獨的指令cache和數據cache;
③標準的8個寄存器窗口;
④硬件乘法、除法器;
⑤帶40位累加器的16×16位MAC;
(2)浮點運算單元(Floating Point Unit,FPU)提供遵循SPARC V8標準的全部浮點指令,其浮點數據的格式和浮點指令遵循ANSI/IEEE 754-1985標準,FPU連接在IU上。FPU有32個32 b的浮點寄存器。芯片使用標準的LD/ST指令在FPU和存儲器之間移動數據。存儲器地址由IU計算,浮點操作指令完成浮點算術運算。
內部的AMBA總線包括2種總線:AHB和APB。APB總線用來訪問片內外設的寄存器;AHB總線用作高速數據傳輸。AHB總線連接處理器cache控制器和其他的高速單元,IU是總線上惟一的主控單元。AHB總線從屬單元有:存儲器控制器、AHB/APB轉換橋等。AHB/APB轉換橋作為一個從屬設備連接在AHB總線上,是APB總線惟一的主控單元,處理器通過AHB/APB橋訪問大部分片內外設。
(3)SoC的片上外設
智能卡控制器(Smartcard controller):符合ISO7816標準;
磁條卡控制(magnetic stripe card Controller):符合ISO7811/2標準;
通用輸入輸出接口(GPIO):共80個GPIO端口;
通用異步串口(UART):一個16550UART和3個普通UART;
中斷控制器(Interrupt Controller):支持16個一級中斷源,32個二級中斷源;
定時器(Timer):5個24位的通用目的定時器;
看門狗(Watch Dog):24位看門狗定時器;
實時時鐘(RTC):計算秒、分、小時、天、月、年,具有潤月補償功能,計時可至2100年,通過后備電源使實時時鐘工作在低功率模式;
PS/2控制器(PS/2 I/F):符合PS/2標準,支持第一套和第二套掃描碼集;
I2C控制器(I2C I/F):兼容Phillips公司的I2C標準;
SPI控制器(SPI I/F):兼容SPI和Microwire/Plus兩個企業標準。
2.2 SoC芯片的設計要點
在SoC的體系架構、邏輯設計和電路設計中采用正向設計方法;
建立深亞微米自頂向下設計流程,實現硬/軟件協同仿真、設計、驗證技術,建立芯片正向設計平臺;
低功耗設計技術,包括對RTC及SRAM的低功耗優化設計;
采用深亞微米(0.18μm)必須解決的設計問題,包括。EMI,CrOSS talk,天線效應和熱電子效應等;
采用現代SoC設計技術,實現片上外設包括IC卡、磁卡、I2C、SPI、PS/2等功能接口的高度集成設計和測試;
高可靠、實時多任務處理平臺技術,支持嵌入式操作系統及其任務調度管理;
支持ANSIC的標準應用,實現底層驅動軟件的模塊化、標準化設計。
同時,針對以上技術挑戰必須實現如下技術創新:
該項目為自主知識產權的內嵌32位RISC處理器以及大量功能接口模塊的SoC設計,突破嵌入式SoC的高度集成、高可靠、低功耗、實時多任務處理等關鍵技術;
建立自頂向下的深亞微米設計流程,實現硬、軟件協同設計、仿真、綜合、驗證技術;采用大容量FPGA和嵌入式操作系的統功能驗證平臺;應用樣機對SoC進行全面驗證,確保了該項目的技術路線實施及產品的實際應用;
支持多任務實時嵌入式操作系統。
3、功能驗證
在集成電路的設計過程中,需要進行大量的驗證工作,SoC功能驗證采用專門的開發軟件把設計模型轉換成相應的配置文件,下載到硬件平臺的FPGA或CPLD芯片中,在實際的應用系統中來驗證SoC功能的正確性。
在對本SoC進行硬件平臺驗證過程中,采用的FPGA綜合工具是Synplicity公司的Synplify Pro 7.7,FPGA布線工具選用的是Xilinx公司的ISE 5.0,硬件平臺的核心FPGA芯片選用的是Xilinx公司的Virtex II系列的XC2V2000。驗證流程如圖2所示。
3.1 驗證平臺的設計
本SoC芯片內部采用AMBA總線,內嵌32 b整數處理單元,優化的32/64 b浮點數處理單元,并且內嵌了大量的外設,主要包括:80位GPIO口、4路UART控制器、5個24 b定時器、看門狗、.PS/2控制器、I2C總線控制器、SPI總線控制器、1個三磁道磁卡控制器,3個智能卡控制器等。為了完整地測試本SoC的所有功能,硬件測試平臺如圖3所示,包含下列基本組成部分:
FPGA芯片;配置PROM;程序BPROM;SRAM;串口轉換芯片;I2C總線設備;SPI總線設備;磁卡讀卡器接口;智能卡及卡座;GPIO測試點;PS/2設備;系統時鐘發生設備;上電復位電路;電源。
3.2 FPGA平臺驗證結果
將由SoC的RTL模型產生的FPGA下載文件(*.bit文件)下載到FPGA中,在Unix環境下,用SPARC-GCC編譯器編譯測試程序(標準C程序),然后觀察程序運行結果,就可以驗證整個SoC系統或某一模塊功能的正確性。
下面以獲取智能卡復位應答(Answer To Reset,ATR)字節為例,闡述此過程。
事先知道待測智能卡的ATR字節為:3b,7a,18,0,0,21,8,11,12,13,14,15,16,17,18。
測試結果為:
Smartcard controller testing…
3b,7a,18,0,0,21,8,11,12,13,14,15,16,17,18
以上結果說明,智能卡控制器可以接收到卡的復位應答字節,SoC的此功能正確。采用同樣的方法及過程可以驗證其他功能的正確性。
4、結 語
該SoC芯片如今已經成功應用到了多種電子記帳終端設備中,為國內外的電子記帳終端設備制造商們提供了一種高性價比的選擇,為“中國芯”家族又增添了一位新成員。所以,可以認為該SoC芯片的設計還是非常成功的。
設計中存在的主要問題就是內置的RAM空間還不夠大,對于高端的電子記帳終端設備,必須外擴一定容量的RAM存儲器,希望在下一款同類芯片設計中加以改進。
責任編輯:gt
-
處理器
+關注
關注
68文章
19404瀏覽量
230840 -
嵌入式
+關注
關注
5090文章
19176瀏覽量
306982 -
總線
+關注
關注
10文章
2900瀏覽量
88295
發布評論請先 登錄
相關推薦
評論