色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

解決FPGA一個解復用和時鐘域轉換問題

DIri_ALIFPGA ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2018-04-08 08:46 ? 次閱讀


我知道,我對與電子有關的所有事情都很著迷,但不論從哪個角度看,今天的現(xiàn)場可編程門陣列(FPGA),都顯得“鶴立雞群”,真是非常棒的器件。如果在這個智能時代,在這個領域,想擁有一技之長的你還沒有關注FPGA,那么世界將拋棄你,時代將拋棄你。本公眾號作者ALIFPGA,多年FPGA開發(fā)經(jīng)驗,所有文章皆為多年學習和工作經(jīng)驗之總結。


Stratix IV GX內嵌SERDES結構如圖所示

通道對齊(Channel Aligner)和速率匹配(Rate Matcher)。

Channel Aligner和Rate Matcher根據(jù)各種接口標準的物理編碼子層(PCS,Phsical Coding Sub-layer)規(guī)定,將數(shù)據(jù)的所有通道對齊,并適配數(shù)據(jù)速率,同步編碼狀態(tài)機。常用的接口標準有GE、10GE和XAUI等,這部分電路結構示意圖所示。

8B/10B解碼。

8B/10B解碼器在這里完成8B/10B解碼的功能,將10bit數(shù)據(jù)轉換為8bit源數(shù)據(jù)。

收端到邏輯資源的接口。

SERDES恢復出的數(shù)據(jù)進入FPGA有一個解復用和時鐘域轉換的問題,Stratix GX包含了專用電路可以完成8/10bit數(shù)據(jù)到8/10/20bit數(shù)據(jù)的Mux/Demux,另外SERDES收端到FPGA內部通用邏輯資源之間還有FIFO可以完成數(shù)據(jù)接口同步,其電路結構如圖所示。

發(fā)送方向的結構相對簡單多,只要按照收端數(shù)據(jù)流向反向追溯,就非常容易理解發(fā)端主要模塊的功能與結構,發(fā)端主要包含以下功能模塊。

(1)FPGA邏輯資料SERDES發(fā)端的接口電路。

從FPGA邏輯資源到發(fā)端內嵌8字節(jié)深的FIFO用以完成數(shù)據(jù)接口的同步,另外還有Mux/Demux電路,其結構與收端到FPGA邏輯資源接口電路相似。

(2)8B/10B編碼。

將8bit源數(shù)據(jù)編碼為10bit數(shù)據(jù),減少連”0”或連”1”串。

(3)發(fā)端PLL。

發(fā)端PLL參數(shù)如圖所示。

(4)并串轉換電路(Serializer)。

其并串轉換的順序是低位(LSB)先出。

(5)輸出緩沖。

其支持的I/O標準和可編程匹配阻抗特性與收端緩沖性能相似。值得一提的是,其Vod電壓動態(tài)可編程范圍為400Mv~1600mV,而且新器件的預加重范圍提升為0%~140%(Vod為800mV條件下)。

值得強調的是,Altera Stratix GX的SERDES模塊的可測試性非常好,提供豐富的環(huán)回模式,便于用戶上板調試。Stratix GX的SERDES支持以下測試模式。

信道環(huán)回(Channel loopback):包括串行環(huán)回(Serial loopback)、反向鏈路串行環(huán)回(Reverse serial loopback )、并信環(huán)回(Parallerl loopback)和方向鏈路并行環(huán)回((Reverse parallel loopback)4種模式。

BIST(Built-In Self Test,內嵌式自測)產生與校驗(BIST generator &verifier):包括BIST 8B并行環(huán)回、BIST并行環(huán)回和BIST串行環(huán)回3種模式。

PRBS產生與校驗(BIST generator& verifier):包括PRBS并行環(huán)回和PRBS串行環(huán)回兩種模


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21796

    瀏覽量

    605225
  • 解碼器
    +關注

    關注

    9

    文章

    1147

    瀏覽量

    40874

原文標題:Stratix IV GX內嵌的SERDES(二)

文章出處:【微信號:ALIFPGA,微信公眾號:FPGA極客空間】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    FPGA設計中解決跨時鐘的三大方案

    時鐘處理是FPGA設計中經(jīng)常遇到的問題,而如何處理好跨時鐘間的數(shù)據(jù),可以說是每個FPGA
    的頭像 發(fā)表于 11-21 11:13 ?3924次閱讀
    <b class='flag-5'>FPGA</b>設計中解決跨<b class='flag-5'>時鐘</b><b class='flag-5'>域</b>的三大方案

    FPGA設計中有多個時鐘時如何處理?

    FPGA設計中有多個時鐘時如何處理?跨時鐘的基本設計方法是:(1)對于單個信號,使用雙D觸發(fā)器在不同
    發(fā)表于 02-24 15:47

    FPGA設計實例】FPGA跨越多時鐘

    跨越時鐘FPGA設計中可以使用多個時鐘。每個時鐘形成
    發(fā)表于 03-19 15:16

    同步從時鐘到另一個時鐘的多位信號怎么實現(xiàn)?

    你好,我在Viv 2016.4上使用AC701板。我需要同步從時鐘到另一個時鐘
    發(fā)表于 08-17 07:48

    FPGA界最常用也最實用的3種跨時鐘處理的方法

    時鐘處理是FPGA設計中經(jīng)常遇到的問題,而如何處理好跨時鐘間的數(shù)據(jù),可以說是每個FPGA
    發(fā)表于 11-15 20:08 ?1.4w次閱讀

    實時仿真系統(tǒng)信號復用/復用算法

    硬件在回路實時仿真是研究復雜機電系統(tǒng)過程中的重要環(huán)節(jié),由于仿真通道數(shù)量有限,不能滿足復雜機電系統(tǒng)大量信號的同步仿真需求。提出種信號復用
    發(fā)表于 02-04 10:12 ?0次下載
    實時仿真系統(tǒng)信號<b class='flag-5'>復用</b>/<b class='flag-5'>解</b><b class='flag-5'>復用</b>算法

    如何利用FPGA設計時鐘的同步策略?

    基于FPGA的數(shù)字系統(tǒng)設計中大都推薦采用同步時序的設計,也就是單時鐘系統(tǒng)。但是實際的工程中,純粹單時鐘系統(tǒng)設計的情況很少,特別是設計模塊與外圍芯片的通信中,跨時鐘
    的頭像 發(fā)表于 09-01 08:29 ?5580次閱讀
    如何利用<b class='flag-5'>FPGA</b>設計<b class='flag-5'>一</b><b class='flag-5'>個</b>跨<b class='flag-5'>時鐘</b><b class='flag-5'>域</b>的同步策略?

    關于FPGA中跨時鐘的問題分析

    時鐘問題(CDC,Clock Domain Crossing )是多時鐘設計中的常見現(xiàn)象。在FPGA領域,互動的異步時鐘
    發(fā)表于 08-19 14:52 ?3395次閱讀

    揭秘FPGA時鐘處理的三大方法

    時鐘處理是 FPGA 設計中經(jīng)常遇到的問題,而如何處理好跨時鐘間的數(shù)據(jù),可以說是每個 FPGA
    的頭像 發(fā)表于 12-05 16:41 ?1687次閱讀

    如何將種異步時鐘轉換成同步時鐘

     本發(fā)明提供了種將異步時鐘轉換成同步時鐘的方法,直接使用同步
    發(fā)表于 12-21 17:10 ?5次下載
    如何將<b class='flag-5'>一</b>種異步<b class='flag-5'>時鐘</b><b class='flag-5'>域</b><b class='flag-5'>轉換</b>成同步<b class='flag-5'>時鐘</b><b class='flag-5'>域</b>

    FPGA中多時鐘和異步信號處理的問題

    有趣的現(xiàn)象,眾多數(shù)字設計特別是與FPGA設計相關的教科書都特別強調整個設計最好采用唯時鐘
    的頭像 發(fā)表于 09-23 16:39 ?3101次閱讀

    FPGA時鐘處理方法()

    時鐘FPGA設計中最容易出錯的設計模塊,而且旦跨時鐘出現(xiàn)問題,定位排查會非常困難,因為
    的頭像 發(fā)表于 05-25 15:06 ?2057次閱讀
    <b class='flag-5'>FPGA</b>跨<b class='flag-5'>時鐘</b><b class='flag-5'>域</b>處理方法(<b class='flag-5'>一</b>)

    FPGA多bit跨時鐘之格雷碼()

    FPGA多bit跨時鐘適合將計數(shù)器信號轉換為格雷碼。
    的頭像 發(fā)表于 05-25 15:21 ?2858次閱讀
    <b class='flag-5'>FPGA</b>多bit跨<b class='flag-5'>時鐘</b><b class='flag-5'>域</b>之格雷碼(<b class='flag-5'>一</b>)

    關于FPGA設計中多時鐘和異步信號處理有關的問題

    有趣的現(xiàn)象,眾多數(shù)字設計特別是與FPGA設計相關的教科書都特別強調整個設計最好采用唯時鐘
    的頭像 發(fā)表于 08-23 16:10 ?651次閱讀

    fpga時鐘通信時,慢時鐘如何讀取快時鐘發(fā)送過來的數(shù)據(jù)?

    fpga時鐘通信時,慢時鐘如何讀取快時鐘發(fā)送過來的數(shù)據(jù)? 在FPGA設計中,通常需要跨
    的頭像 發(fā)表于 10-18 15:23 ?1126次閱讀
    主站蜘蛛池模板: 丰满的女朋友 在线播放 | 伊人久久青草青青综合 | 亚洲AV久久无码精品九九软件 | 涩涩爱涩涩片影院 | 亚洲日韩欧美国产中文在线 | 成年人免费观看视频网站 | 国产精品久久久久久久久久免费 | 美女pk精子2小游戏 美女MM131爽爽爽 | 99久免费精品视频在线观看2 | 久久热这里只有 精品 | 中文字幕在线免费观看视频 | 伊人角狠狠狠狠 | 99riav9 精品香蕉免费大视频 | 国产九九九九九九九A片 | 色爱区综合激情五月综合激情 | 一本久道视频无线视频 | 99re6久久在热线视频 | 色多多涩涩屋下载软件 | 国产在线观看免费观看不卡 | 你的欲梦裸身在线播放 | 秋霞鲁丝片Av无码 | 人妖欧美一区二区三区四区 | 亚洲 欧美 国产 综合 播放 | 美女胸被男子强捏视频 | 麻豆免费观看高清完整视频 | 国产 精品 亚洲 欧美 高清 | 久草在线在线精品观看99 | 国内精品偷拍在线观看 | 免费国产足恋网站 | 把极品白丝班长啪到腿软 | 久久橹| 亚洲国产精品特色大片观看 | 88福利视频| 久久aa毛片免费播放嗯啊 | 两个人的视频hd全免费 | 久久国产欧美日韩精品免费 | FREESEXVIDEO 性老少配 | 欲香欲色天天综合和网 | 俄罗斯videosbest8 | 祺鑫WRITEAS流出来了 | 超碰免费视频caopoom9 |