色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于Xilinx K7-410T的高速DAC之AD9129開發筆記(二)

FPGA技術實戰 ? 來源:FPGA技術實戰 ? 2024-01-14 09:28 ? 次閱讀

引言:上一篇文章我們簡單介紹了AD9129的基礎知識,包括芯片的重要特性,外部接口相關的信號特性等。本篇我們重點介紹下項目中FPGA與AD9129互聯的原理圖設計,包括LVDS IO接口設計、時鐘電路以、供電設計以及PCB設計

LVDS數據接口設計

當AD9129作為FPGA外設進行互聯設計時,需要考慮AD9129芯片IO接口電平,DAC芯片與K7芯片互聯的IO Bank。

AD9129與FPGA互聯接口特性如下表所示。

表1 AD9129接口特性

c6c9b696-b270-11ee-8b88-92fbcf53809c.png

根據FPGA其他外設整體布局規劃,DAC分配至FPGA Bank12和Bank13上,如下圖所示。

c6efd3c6-b270-11ee-8b88-92fbcf53809c.png

圖1:FPGA IO Bank規劃

由于Bank12和Bank13為HR IO Bank,FPGA LVDS接口電平標準為LVDS_25,特性如下圖所示,因此這兩個Bank VCCO采用2.5V供電。

表2 LVDS_25 DC特性

c703e9e2-b270-11ee-8b88-92fbcf53809c.png

DAC LVDS數據及控制接口設計如下圖所示。

c721ba1c-b270-11ee-8b88-92fbcf53809c.png

圖2:FPGA與AD9129 LVDS IO分配電路

c73e65a4-b270-11ee-8b88-92fbcf53809c.png

圖3:AD9129外圍電路設計

另外,考慮到DAC控制接口電平為LVCMOS18電平標準,當DAC控制接口與FPGA 2.5V VCCO IO互聯時,需要使用電平轉換芯片,以滿足IO Bank電氣兼容要求。詳細原理圖設計如下圖。

c7607978-b270-11ee-8b88-92fbcf53809c.png

c76ead4a-b270-11ee-8b88-92fbcf53809c.png

圖4:FPGA IO Bank供電 DAC SPI電平轉換電路

2.時鐘電路設計

手冊推薦的典型時鐘供電電路如下圖所示。

c7804a32-b270-11ee-8b88-92fbcf53809c.png


圖5:AD9129典型時鐘電路

DACCLK_x輸入的峰峰值電壓為0.25~2V,典型值為1V,共模電壓為1.25V。DACCLK_x輸入時鐘頻率范圍為1.4G~2.85GHz。

本設計選用ADI ADF4355為AD9129提供時鐘,原理圖如下圖。

c7957ab0-b270-11ee-8b88-92fbcf53809c.png

圖6:時鐘電路設計

3.電源設計AD9129電源分為模擬電源和數字電源,整個芯片最大功耗在1.1W左右,最大功耗工作時,需要考慮芯片散熱問題。

模擬電源VSSA=-1.5V,Imax=54mA;

模擬電源VDDA=1.8V,Imax=230mA;

數字電源VDD=1.8V,Imax=336mA。

c7b6b5f4-b270-11ee-8b88-92fbcf53809c.png

圖7:AD9129供電電路

c7d2c1f4-b270-11ee-8b88-92fbcf53809c.png

圖8:AD9129濾波電路

4. AD9129 PCB設計

電路板采用12層PCB設計,層疊設計如下圖所示。

c7e56f16-b270-11ee-8b88-92fbcf53809c.png

圖9:PCB層疊設計

AD9129電路設計完成的PCB版圖如下圖所示。

c7fe941e-b270-11ee-8b88-92fbcf53809c.png

圖10:AD9129 PCB設計(圖中綠色范圍內)

5. 小結

本篇我們重點介紹了FPGA與AD9129互聯的原理圖設計,包括LVDS IO接口設計、時鐘電路以、供電設計以及PCB設計。下一篇再對AD9129接口SPI接。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1629

    文章

    21744

    瀏覽量

    603608
  • Xilinx
    +關注

    關注

    71

    文章

    2167

    瀏覽量

    121495
  • dac
    dac
    +關注

    關注

    43

    文章

    2296

    瀏覽量

    191108

原文標題:基于Xilinx K7-410T的高速DAC之AD9129開發筆記(二)

文章出處:【微信號:FPGA技術實戰,微信公眾號:FPGA技術實戰】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    ADI發布兩款RF(射頻)DAC AD9129和AD9119

    Analog Devices, Inc. 全球領先的高性能信號處理技術解決方案供應商及數據轉換器市場份額領先者,最近發布了兩款RF(射頻)DAC AD9129和AD9119
    發表于 10-30 10:51 ?2923次閱讀

    XC7K410T-FFG900外設DDR3硬件設計方案分享

    在數據速率帶寬約束方面,DDR3運行速度受限于其與K7-410T FPGA互聯的I/O Bank 管腳以及FPGA器件的速度等級。
    的頭像 發表于 04-12 10:03 ?2688次閱讀
    XC<b class='flag-5'>7K410T</b>-FFG900外設<b class='flag-5'>之</b>DDR3硬件設計方案分享

    求助,關于AD9129的相關問題求解

    DAC輸出); 3.輸出功率:-5dBm~0dBm。 我的疑問如下: 1.每片AD9129的輸出通道的隔離度、雜散抑制、輸出功率分別怎么測試,是否有具體的測試步驟? 2.AD9129的輸出通道
    發表于 05-31 08:17

    Modbus庫開發筆記十一:關于Modbus協議棧開發的說明

    們不就使用的最終結果負責。當然如果發現任何的不足,我們非常并歡迎大家將發現的問題告知我們,以便我們持續的改進。本系列的全部分裝如下:Modbus庫開發筆記之一:實現功能的基本設計https
    發表于 08-27 20:32

    AD9129偶發性底噪過高,請問怎么解決?

    你好,我在使用AD9129中發現,AD9129輸出會出現偶發性底噪過高,原因不明,出現幾率大約1/10,即對AD9129按照芯片手冊推薦的初始化序列進行配置后,有幾率會出現底噪過高,主信號還是有的
    發表于 08-13 09:28

    壇友經驗分享STM32的USB程序開發筆記

    基于STM32的USB程序開發筆記(一)基于STM32的USB程序開發筆記)基于STM32的USB程序開發筆記(三)基于STM32的USB程序
    發表于 09-04 17:42

    AD9129偶發性底噪過高怎么解決?

    你好,我在使用AD9129中發現,AD9129輸出會出現偶發性底噪過高,原因不明,出現幾率大約1/10,即對AD9129按照芯片手冊推薦的初始化序列進行配置后,有幾率會出現底噪過高,主信號還是有的
    發表于 12-12 08:33

    AD9129/AD9144輸出基帶信號帶寬最大能達到多少?

    AD9129,AD9144,輸出基帶信號帶寬最大能達到多少?我需要1GHz的瞬時帶寬
    發表于 12-20 08:01

    AN-1296:AD9129 電源優化

    AN-1296:AD9129 電源優化
    發表于 03-19 11:04 ?0次下載
    AN-1296:<b class='flag-5'>AD9129</b> 電源優化

    AD9119/AD9129:11/14位、5.7GSPS、RF數模轉換器

    AD9119/AD9129:11/14位、5.7GSPS、RF數模轉換器
    發表于 03-19 11:59 ?7次下載
    AD9119/<b class='flag-5'>AD9129</b>:11/14位、5.7GSPS、RF數模轉換器

    AD9129評估板文檔

    AD9129評估板文檔
    發表于 05-15 16:46 ?3次下載
    <b class='flag-5'>AD9129</b>評估板文檔

    AD9129評估板、DAC-FMC插入器和Xilinx ML-605參考設計

    AD9129評估板、DAC-FMC插入器和Xilinx ML-605參考設計
    發表于 05-19 19:10 ?11次下載
    <b class='flag-5'>AD9129</b>評估板、<b class='flag-5'>DAC</b>-FMC插入器和<b class='flag-5'>Xilinx</b> ML-605參考設計

    AD9129 IBIS型號

    AD9129 IBIS型號
    發表于 06-10 17:55 ?5次下載
    <b class='flag-5'>AD9129</b> IBIS型號

    基于Xilinx K7-410T高速DACAD9129開發筆記

    引言:從本文開始,我們介紹下項目中設計的并行LVDS高速DAC接口設計,包括DAC與FPGA硬件接口設計、軟件設計等。項目設計高速DAC采用
    的頭像 發表于 06-07 10:24 ?1103次閱讀
    基于<b class='flag-5'>Xilinx</b> <b class='flag-5'>K7-410T</b>的<b class='flag-5'>高速</b><b class='flag-5'>DAC</b><b class='flag-5'>之</b><b class='flag-5'>AD9129</b><b class='flag-5'>開發筆記</b>

    基于Xilinx K7-410T高速DACAD9129開發筆記(一)

    本文開始,我們介紹下項目中設計的并行LVDS高速DAC接口設計,包括DAC與FPGA硬件接口設計、軟件設計等。
    發表于 06-07 10:25 ?759次閱讀
    基于<b class='flag-5'>Xilinx</b> <b class='flag-5'>K7-410T</b>的<b class='flag-5'>高速</b><b class='flag-5'>DAC</b><b class='flag-5'>之</b><b class='flag-5'>AD9129</b><b class='flag-5'>開發筆記</b>(一)
    主站蜘蛛池模板: 一级毛片全部免| 亚欧免费观看在线观看更新| 色怕怕| 99久久国产综合精品网成人影院| 好吊射视频988gaocom| 婷婷色色狠狠爱| 床上色APP下载免费版| 青草久久影院| 八妻子秋霞理在线播放| 免费观看高清黄页网址大全| 在线a亚洲视频| 久久热在线视频精品店| 艳鉧动漫片1~6全集在线| 精品无码久久久久久国产百度| 亚洲欧美日韩国产精品26u| 国模孕妇模特季玥之粉红| 亚洲欧美日韩高清专区| 久久精品亚洲国产AV涩情| 最近日本字幕免费高清| 美女裸露100%奶头视频| 99热在线观看精品| 日本久久黄色| 国产AV精品无码免费看| 午夜无码国产理论在线| 国产一区二区波多野结衣| 亚洲人成伊人成综合网久久久| 久久精品电影久久电影大全| 2022国产91精品久久久久久| 欧美乱码伦视频免费66网| 俄罗斯人与动ZOZ0| 亚洲不卡视频| 恋夜直播午夜秀场最新| SM双性精跪趴灌憋尿调教H| 色综合欧美色综合七久久| 国产午夜伦伦伦午夜伦| 伊人大香线蕉精品在线播放| 美女坐脸vk| 国产极品美女视频福利| 亚洲精品久久久久69影院 | 99在线观看视频| 视频成人永久免费看|