色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

解析高速ADC和DAC與FPGA的配合使用

FPGA設計論壇 ? 來源:未知 ? 2023-07-13 12:00 ? 次閱讀

點擊上方藍字關注我們

92064f80-2131-11ee-962d-dac502259ad0.png921add4c-2131-11ee-962d-dac502259ad0.png

許多數字處理系統都會使用FPGA,原因是FPGA有大量的專用DSP以及block RAM資源,可以用于實現并行和流水線算法。因此,通常情況下,FPGA都要和高性能的ADCDAC進行接口,比如e2v EV10AQ190低功耗四通道10-bit 1.25 Gsps ADC和EV12DS130A內建4/2:1 MUX的低功耗12-bit 3 Gsps DAC。通常情況下,這些轉換器的采樣率都達到了GHz的級別。對工程師團隊來說,除了混合信號電路板布局之外,理解和使用這些高性能的設備也是一個挑戰。

這些e2v數據轉換器具有帶寬寬、性能好的特點—數據手冊上通常稱為模擬全功率帶寬—即使是在高奈奎斯特區。(這種能力是不多見的。)正是因為有著優異的轉換性能,才可以使用直接上轉換和下轉換,這樣可以減少部件數量、降低功耗以及節省成本。

在高頻時,奈奎斯特采樣率(每個周期兩次采樣)是無法維持的。一個例子就是使用一個2.5GHz采樣率的ADC去采樣一個3GHz全功率帶寬的模擬輸入。根據奈奎斯特準則,高于1.25GHz的信號將會被混疊回奈奎斯特區,這些混疊圖像是基礎信號的諧波分量,因此和非混疊信號一樣,包含了同樣的信息

相反的,如果你在使用DAC,進行直接轉換時,你需要確定在上奈奎斯特區你想要使用的諧波。然而,對于DAC,在更高的頻率下,你需要對DAC的衰減進行SINC補償。因此,很常見的是通過仔細選擇輸入組件、阻抗平衡器、交流耦合電容以及通過設計前端模擬預濾波器等等去優化一個ADC或者DAC,使其能在一個奈奎斯特區中工作。

92326f52-2131-11ee-962d-dac502259ad0.jpg
奈奎斯特區和混疊,1、3和4區中顯示的是2區一個信號的鏡像,基礎信號(Fa)和諧波或者諧波含量的鏡像

可以使用下面的算法來確定諧波或者諧波含量合成頻率位置:

Fharm=N ×Ffund

IF (Fharm=Odd Nyquist Zone)

Floc=Fharm Mod Ffund

Else

Floc=Ffund-(Fharm Mod Ffund)

End

這里N是感興趣的諧波的整數。

例如,采樣率為2500MHz,基礎頻率是1807MHz,將會在奈奎斯特區有一個693MHz的諧波分量。

前面對頻譜做了一些解釋,另一個重要因素是這些設備和FPGA采用什么方式連接。許多高性能的數據轉換器使用一個工作在較低數據速率的多路復用器來實現轉換器的采樣率-一般都是下圖所示的使用FS/4或者FS/2,圖中顯示的是轉換器的數據流在4條并行的10-bit總線(A, B, C, and D)上的分布:

92599adc-2131-11ee-962d-dac502259ad0.jpg

轉換器的數據流在4條并行的10-bit總線(A, B, C, and D)上的分布

通常情況下,這些數字接口采用的是并行LVDS總線,這樣它們會占用許多的FPGA I/O管腳,但是,并行接口的延遲,并且由于它們使用差分信號傳遞方式,也可以降低輻射噪聲,這在高性能系統中是非常重要的。

收到FPGA發出的4個數據流,你可能想知道在FPGA內部是如何處理數據的,在許多應用中,包括通信處理器和射電天文,都使用的一個常用的方法是使用組合或者分離的FFT結構,如下面兩個圖所示:

927a2bda-2131-11ee-962d-dac502259ad0.jpg

使用4個128點的FFT流水線,加上旋轉因子和1個并行4點FFT,組合成512點的FFT

92a2dc1a-2131-11ee-962d-dac502259ad0.jpg

分離512點FFT,與組合FFT相反。與組合FFT不同的是,在前兩個階段,對高速輸入有一個重組的操作

因為這些真實的數據樣本,你將需要尋找一個優化的方法以便于在FFT結構中對這些數據進行處理,高效的、大FFT的實現是一個復雜的研究領域,但是在FFT之前,許多應用使用加權疊接相加(WOLA)結構來改善頻譜泄漏。下面兩個圖顯示了使用一個矩形窗口的普通FFT和使用WOLA的FFT的行為對比:

92c458fe-2131-11ee-962d-dac502259ad0.jpg

使用普通FFT矩形窗口的相鄰信道

92e89fc0-2131-11ee-962d-dac502259ad0.jpg

使用WOLA方法的相鄰信道,顯示了更少的頻譜泄漏

然后,根據應用的需求,對這些合成的FFT數據進行后處理。

930daa9a-2131-11ee-962d-dac502259ad0.png

有你想看的精彩 至芯科技-FPGA就業培訓來襲!你的選擇開啟你的高薪之路!7月12號北京中心開課、歡迎咨詢! FPGA芯片編程器燒錄器里的應用 FPGA管腳調整的注意事項

9325ee8e-2131-11ee-962d-dac502259ad0.jpg

掃碼加微信邀請您加入FPGA學習交流群

934c3a8a-2131-11ee-962d-dac502259ad0.jpg935fcd48-2131-11ee-962d-dac502259ad0.png

歡迎加入至芯科技FPGA微信學習交流群,這里有一群優秀的FPGA工程師、學生、老師、這里FPGA技術交流學習氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點個在看你最好看


原文標題:解析高速ADC和DAC與FPGA的配合使用

文章出處:【微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21762

    瀏覽量

    604453

原文標題:解析高速ADC和DAC與FPGA的配合使用

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    高速ADCDAC與處理器之間是怎么通信的呢?

    一般低速的ADCDAC通過串行通信接口,比如SPI與處理器/DSP通信,但高速ADCDAC與處理器之間是怎么通信的呢
    發表于 01-10 08:30

    SPEA—ADCDAC測試簡介

    如今,有大量應用都依賴于數模轉換器(DAC)和模數轉換器(ADC)。它們在信號處理中非常重要,因為它們構建了數字系統和模擬系統之間的橋梁。通過使數字電路能夠與模擬組件交互,ADCDAC
    的頭像 發表于 12-31 17:21 ?279次閱讀
    SPEA—<b class='flag-5'>ADC</b>與<b class='flag-5'>DAC</b>測試簡介

    DAC5682zEVM是否可以直接通過ADC-HSMC板卡與ALTERA的FPGA開發相連?

    DAC5682zEVM是否可以直接通過TI的ADC-HSMC板卡與ALTERA的FPGA開發相連(FPGA板HSMC接口與電壓都匹配條件下),能否提供控制程序或者邏輯
    發表于 12-31 06:03

    如何設計ADCDAC的基準源,以及基準源如何影響ADCDAC那些性能?

    如何設計ADCDAC的基準源,以及基準源如何影響ADCDAC那些性能?有沒有相關的資料參考?
    發表于 12-17 06:27

    如何根據ADCDAC的PSRR值,來確定ADCDAC供電的電源的紋波和噪聲?

    如何根據ADCDAC的PSRR值,來確定ADCDAC供電的電源紋波和噪聲?
    發表于 12-17 06:20

    本人研一,做DFB激光穩頻,目前只差FPGA ADC DAC做一個反饋系統

    我目前要做的是DFB激光器的穩頻。目前差一個數字電路的穩頻系統,我打算用FPGA來實現。要求:一個ADC(內置或者外接的模塊)八通道以上,來采集8路電壓信號,通過主控處理,再由2路輸出的DAC來控制
    發表于 12-01 21:48

    DAC80501與內部基準和3.3V電源配合使用,無法更新DAC輸出是哪里出錯了?

    我正在將 DAC80501 與內部基準和 3.3V 電源配合使用,I2C 通信正常,但無法更新 DAC 輸出。什么地方出錯了?
    發表于 11-26 06:32

    DAC8740H配合DAC8750使用,連續工作幾分鐘后DAC8740損壞,怎么回事?

    求大神指導,DAC8740H配合DAC8750使用,剛開始hart功能正常,連續工作幾分鐘后,DAC8740損壞,電源和地之間的電阻由K歐級別降為1.2歐姆左右,不明就里
    發表于 11-13 06:33

    時鐘雜散對高速DAC性能的影響

    電子發燒友網站提供《時鐘雜散對高速DAC性能的影響.pdf》資料免費下載
    發表于 10-17 11:10 ?0次下載
    時鐘雜散對<b class='flag-5'>高速</b><b class='flag-5'>DAC</b>性能的影響

    時鐘噪聲對高速DAC性能的影響

    電子發燒友網站提供《時鐘噪聲對高速DAC性能的影響.pdf》資料免費下載
    發表于 10-17 09:27 ?0次下載
    時鐘噪聲對<b class='flag-5'>高速</b><b class='flag-5'>DAC</b>性能的影響

    高速ADCFPGA的LVDS數據接口中避免時序誤差的設計考慮

    電子發燒友網站提供《高速ADCFPGA的LVDS數據接口中避免時序誤差的設計考慮.pdf》資料免費下載
    發表于 10-15 09:50 ?5次下載
    <b class='flag-5'>高速</b><b class='flag-5'>ADC</b>與<b class='flag-5'>FPGA</b>的LVDS數據接口中避免時序誤差的設計考慮

    labview如何測ADC輸入到DAC輸出的延時

    ADCDAC用的是MIO的SCB-68A,從ADC采集數據,經過上位機處理后把數據發放到DAC輸出,想測量從ADC采集到
    發表于 08-12 16:15

    FPGA高速收發器的來源

    本文主要講解的是FPGA高速收發器的來源,著重從三個方面解析,可能部分理解會存在有錯誤,想要不一致的可以來評論區交流哦。
    的頭像 發表于 07-18 11:13 ?531次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>高速</b>收發器的來源

    FPGA高速接口應用注意事項

    長期穩定運行的關鍵。 FPGA的電源管理需要確保在高速開關時電源噪聲不會對數據傳輸造成影響。 在PCB設計中,FPGA高速DAC的電源接法
    發表于 05-27 16:02

    如何使用FPGA驅動并行ADC和并行DAC芯片?

    ADCDACFPGA與外部信號的接口,從數據接口類型的角度劃分,有低速的串行接口和高速的并行接口。
    的頭像 發表于 02-22 16:15 ?3925次閱讀
    如何使用<b class='flag-5'>FPGA</b>驅動并行<b class='flag-5'>ADC</b>和并行<b class='flag-5'>DAC</b>芯片?
    主站蜘蛛池模板: 超碰97免费人妻| 国产乱码卡二卡三卡4W| 国产精品欧美亚洲| 色AV色婷婷66人妻久久久| 99热最新在线| 暖暖视频中国在线观看免费韩国 | 久久伊人中文字幕有码| 亚洲中字幕永久在线观看| 狠狠色狠狠色综合日日91app | 国产成人99久久亚洲综合精品| 日韩欧美国产免费看清风阁| 办公室韩国电影免费完整版| 秋霞伦理高清视频在线| 白丝女仆被强扒内裤| 色吧电影院| 国产午夜精品久久理论片小说| 秀婷程仪公欲息肉婷在线观看| 国模精品一区二区三区视频| 亚洲精品久久久午夜麻豆| 韩国免费啪啪漫画无遮拦健身教练| 亚洲日本欧美国产在线视| 久久强奷乱码老熟女| 99久久久无码国产精品免费人妻 | 99热这里精品| 日本色女孩影院| 国产精品亚洲精品久久国语| 亚洲成人日韩| 久久婷五月综合色啪首页| 99久久免费只有精品| 色一伦一情一区二区三区| 国产全部视频列表支持手机| 亚洲一区在线视频观看| 毛片手机在线观看| 成人在线观看国产| 亚洲免费中文| 免费果冻传媒在线完整观看| 东北女人奶大毛多水多| 亚洲AV久久久噜噜噜噜| 良家人妻无码专区九色颜射| 成人无码精品一区二区在线观看| 亚洲 欧美 国产 视频二区|