色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于SelectIO的高速ADC時序實現

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2022-05-18 10:44 ? 次閱讀

基于SelectIO的高速ADC時序實現

引言

??本文通過以高速ADS42LB69芯片為例進行實戰,利用SelectIO IP快速快速高效完成驅動的生成。關于SelectIO IP的使用,可以參考。

ADS42LB69

芯片簡介

??ADS42LB49和ADS42LB69是高線性度、雙通道、14 和 16 位 250MSPS 模式轉換器 (ADC) 系列,支持 DDR 和 QDR LVDS 輸出接口。已緩沖模擬輸入在大大減少采樣保持毛刺脈沖能量的同時,在寬頻率范圍內提供統一的輸入阻抗。采樣時鐘分頻器可實現更靈活的系統時鐘 架構設計。ADS42LBx9 以低功耗在寬輸入頻率范圍內 提供出色的無雜散動態范圍 (SFDR)。

40df0cee-d648-11ec-bce3-dac502259ad0.pngADS42LB69功能框圖
雙通道
14和16位分辨率
最大時鐘速率:250MSPS 
支持高阻抗輸入的模擬輸入緩沖器
支持1分頻,2分頻和4分頻的靈活輸入時鐘緩沖器
2VPP和2.5VPP差分滿量程輸入(SPI可編程)
雙倍數據速率(DDR)或四倍數據速率(QDR)低壓差分信令(LVDS)接口
功耗:820mW/通道
間隙抖動:85 fs 
通道隔離:100dB

參數配置

??用戶可以根據自己的需求將數據接口通過SPI配置成QDRDDR接口。在進行數據驗證時,也可以使用測試模式,對收發數據進行驗證以保證系統的正確性。另外,還可以對輸入時鐘進行延時調節或者通過SelectIO的delaydelayctrl功能對時鐘信號進行微調,以滿足時序要求。此方面不是本文重點,不做展開,更多內容參考官方data sheet。

4121b242-d648-11ec-bce3-dac502259ad0.pngSPI時序

引腳

??從下圖可以看到,數據接口引腳采用1.8V供電,故數據接口為差分1.8V。417b0dd8-d648-11ec-bce3-dac502259ad0.png

41a4b12e-d648-11ec-bce3-dac502259ad0.png數據端口信號

接口時序

??下圖為ADS42LB69的DDR模式時序圖,從圖中可以看出有1對時鐘接口,兩個8對數據接口(DA與DB),每對數據接口分別在時鐘的上升沿與下降沿采樣,經過一個時鐘周期可以捕獲16位數據。

41bdb2d2-d648-11ec-bce3-dac502259ad0.pngADS42LB69的DDR模式時序圖

SelectIO GUI配置

??根據以上對ads42lb69的了解,就可以輕松的配置SelectIO IP的GUI界面了。

首先時鐘接口與數據接口都是input,該時鐘信號與RF模塊時鐘必須保持同源,以保證系統的相性。由于ads42lb69采用DDR模式,且所有數據引腳都是并行,所以不選擇串并轉換器SERDES。

421accb0-d648-11ec-bce3-dac502259ad0.pngData Bus Setup界面

??由于數據時鐘來源于ads42lb69引腳,故選擇外部時鐘,而非FPGA內部時鐘。

4237ac4a-d648-11ec-bce3-dac502259ad0.pngClock Setup界面

??在實際處理高速數據時,往往存在由于布局布線導致的數據引腳之間的延時不相同,可以通過在每個數據引腳添加idelay、delayctrl模塊對齊進行微調。或者,存在數據引腳與時鐘引腳之間不對齊,通常對時鐘引腳添加idelay、delayctrl模塊對其進行微調。

42692158-d648-11ec-bce3-dac502259ad0.pngData And Clock Delay界面

??IP生成之后,通過右擊選擇Open IP Example Design進行仿真以加強理解,在線DEBUG調試延時模塊,以達到設計要求。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    456

    文章

    51155

    瀏覽量

    426320
  • adc
    adc
    +關注

    關注

    99

    文章

    6533

    瀏覽量

    545460
  • 時序
    +關注

    關注

    5

    文章

    392

    瀏覽量

    37390

原文標題:基于SelectIO的高速ADC時序實現

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    AN-1267: 使用ADSP-CM408F ADC控制器的電機控制反饋采樣時序

    電子發燒友網站提供《AN-1267: 使用ADSP-CM408F ADC控制器的電機控制反饋采樣時序.pdf》資料免費下載
    發表于 01-14 14:59 ?5次下載
    AN-1267: 使用ADSP-CM408F <b class='flag-5'>ADC</b>控制器的電機控制反饋采樣<b class='flag-5'>時序</b>

    AN-878: 高速ADC SPI控制軟件[中文版]

    電子發燒友網站提供《AN-878: 高速ADC SPI控制軟件[中文版].pdf》資料免費下載
    發表于 01-13 14:23 ?0次下載
    AN-878: <b class='flag-5'>高速</b><b class='flag-5'>ADC</b> SPI控制軟件[中文版]

    高速adc與低功耗adc的區別

    在現代電子系統中,模數轉換器(ADC)是將模擬信號轉換為數字信號的關鍵組件。隨著技術的發展,對ADC的需求也在不斷變化。一方面,高速ADC能夠快速處理信號,適用于需要快速響應的應用;另
    的頭像 發表于 11-19 16:10 ?607次閱讀

    問能否通過GUI軟件使得ADC3664EVM在每一個FCLK期間都重復輸出同樣的值呢?

    ADC在FCLK期間都重復輸出相同的數據,我才可以用FPGA的selectio IP核進行相關的移位校準使得數據經過FPGA串并轉換后所得出來的數據就是01001000111010(selectio
    發表于 11-19 08:11

    高速ADC設計中采樣時鐘影響的考量

    ? 在使用高速模數轉換器 (ADC) 進行設計時,需要考慮很多因素,其中 ADC 采樣時鐘的影響對于滿足特定設計要求至關重要。關于 ADC 采樣時鐘,有幾個指標需要了解,因為它們將直接
    的頭像 發表于 11-13 09:49 ?792次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>ADC</b>設計中采樣時鐘影響的考量

    高速運放用于ADC前置緩沖驅動

    高速運放用于ADC前置緩沖驅動
    的頭像 發表于 11-09 01:07 ?258次閱讀
    <b class='flag-5'>高速</b>運放用于<b class='flag-5'>ADC</b>前置緩沖驅動

    驅動高速ADC:電路拓撲和系統級參數

    電子發燒友網站提供《驅動高速ADC:電路拓撲和系統級參數.pdf》資料免費下載
    發表于 10-18 09:22 ?0次下載
    驅動<b class='flag-5'>高速</b><b class='flag-5'>ADC</b>:電路拓撲和系統級參數

    高速ADC與FPGA的LVDS數據接口中避免時序誤差的設計考慮

    電子發燒友網站提供《高速ADC與FPGA的LVDS數據接口中避免時序誤差的設計考慮.pdf》資料免費下載
    發表于 10-15 09:50 ?5次下載
    <b class='flag-5'>高速</b><b class='flag-5'>ADC</b>與FPGA的LVDS數據接口中避免<b class='flag-5'>時序</b>誤差的設計考慮

    高速數據采集系統的時序設計與信號完整性分析

    電子發燒友網站提供《超高速數據采集系統的時序設計與信號完整性分析.pdf》資料免費下載
    發表于 09-20 11:34 ?0次下載

    高速數據接口適用于半導體測試中的精密高速ADC

    電子發燒友網站提供《高速數據接口適用于半導體測試中的精密高速ADC.pdf》資料免費下載
    發表于 09-07 11:07 ?0次下載
    <b class='flag-5'>高速</b>數據接口適用于半導體測試中的精密<b class='flag-5'>高速</b><b class='flag-5'>ADC</b>

    高速ADC中通過校準改進SFDR

    電子發燒友網站提供《在高速ADC中通過校準改進SFDR.pdf》資料免費下載
    發表于 08-30 10:59 ?0次下載
    在<b class='flag-5'>高速</b><b class='flag-5'>ADC</b>中通過校準改進SFDR

    ADC12D1800 12位、單通道3.6 GSPS超高速ADC數據表

    電子發燒友網站提供《ADC12D1800 12位、單通道3.6 GSPS超高速ADC數據表.pdf》資料免費下載
    發表于 07-22 10:12 ?0次下載
    <b class='flag-5'>ADC</b>12D1800 12位、單通道3.6 GSPS超<b class='flag-5'>高速</b><b class='flag-5'>ADC</b>數據表

    替換AD9208,國產ADC可用于高速采集電路

    替換AD9208,國產ADC可用于高速采集電路
    的頭像 發表于 07-08 09:57 ?1224次閱讀
    替換AD9208,國產<b class='flag-5'>ADC</b>可用于<b class='flag-5'>高速</b>采集電路

    輕松實現復雜的電源時序控制

    微控制器、現場可編程門陣列(FPGA)、數字信號處理器(DSP)、模數轉換器(ADC)以及以多個電壓軌供電的其他器件都需要電源時序控制。這些應用通常要求,內核和模擬模塊在數字輸入/輸出(I/O)軌
    的頭像 發表于 06-26 08:24 ?1158次閱讀
    輕松<b class='flag-5'>實現</b>復雜的電源<b class='flag-5'>時序</b>控制

    Xilinx SelectIO資源內部的IDELAYE2應用介紹

    本文我們介紹下Xilinx SelectIO資源內部IDELAYE2資源應用。IDELAYE2原句配合IDELAYCTRL原句主要用于在信號通過引腳進入芯片內部之前,進行延時調節,一般高速端口信號由于走線延時等原因,需要通過IDELAYE2原語對數據做微調,
    的頭像 發表于 04-26 11:33 ?2193次閱讀
    Xilinx <b class='flag-5'>SelectIO</b>資源內部的IDELAYE2應用介紹
    主站蜘蛛池模板: 久久成人国产精品一区二区 | 久久久久影视 | 黑丝制服影院 | 久久日韩精品无码一区 | 毛片网站在线观看 | 国产精品视频免费观看 | 在线播放一区二区精品产 | 小小水蜜桃视频高清在线观看免费 | 国产色精品久久人妻无码看片软件 | 小萝ar视频网站 | 欧美精品v欧洲高清 | 九色PORNY丨视频入口 | 男女AA片免费| 迅雷哥在线观看高清 | 99久久人妻无码精品系列性欧美 | 飘雪在线观看免费完整版 | 大肥婆丰满大肥奶bbw肥 | 亚洲AV久久久噜噜噜久久 | 欧美牲交A欧美牲交VDO | 国产三级影院 | 超碰视频在线 | 亚洲精品国产乱码AV在线观看 | 青草在线在线d青草在线 | YELLOW在线观看高清视频免费 | 亚洲国产成人爱AV在线播放丿 | 国产精品亚洲AV色欲在线观看 | 午夜视频无码国产在线观看 | 国产中的精品AV一区二区 | 亚洲国产亚综合在线区尤物 | 亚州视频一区 | 亚洲国产成人精品无码区99 | 国产成人久久AV免费看澳门 | 蜜臀AV精品一区二区三区 | 亚洲 日韩 在线 国产 精品 | 亚洲AV电影天堂男人的天堂 | 黑丝袜论坛 | 一区二区乱子伦在线播放 | 一本大道熟女人妻中文字幕在线 | 午夜亚洲国产理论片二级港台二级 | 乡村教师电影完整版在线观看 | 亚洲日韩视频免费观看 |