色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何有效減少PCB走線之間的串擾

韜略科技EMC ? 來源:韜略科技EMC ? 作者:韜略科技EMC ? 2021-03-03 17:01 ? 次閱讀

一理論基礎

當兩個電路彼此靠近時,由于電路之間的電容性(電場)和電感性(磁場)耦合,在一個電路中傳播的信號會在另一電路中感應出信號。這種現象稱為串擾。基礎模型如圖1所示。

圖1 微帶線PCB示意圖

兩條微帶線彼此之間距離為s,與接地層(信號返回平面)之間的距離為d。第一條走線(發射端)連接幅值為VS,內阻為RS的可變電壓源,并端接阻值為RL的負載電阻。第二條走線(接收端),近端和遠端分別接阻值為RNE和RFE的負載電阻。圖2所示為對上述電路布置的建模。

圖2 微帶線PCB電路模型

發射端線路上的交變電流IG產生磁場,該磁場引起的磁通量穿透在兩導體的環路之間,從而在接收電路中感應出電壓。我們通過互感LGR對此建模,如圖3所示。

圖3 電感耦合電路模型

類似地,發射端線路的交變電壓VG在接收端線路上產生電場),從而在接收器電路中感應出電流。我們通過互容CGR對此建模,如圖4所示。

圖4 電容耦合電路模型

兩種耦合機制的疊加可用如圖5所示電路等效。

ecc39b42-7a5a-11eb-8b86-12bb97331649.png

圖5 接收器電路模型

通過疊加,近端和遠端電壓由下式給出:

(1a)

ecf8f15c-7a5a-11eb-8b86-12bb97331649.png

(1b)

ed529d7e-7a5a-11eb-8b86-12bb97331649.png

在假設線路在VS(t)的最高有效頻率分量上短路的情況下,發射端線路上的電壓和電流基本恒定。從而得出,

(2a)

edc86a7c-7a5a-11eb-8b86-12bb97331649.png

(2b)

ee03c02c-7a5a-11eb-8b86-12bb97331649.png

因此,

(3a)

ee8e0a70-7a5a-11eb-8b86-12bb97331649.png

(3b)

eef43c96-7a5a-11eb-8b86-12bb97331649.png

因此從上述公式我們可知,為了最小化串擾,我們可以減少:1)源信號Vs的變化,2)電感耦合LGR,或3)電容耦合CGR。

二驗證結果

為了驗證上述結論,我們做了如下實驗,實驗布置如圖6所示。

圖6 實驗布置

圖7為具有不同電路拓撲的PCB。

圖7 具有不同電路拓撲的PCB

研究三種不同的電路拓撲,如表1所描述。

f1a59962-7a5a-11eb-8b86-12bb97331649.png

表1 電路拓撲

圖8至圖10顯示了發射端(干擾源)信號,以及在接收端(敏感源)信號線上感應到的近端和遠端電壓。

該信號源的開路電壓為1Vpp,1 MHz梯形脈沖信號,其上升時間為100 ns,下降時間為200 ns,占空比為50%。我們在方案1中進行以下觀察,如圖8所示。

圖8 串擾感應電壓-方案1

對于近端感應電壓,由于上升時間是下降時間的兩倍,根據公式3a,感應電壓的大小應相差兩倍,實測與理論相符。我們還注意到,這兩個電壓的極性相反,這也可從公式3a得出。對于遠端感應電壓可以進行類似的觀察。此外,由于近端電壓的耦合系數(參考公式3a)為正,因此在上升期間的感應電壓也為正。遠端電壓在上升時間內為負,表明電感性耦合相對于容性耦合為主要耦合方式(參見公式3b)。

方案2:使接地層靠近線路,同時保持線路之間的距離不變,主要減少了電感耦合并導致了感應電壓幅值的減小,實測如圖9所示。

圖9 串擾感應電壓-情況2

方案3描述了與方案2到地平面的距離不變的情況,但是線之間的距離增加了。如圖10所示,這主要減少了電容耦合,并進一步降低了感應電壓。

圖10 串擾感應電壓-情況3

串擾不僅影響信號完整性,同時增加電磁兼容風險,因此在PCB設計過程中要時刻注意關鍵信號走線方式,避免額外的噪聲串擾。

責任編輯:lq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電路
    +關注

    關注

    172

    文章

    5958

    瀏覽量

    172672
  • pcb
    pcb
    +關注

    關注

    4324

    文章

    23155

    瀏覽量

    399112
  • 串擾
    +關注

    關注

    4

    文章

    189

    瀏覽量

    26972

原文標題:如何有效減少PCB走線之間的串擾

文章出處:【微信號:TLTECH,微信公眾號:韜略科技EMC】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    PCB與電磁兼容:如何巧妙平衡與協同

    PCB,本質上是在電路板上通過蝕刻銅箔形成的導線,負責在眾多電子元件之間精準無誤地傳導電流與信號。來與捷多邦小編一起了解PCB
    的頭像 發表于 12-25 11:15 ?153次閱讀

    是否存在有關 PCB 電感的經驗法則?

    本文要點PCB具有電感和電容,這兩者共同決定了的阻抗。有時,了解
    的頭像 發表于 12-13 16:54 ?1318次閱讀
    是否存在有關 <b class='flag-5'>PCB</b> <b class='flag-5'>走</b><b class='flag-5'>線</b>電感的經驗法則?

    ADS1263通道之間信號出現怎么解決?

    間隔為300us,經測試發現,每個通道之間的波形會出現相互,比如通道2,3為一組的差分信號,當幅度稍大時,通道4,5組成的差分輸入中也存在通道2,3一樣的波形,只是幅度比較小,麻煩各位幫我看下是哪里的問題。
    發表于 11-29 06:32

    博眼球還是真本事?參考平面不完整信號反而好

    的老演員1: 也可以從電磁場的角度來描述,繼續請出我們的老演員2: 那怎么做好傳輸之間PCB設計呢,尤其更加敏感的微帶
    發表于 11-11 17:27

    博眼球還是真本事?參考平面不完整信號反而好

    改善的設計方法據說有兩種:很多人知道的方法:信號之間通過“包地”改善……幾乎只有高速先
    的頭像 發表于 11-11 17:26 ?262次閱讀
    博眼球還是真本事?參考平面不完整信號<b class='flag-5'>串</b><b class='flag-5'>擾</b>反而好

    高頻電路設計中的問題

    在高頻電路的精密布局中,信號的近距離平行布線往往成為引發“”現象的潛在因素。,這一術語描述的是未直接相連的信號線間因電磁耦合而產生
    的頭像 發表于 09-25 16:04 ?327次閱讀

    信號的介紹

    信號(Crosstalk)是指在信號傳輸過程中,一條信號線上的信號對相鄰信號產生的干擾,這種干擾是由于電磁場耦合或直接電容、電感耦合引起的。根據耦合類型和位置的不同,信號
    的頭像 發表于 09-12 08:08 ?1400次閱讀
    信號的<b class='flag-5'>串</b><b class='flag-5'>擾</b>介紹

    探索電路板pcb螺旋的特點

    就與大家好好講解pcb螺旋,一起學習吧~ PCB螺旋常用于高頻電路、差分信號傳輸、電源和
    的頭像 發表于 08-06 17:28 ?460次閱讀

    M9航空接口3芯如何減少

    德索工程師說道要減少M9航空接口3芯的,首先需要深入了解產生的原因。
    的頭像 發表于 04-26 16:11 ?422次閱讀
    M9航空接口3芯如何<b class='flag-5'>減少</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>

    pcb螺旋的優劣勢對比

    PCB螺旋是一種在Pcb電路板上設計的螺旋型導線結構。
    的頭像 發表于 04-20 17:57 ?1225次閱讀

    pcb厚度:打造更穩定、精準的PCB設計

    PCB是將電路設計中的電氣信號通過導線連接到PCB板上而形成的電路。這些導線被稱為“”,
    的頭像 發表于 04-15 17:43 ?1392次閱讀

    嵌入式開發中引起的原因是什么?

    電路布線常會有的風險,最后簡單說明幾個減小串的方法,常見增大線間距、使兩導體的有風險
    發表于 03-07 09:30 ?1867次閱讀
    嵌入式開發中引起<b class='flag-5'>串</b><b class='flag-5'>擾</b>的原因是什么?

    要畫好PCB,先學好信號完整性!

    的頂層和底層使用組合微帶層時要小心。這可能導致相鄰板層間,危及信號完整性。 按信號組的最長延遲為時鐘(或選通)信號
    發表于 02-19 08:57

    產生的原因是什么

    ,也稱為串音干擾,是指由于線路之間的電磁耦合導致的信號和噪聲的傳播。可以引起信號質量下降、數據錯誤和系統性能受限,因此在高速數字設計
    的頭像 發表于 02-04 18:17 ?1999次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>產生的原因是什么

    PCB設計中,如何避免

    PCB設計中,如何避免? 在PCB設計中,避免是至關重要的,因為
    的頭像 發表于 02-02 15:40 ?1885次閱讀
    主站蜘蛛池模板: 亚洲欧美日本国产在线观18| 日本精品久久久久中文字幕 1| 99久久国产露脸精品竹菊传煤| 一个人看www| 在线视频一区二区三区在线播放| 亚洲中文久久久久久国产精品 | a圾片目录大全| 擦擦擦在线视频观看| 丰满人妻无码AV系列| 国产福利不卡在线视频| 含羞草国产亚洲精品岁国产精品| 黄色亚洲片| 久久综合久久鬼| 免费无码一区二区三区蜜桃大| 蜜臀AV浪潮99国产麻豆| 欧美性情一线免费http| 少妇仑乱A毛片| 亚洲高清视频一区| 正在播放久久| 超碰caoporon最新视频| 久久久免费观成人影院| 欧美 国产 日产 韩国 在线| 少妇两个奶头喷出奶水了怎么办| 91热久久免费精品99| 俄罗斯bbbb| 欧美s00老人| 2018三级网站免费观看| 成人精品视频在线观看| 国内一级一级毛片a免费| 色AV色婷婷97人妻久久久| 亚洲精品线在线观看| 91视频夜色| 久久久中日AB精品综合| 亚洲狠狠97婷婷综合久久久久| 4480YY旧里番在线播放| 国产盗摄一区二区| 日产亚洲一区二区三区| 一本色道久久88综合日韩精品| jk制服喷水| 9420高清完整版在线电影免费观看| 极品 女神校花 露脸91|