常量:
整數(shù):<位寬 num'><進制 b|o|d|h><數(shù)字>,例如 4'b1010
x值(不定值)和z值(高阻值,也可用?代替)
x和z可以標識某一位或者某一個數(shù)字
4'b10x0,4'bx,4'b101z,4'bz,4'b?
負數(shù):整數(shù)最前面加-
下劃線:分割數(shù)字部分,更加易讀(8'b1000_1000)
參數(shù):parameter
parameter 參數(shù)名=表達式;
表達式只能是數(shù)字或者定義過的參數(shù)
變量:
wire型:wire [n-1:0] 數(shù)據(jù)名;
wire表示信號,常用來表示assign關(guān)鍵字指定的組合邏輯信號
wire型信號可以用作輸入,輸出
reg型:reg [n-1:0] 數(shù)據(jù)名;
對存儲單元的抽象
常用來表示always模塊內(nèi)的指定信號,常代表觸發(fā)器
always塊內(nèi)被賦值的每一個信號都必須定義為reg型
memory型:reg [n-1:0] 存儲器名[m-1:0];
reg [n-1:0]表示基本存儲單元的大小
存儲器名[m-1:0]表示基本存儲單元的個數(shù),存儲空間的容量
對存儲器進行地址索引的表達式必須是常數(shù)表達式
一個n位寄存器可以在一條賦值語句里進行賦值,而一個完整的存儲器不行
運算符及表達式:
基本運算符:+ - * / %
位運算符:~ & | ^ ^~
邏輯運算符:&& || !
關(guān)系運算符:< > <= >=
等式運算符:== != (不管x、z,結(jié)果可能是不定值)
=== !==(對參數(shù)的x、z都進行比較)
移位運算符:<< >>
位拼接運算符:{ },將幾個信號拼接起來,例如{a,b[3:0],w,3'b100}
縮減運算符:C =&B;C =|B;C =^B;
優(yōu)先級別:和c語言差不多,加括號
賦值語句:
1)非阻塞賦值方式(b <= a)
a.塊結(jié)束才完成賦值
b.b的值不是立刻就改變的
c.在可綜合的模塊中常用
2)阻塞賦值方式(b = a)
a.賦值語句執(zhí)行完成后,塊才結(jié)束
b.b的值在賦值語句執(zhí)行后立刻改變
c.可能會產(chǎn)生意想不到的結(jié)果
簡單理解:
非阻塞賦值用了多個觸發(fā)器,每次時鐘到達,所有觸發(fā)器都觸發(fā)一次
阻塞賦值連到同一個觸發(fā)器上,時鐘到達,導(dǎo)致所有寄存器被賦值
原文標題: 常量 變量
文章出處:【微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
責(zé)任編輯:haq
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
原文標題:verilog數(shù)據(jù)類型 常量 變量
文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
相關(guān)推薦
請問ADS1299使用Test Signals ,獲取到的數(shù)據(jù)類型是什么?使用什么公式可以還原?據(jù)了解,外部信號轉(zhuǎn)換完成后是浮點型的,但是沒有看到這塊的說明。
發(fā)表于 01-06 07:14
理解。 VHDL :VHDL 的語法更接近于 Ada 語言,它是一種更正式的語言,具有豐富的數(shù)據(jù)類型和結(jié)構(gòu)。VHDL 支持數(shù)據(jù)流、行為和結(jié)構(gòu)化三種描述方式。 2. 可讀性和可維護性 Verilog
發(fā)表于 12-17 09:44
?303次閱讀
數(shù)據(jù)類型 SINT (Short INT) 的操作數(shù)長度為 8 位,由以下兩部分組成:一部分是符號,另一部分是數(shù)值。位 0 到 6 的信號狀態(tài)表示數(shù)值。位 7 的信號狀態(tài)表示符號。符號可以是“0”(正信號狀態(tài)),或“1”(負信號狀態(tài))。
發(fā)表于 11-09 09:52
?1437次閱讀
編程基礎(chǔ) 基本結(jié)構(gòu) Verilog程序的基本結(jié)構(gòu)包括模塊(module)和端口(port)定義。每個模塊都有輸入(input)、輸出(output)和可能的雙向(inout)端口。 數(shù)據(jù)類型
發(fā)表于 10-25 09:21
?412次閱讀
AIC23采集到的數(shù)據(jù)是應(yīng)該用什么數(shù)據(jù)類型來接收,int還是unsigned int?
這個采集到的數(shù)字是什么含義呢?代表的是聲音信號的幅值?
while(!MCBSP_rrdy(hMcbsp
發(fā)表于 10-18 06:56
LabVIEW的數(shù)據(jù)類型豐富多樣,涵蓋了整數(shù)、小數(shù)(浮點數(shù))、復(fù)數(shù)等多種類型,每種類型都有其特定的取值范圍。以下是對LabVIEW中常見數(shù)據(jù)類型取值范圍的說明: 整數(shù)
發(fā)表于 09-04 17:33
?1302次閱讀
遙感技術(shù)是一種通過遙感器在遠離目標的位置獲取目標地物的電磁波信息,并進行分析的技術(shù)。遙感數(shù)據(jù)類型繁多,涵蓋了從可見光到紅外、微波等多個波段,以及不同的數(shù)據(jù)格式和分辨率。 光學(xué)遙感數(shù)據(jù) : 全色影像
發(fā)表于 09-04 14:30
?2015次閱讀
人體紅外傳感器是一種利用紅外技術(shù)檢測人體活動和位置的傳感器。它廣泛應(yīng)用于安防、智能家居、醫(yī)療健康等領(lǐng)域。 人體紅外傳感器的數(shù)據(jù)類型 人體紅外傳感器的數(shù)據(jù)主要包括以下幾種類型: 1.1 溫度數(shù)據(jù)
發(fā)表于 08-20 09:18
?980次閱讀
在C語言中,數(shù)據(jù)類型和變量是編程的基礎(chǔ),也是理解更復(fù)雜概念的關(guān)鍵。數(shù)據(jù)類型決定了變量的內(nèi)存分配、存儲范圍和操作方式,而變量則是存儲數(shù)據(jù)的容器。本篇文章將從基本數(shù)據(jù)類型和變量兩個方面,帶
發(fā)表于 07-26 17:53
?2251次閱讀
ESP32-S3是否支持修改控制端點數(shù)據(jù)類型(如標準類型,自定義類型);
我需要在控制傳輸數(shù)據(jù)階段的DATA0包改為我的USB設(shè)備規(guī)定的8個字節(jié)的數(shù)
發(fā)表于 06-07 06:00
任意值是 TypeScript 針對編程時類型不明確的變量使用的一種數(shù)據(jù)類型,它常用于以下三種情況。
發(fā)表于 03-28 15:02
?571次閱讀
在 C 語言中,數(shù)據(jù)類型指的是用于聲明不同類型的變量或函數(shù)的一個廣泛的系統(tǒng)。變量的類型決定了變量存儲占用的空間,以及如何解釋存儲的位模式。
發(fā)表于 03-20 10:56
?511次閱讀
的數(shù)據(jù)類型,用于定義字段可以存儲的數(shù)據(jù)范圍和格式。常見的字段類型包括整數(shù)(int),浮點數(shù)(float),日期(date),文本(string)等。當我們在創(chuàng)建數(shù)據(jù)表或圖層時,需要選擇
發(fā)表于 02-25 11:14
?1838次閱讀
Verilog語言是一種硬件描述語言(HDL),用于描述數(shù)字邏輯電路和系統(tǒng)。它是一種非常強大且廣泛使用的語言,在數(shù)字電路設(shè)計中扮演著重要的角色。其中, inout 是Verilog中的一種信號類型
發(fā)表于 02-23 10:15
?3259次閱讀
: task的語法格式為:task [automatic|static] 數(shù)據(jù)類型 任務(wù)名稱 (輸入?yún)?shù)列表); function的語法格式為:函數(shù)數(shù)據(jù)類型 函數(shù)名稱 (輸入?yún)?shù)列表) task
發(fā)表于 02-22 15:53
?1171次閱讀
評論