CadenceLIVE China用戶大會(huì)今年采用了線上會(huì)議的形式,由行業(yè)和技術(shù)專家直播分享精彩技術(shù)內(nèi)容。
燧原科技獲邀在上午的主題峰會(huì)上做了特邀主題演講,首先由燧原科技創(chuàng)始人兼CEO趙立東先生致辭,他認(rèn)為今年整個(gè)行業(yè)遇到了史無前例的挑戰(zhàn),卻也充滿了史無前例的機(jī)遇。燧原將立足于數(shù)據(jù)中心,從互聯(lián)網(wǎng)、垂直市場(chǎng)和新基建三個(gè)方向上拓展業(yè)務(wù),驅(qū)動(dòng)公司的發(fā)展。
隨后燧原科技創(chuàng)始人兼COO張亞林先生發(fā)表了《大芯片量產(chǎn),硬科技落地》的主題演講,他提到人工智能訓(xùn)練芯片是王冠上的明珠,但是芯片流片卻只完成了整個(gè)芯片大規(guī)模量產(chǎn)進(jìn)度的20%,還需要?dú)v經(jīng)芯片點(diǎn)亮、功能測(cè)試完成及大規(guī)模量產(chǎn)等眾多環(huán)節(jié)。在不同的環(huán)節(jié)有不同的要求,產(chǎn)品從芯片到板卡,再到服務(wù)器,最后依靠軟件完成分布式集群,每一個(gè)環(huán)節(jié)都是巨大的挑戰(zhàn)。他分享了燧原在大芯片量產(chǎn)上的心得體會(huì),指出只有在各種維度上都達(dá)到五年質(zhì)保的可靠性,才算完成了100%的大芯片量產(chǎn)和落地的過程。
此外,在下午舉行的各個(gè)技術(shù)分論壇上,燧原科技分別在“SystemValidation”、“PCB、封裝和系統(tǒng)分析”和“數(shù)字設(shè)計(jì)與Signoff”的會(huì)議上發(fā)表了演講。其中的兩篇論文獲得了本次“CadenceLIVE杰出論文獎(jiǎng)”。
DFT/DFDVerification Acceleration on Palladium Platform
可測(cè)性設(shè)計(jì)(DFT)和可調(diào)試性設(shè)計(jì)(DFD)是大芯片量產(chǎn)的關(guān)鍵技術(shù)環(huán)節(jié),而在傳統(tǒng)的仿真環(huán)境中進(jìn)行DFT/DFD驗(yàn)證是一項(xiàng)非常耗時(shí)的任務(wù)?;贑adence Palladium Z1驗(yàn)證加速平臺(tái)和虛擬JTAG方案,燧原科技開發(fā)了一套定制的DFT/DFD硬件加速流程,極大地加速了基于RTL和網(wǎng)表的仿真驗(yàn)證,從而在流片之前實(shí)現(xiàn)完備的功能驗(yàn)證,測(cè)試向量開發(fā)和驗(yàn)證,以及測(cè)試工具開發(fā)等工作。
AIInterposer Power Modeling and HBM Power Noise Prediction Studies
隨著人工智能和機(jī)器學(xué)習(xí)的迅速發(fā)展,并行計(jì)算應(yīng)用需要具有更高存儲(chǔ)帶寬的HBM技術(shù)。對(duì)于AI芯片設(shè)計(jì)人員而言,他們?cè)诟吖?,高密度,有限空間,高信號(hào)質(zhì)量和電源噪聲性能等方面面臨著更多挑戰(zhàn)。文章首先討論了一種大型的AI中介層芯片設(shè)計(jì)及其建模技術(shù),將提取的局部模型用于系統(tǒng)級(jí)HBM的電源噪聲仿真,基于此介紹和對(duì)比了幾種新方法來預(yù)測(cè)HBM實(shí)際工作中的全局系統(tǒng)的電源噪聲。最后,給出了預(yù)測(cè)仿真數(shù)據(jù)與實(shí)驗(yàn)室觀測(cè)結(jié)果的數(shù)據(jù)對(duì)比。
VoltusIR Co-simulation of AI 2.5D Chip with Multi-die and Package
納米級(jí)技術(shù)節(jié)點(diǎn)下的電源完整性分析越來越重要。該設(shè)計(jì)是12nm工藝下通過interposer的2.5D封裝集成了HBM的AI芯片。整個(gè)設(shè)計(jì)規(guī)模達(dá)到了450M的邏輯單元和近10B的電源節(jié)點(diǎn)。這樣的規(guī)模對(duì)IR分析仿真是巨大的也是相當(dāng)復(fù)雜的。除此之外,我們還加入了interposer的設(shè)計(jì)和package的模型,包括了net-base和pin-base的兩種模型來做整個(gè)系統(tǒng)的聯(lián)合仿真。Cadence 公司的voltus工具提供了全流程和強(qiáng)大的仿真容量。利用工具最新版本中的XP和multi-die的功能,我們實(shí)現(xiàn)了vector-less和vector-base多種場(chǎng)景以及混合場(chǎng)景的靜態(tài)與動(dòng)態(tài)IR的分析。先進(jìn)的3DIC仿真功能也使得聯(lián)合interposer和package設(shè)計(jì)模型在內(nèi)多個(gè)die的分析成功進(jìn)行。XP進(jìn)行的分布式計(jì)算使整個(gè)仿真可以在1天之內(nèi)完成。得益于該工具的幫助,我們驗(yàn)證了整個(gè)芯片的IR狀態(tài)并且滿足了signoff的標(biāo)準(zhǔn)。
責(zé)任編輯:xj
原文標(biāo)題:燧原科技參加CadenceLIVE 2020 China線上用戶大會(huì)
文章出處:【微信公眾號(hào):燧原科技Enflame】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
-
芯片
+關(guān)注
關(guān)注
456文章
51155瀏覽量
426302 -
燧原科技
+關(guān)注
關(guān)注
0文章
126瀏覽量
8381
原文標(biāo)題:燧原科技參加CadenceLIVE 2020 China線上用戶大會(huì)
文章出處:【微信號(hào):gh_1222367b8780,微信公眾號(hào):燧原科技Enflame】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論