三星計劃明年開始與臺積電在封裝先進芯片方面展開競爭,因而三星正在加速部署3D芯片封裝技術。
三星的3D芯片封裝技術,簡稱“Extended-Cube”或“X-Cube”,在本月中旬進行了演示,目前已經可以用于7納米制程。
三星的3D芯片封裝技術是一種采用垂直電連接代替導線的封裝解決方案,允許多層超薄疊加,并使用貫穿硅通孔技術構建邏輯半導體。
利用3D封裝技術,芯片設計人員在創建滿足其特殊要求的定制解決方案時具有更大的靈活性。
本月中旬向公眾展示時,三星透露他們的技術已經成功投入試產,可以提高芯片的運行速度和能效。
三星目前是全球第二大芯片制造商。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
芯片
+關注
關注
456文章
51154瀏覽量
426213 -
三星電子
+關注
關注
34文章
15873瀏覽量
181186 -
封裝
+關注
關注
127文章
7990瀏覽量
143264
發布評論請先 登錄
相關推薦
2.5D/3D封裝技術升級,拉高AI芯片性能天花板
2.5D/3D封裝和Chiplet等得到了廣泛應用。 ? 根據研究機構的調研,到2028年,2.5D及3D
三星將于今年內推出3D HBM芯片封裝服務
近日,據韓國媒體報道,全球領先的半導體制造商三星即將在今年推出其高帶寬內存(HBM)的3D封裝服務。這一重大舉措是三星在2024年三星代工論
三星加強半導體封裝技術聯盟,以縮小與臺積電差距
據最新報道,三星電子正積極加強其在半導體封裝技術領域的聯盟建設,旨在縮小與全球半導體制造巨頭臺積電之間的技術差距。為實現這一目標,三星預計將
三星已成功開發16層3D DRAM芯片
在近日舉行的IEEE IMW 2024活動上,三星DRAM部門的執行副總裁Siwoo Lee宣布了一個重要里程碑:三星已與其他公司合作,成功研發出16層3D DRAM技術。同時,他透露
三星電子研發16層3D DRAM芯片及垂直堆疊單元晶體管
在今年的IEEE IMW 2024活動中,三星DRAM業務的資深副總裁Lee指出,已有多家科技巨頭如三星成功制造出16層3D DRAM,其中美光更是發展至8層水平。
三星2025年后將首家進入3D DRAM內存時代
在Memcon 2024上,三星披露了兩款全新的3D DRAM內存技術——垂直通道晶體管和堆棧DRAM。垂直通道晶體管通過降低器件面積占用,實現性能提升;
三星將推出GDDR7產品及280層堆疊的3D QLC NAND技術
三星將在IEEE國際固態電路研討會上展示其GDDR7產品以及280層堆疊的3D QLC NAND技術。
三星電子在硅谷設立下一代3D DRAM研發實驗室
近日,三星電子宣布在硅谷設立下一代3D DRAM研發實驗室,以加強其在存儲技術領域的領先地位。該實驗室的成立將專注于開發具有更高性能和更低功耗的3D DRAM,以滿足不斷增長的數據存儲
三星在硅谷建立3D DRAM研發實驗室
三星電子,全球領先的存儲芯片制造商,近日宣布在美國設立新的研究實驗室,專注于開發新一代3D DRAM技術。這個實驗室將隸屬于總部位于美國硅谷的Device Solutions Amer
三星電子在硅谷設立新實驗室,開發下一代3D DRAM芯片
三星電子近日宣布,已在美國硅谷開設一個新的研發(R&D)實驗室,專注于下一代3D DRAM芯片的開發。這一新實驗室將由三星的Device S
英特爾量產3D Foveros封裝技術
英特爾在封裝技術方面取得了重大突破,并已經開始大規模生產基于3D Foveros技術的產品。這項技術使得英特爾能夠在單個
評論