資料介紹
The AD9574 provides a multiple output clock generator function comprising a dedicated phase-locked loop (PLL) core optimized for Ethernet and gigabit Ethernet line card applications. The integer-N PLL design is based on the Analog Devices, Inc., proven portfolio of high performance, low jitter frequency synthesizers to maximize network performance. The AD9574 also benefits other applications requiring low phase noise and jitter performance. Configuring the AD9574 for a particular application requires only the connection of external pull-up or pull-down resistors to the appropriate pin program reader pins (PPRx)。 These pins provide control of the internal dividers for establishing the desired frequency translations, clock output functionality, and input reference functionality. Connecting an external 19.44 MHz or 25 MHz oscillator to one or both of the REF0_P/REF0_N or REF1_P/REF1_N reference inputs results in a set of output frequencies prescribed by the PPRx pins. Connecting a stable clock source (8 kHz/10 MHz/19.44 MHz/25 MHz/38.88 MHz) to the monitor clock input enables the optional monitor circuit providing quality of service (QoS) status for REF0 or REF1. The PLL section consists of a low noise phase frequency detector (PFD), a precision charge pump (CP), a partially integrated loop filter (LF), a low phase noise voltage controlled oscillator (VCO), and feedback and output dividers. The divider values depend on the PPRx pins. The integrated loop filter requires only a single external capacitor connected to the LF pin. The AD9574 is packaged in a 48-lead 7 mm × 7 mm LFCSP, requiring only a single 3.3 V supply. The operating temperature range is ?40°C to +85°C. Note that throughout this data sheet, OUT0 to OUT6, REF0, and REF1 refer to the respective channels, which consist of the differential pins, OUT0_P/OUT0_N to OUT6_P/OUT6_N, REF0_P/REF0_N, and REF1_P/REF1_N, respectively.
- TNETE2201B 1.25千兆以太網收發器數據表
- DP83561-SP千兆位以太網PHY數據表
- 千兆以太網收發器88E1111數據手冊 57次下載
- 3端口千兆以太網交換機KSZ9563R數據手冊 15次下載
- AD9574:以太網/Gigabit Ethernet Clock數據Sheet
- AD9571:以太網時鐘發生器,10個時鐘輸出
- 英特爾以太網連接I217單端口千兆以太網物理層收發器的數據手冊 5次下載
- 基于FPGA的千兆以太網CMOS圖像數據傳輸系統設計 28次下載
- 基于CRC-32并行在千兆以太網中應用 12次下載
- 以太網原理及技術基礎 16次下載
- 以太網設計和布局 25次下載
- 帶優先級隊列的千兆以太網MAC設計 43次下載
- 基于FPGA的十端口千兆以太網接口的設計與實現
- 基于VxWorks的以太網流量發生器的實現
- 千兆比以太網交換機設備技術規范
- 工業以太網的特點 工業以太網的關鍵技術包含哪些? 1076次閱讀
- 萬兆以太網規范解讀 1857次閱讀
- 千兆以太網設計指南 793次閱讀
- 東沃10G(萬兆)以太網Ethernet網口浪涌靜電防護方案 1600次閱讀
- 1000M千兆以太網口浪涌靜電保護經典方案 1021次閱讀
- 以太網筆記:快速以太網100Base-TX接口及編碼 8589次閱讀
- FPGA如何為以太網和千兆以太網解決低功耗問題 3825次閱讀
- 電信級以太網的應用場景和測試方案 3415次閱讀
- 基于HFCT-53D5光纖收發器的千兆位以太網解決方案 2908次閱讀
- 工業以太網的特點_工業以太網的技術特點 6993次閱讀
- 一文詳解什么是實時以太網 1.3w次閱讀
- 汽車以太網與工業以太網物理層對比 1.4w次閱讀
- 汽車以太網標準為什么這么重要?汽車以太網標準有什么作用? 1.5w次閱讀
- 基于FPGA的千兆以太網協議分析技術 5324次閱讀
- 基于Xilinx FPGA的千兆以太網控制器的開發 3w次閱讀
下載排行
本周
- 1TC358743XBG評估板參考手冊
- 1.36 MB | 330次下載 | 免費
- 2開關電源基礎知識
- 5.73 MB | 6次下載 | 免費
- 3100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 4嵌入式linux-聊天程序設計
- 0.60 MB | 3次下載 | 免費
- 5基于FPGA的光纖通信系統的設計與實現
- 0.61 MB | 2次下載 | 免費
- 651單片機窗簾控制器仿真程序
- 1.93 MB | 2次下載 | 免費
- 751單片機大棚環境控制器仿真程序
- 1.10 MB | 2次下載 | 免費
- 8基于51單片機的RGB調色燈程序仿真
- 0.86 MB | 2次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費
- 2555集成電路應用800例(新編版)
- 0.00 MB | 33564次下載 | 免費
- 3接口電路圖大全
- 未知 | 30323次下載 | 免費
- 4開關電源設計實例指南
- 未知 | 21549次下載 | 免費
- 5電氣工程師手冊免費下載(新編第二版pdf電子書)
- 0.00 MB | 15349次下載 | 免費
- 6數字電路基礎pdf(下載)
- 未知 | 13750次下載 | 免費
- 7電子制作實例集錦 下載
- 未知 | 8113次下載 | 免費
- 8《LED驅動電路設計》 溫德爾著
- 0.00 MB | 6653次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935054次下載 | 免費
- 2protel99se軟件下載(可英文版轉中文版)
- 78.1 MB | 537796次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191185次下載 | 免費
- 7十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183279次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138040次下載 | 免費
評論
查看更多