資料介紹
邏輯分析儀是利用時鐘從測試設備上采集和顯示數字信號的儀器,最主要作用在于時序判定。由于邏輯分析儀不像示波器那樣有許多電壓等級,通常只顯示兩個電壓(邏輯1和0),因此設定了參考電壓后,邏輯分析儀將被測信號通過比較器進行判定,高于參考電壓者為High,低于參考電壓者為Low,在High與Low之間形成數字波形。邏輯分析儀與示波器相同,是通過采集指定的信號,并通過圖形化的方式展示給開發人員,開發人員根據這些圖形化信號按照協議分析出是否出錯。盡管圖形化的顯示已經給開發人員帶來不少的方便,但是人工將一串串信號分析出來不僅麻煩而且極易出錯。在這個科技高速發展的社會,一切都在追求高效率。自動化、智能化已經成為協議分析的發展方向。在這個思想的指引下各種測試儀器的協議分析功能出現并發展起來。目前大多數開發人員通過邏輯分析儀等測試工具的協議分析功能可以很輕松的發現錯誤、調試硬件、加快開發進度,為高速度、高質量完成工程提供保障。邏輯分析儀的工作過程就是數據采集、存儲、觸發、顯示的過程,由于它采用數字存儲技術,可將數據采集工作和顯示工作分開進行,也可同時進行,必要時,對存儲的數據可以反復進行顯示,以利于對問題的分析和研究。
ELA的工作原理及特點
一個嵌入式系統裝置一般都由嵌入式計算機系統和執行裝置組成,嵌入式計算機系統是整個嵌入式系統的核心,由硬件層、中間層、系統軟件層和應用軟件層組成。執行裝置也稱為被控對象,它可以接受嵌入式計算機系統發出的控制命令,執行所規定的操作或任務。執行裝置可以很簡單,如手機上的一個微小型的電機,當手機處于震動接收狀態時打開;也可以很復雜,如SONY智能機器狗,上面集成了多個微小型控制電機和多種傳感器,從而可以執行各種復雜的動作和感受各種狀態信息。嵌入式邏輯分析儀的組成框圖如圖1所示,主要分為硬件部分和軟件部分。硬件部分由待測設計(DUT)、嵌入到FPGA中的ELA IP核、RAM存儲單元以及JTAG接口組成;軟件部分由用戶設計軟件和集成在其中的ELA在線調試軟件組成。ELA的工作原理為:設置ELA在線調試軟件中需要監測的信號、觸發邏輯、采樣深度和時鐘信號等各項參數;把設置好的ELA文件與用戶設計編譯綜合后一起下載到FPGA中;運行ELA,如果滿足觸發條件,ELA就在時鐘的上升沿對被測信號采樣,并儲存在RAM存儲單元中。
圖1嵌入式邏輯分析儀的組成框圖
嵌入式邏輯分析儀能夠方便地對設計進行在線調試,及時發現系統內部所存在的問題,無須對設計文件進行任何修改就可以得到內部節點或者I/O引腳的狀態。例如,SignalTap II支持多達1024個通道,采樣深度高達128Kb,時鐘支持超過200MHz,每個分析儀均有10級觸發輸入/輸出,從而增加了采樣的精度。
ELA在FPGA測試中的應用
嵌入式邏輯分析儀在FPGA的測試中應用極為廣泛,能夠對系統實時監測。設計中所使用的FPGA芯片為Altera公司Cyclone系列中的EP1C12Q240C8,它支持SignalTap II,有12 060個邏輯單元,存儲位的大小為239 616,能夠較好的支持各種復雜的設計。
ELA的應用設計流程如下。
1 Stp文件的創建
在交通燈控制器的設計完成并編譯綜合后,即可創建一個SignalTap II文件(stp文件)。通常有兩種方式來建立stp文件,一是直接建立stp文件,并利用SignalTap II Editor配置邏輯分析儀的各項參數;二是利用MegaWizard Plug-in Manager生成和配置stp文件。如圖2所示。
圖2 Stp文件的載入
2 ELA的設置
將stp文件加入到設計中后,就可以對其進行設置,流程如下。
①添加被測信號。通過Node Finder中的SignalTap II Filter查找設計中所有預綜合和布局布線后的信號,選擇需要觀察的信號,在本設計中,可以全部選定。
②設置采樣時鐘。在設置采樣時鐘時,可以使用其中任何一個信號作為采樣時鐘,但不能用布局布線后的信號,為獲得更準確的采樣數據,采樣時鐘應選擇全局時鐘。
③確定采樣深度。SignalTap II的采樣深度最大可達128Kb.在選擇采樣深度時,必須考慮到FPGA的內存大小,此處選擇1Kb的采樣深度。
④設置緩沖獲得模式。通過設置緩沖獲得模式,用戶可以指定在SignalTap II觸發前和觸發后所捕獲的數據量,緩沖獲得模式主要有環形模式和分段緩沖模式。在此選擇環形模式的預觸發位置。
⑤設置觸發條件。SignalTap II支持基本觸發和高級觸發的功能。在基本觸發中,它支持10級觸發級數,對于每一級觸發,可以根據設計的需要設置不同的觸發電平。
本設計對SignalTap II的設置如圖3所示,其中采樣深度為1Kb,緩沖獲得模式選擇環形模式的預觸發位置,觸發條件為基本觸發;此外,采樣時鐘選擇為全局時鐘。這些設置能夠準確地對本設計進行在線調試,有效地監測內部信號。
ELA的工作原理及特點
一個嵌入式系統裝置一般都由嵌入式計算機系統和執行裝置組成,嵌入式計算機系統是整個嵌入式系統的核心,由硬件層、中間層、系統軟件層和應用軟件層組成。執行裝置也稱為被控對象,它可以接受嵌入式計算機系統發出的控制命令,執行所規定的操作或任務。執行裝置可以很簡單,如手機上的一個微小型的電機,當手機處于震動接收狀態時打開;也可以很復雜,如SONY智能機器狗,上面集成了多個微小型控制電機和多種傳感器,從而可以執行各種復雜的動作和感受各種狀態信息。嵌入式邏輯分析儀的組成框圖如圖1所示,主要分為硬件部分和軟件部分。硬件部分由待測設計(DUT)、嵌入到FPGA中的ELA IP核、RAM存儲單元以及JTAG接口組成;軟件部分由用戶設計軟件和集成在其中的ELA在線調試軟件組成。ELA的工作原理為:設置ELA在線調試軟件中需要監測的信號、觸發邏輯、采樣深度和時鐘信號等各項參數;把設置好的ELA文件與用戶設計編譯綜合后一起下載到FPGA中;運行ELA,如果滿足觸發條件,ELA就在時鐘的上升沿對被測信號采樣,并儲存在RAM存儲單元中。
圖1嵌入式邏輯分析儀的組成框圖
嵌入式邏輯分析儀能夠方便地對設計進行在線調試,及時發現系統內部所存在的問題,無須對設計文件進行任何修改就可以得到內部節點或者I/O引腳的狀態。例如,SignalTap II支持多達1024個通道,采樣深度高達128Kb,時鐘支持超過200MHz,每個分析儀均有10級觸發輸入/輸出,從而增加了采樣的精度。
ELA在FPGA測試中的應用
嵌入式邏輯分析儀在FPGA的測試中應用極為廣泛,能夠對系統實時監測。設計中所使用的FPGA芯片為Altera公司Cyclone系列中的EP1C12Q240C8,它支持SignalTap II,有12 060個邏輯單元,存儲位的大小為239 616,能夠較好的支持各種復雜的設計。
ELA的應用設計流程如下。
1 Stp文件的創建
在交通燈控制器的設計完成并編譯綜合后,即可創建一個SignalTap II文件(stp文件)。通常有兩種方式來建立stp文件,一是直接建立stp文件,并利用SignalTap II Editor配置邏輯分析儀的各項參數;二是利用MegaWizard Plug-in Manager生成和配置stp文件。如圖2所示。
圖2 Stp文件的載入
2 ELA的設置
將stp文件加入到設計中后,就可以對其進行設置,流程如下。
①添加被測信號。通過Node Finder中的SignalTap II Filter查找設計中所有預綜合和布局布線后的信號,選擇需要觀察的信號,在本設計中,可以全部選定。
②設置采樣時鐘。在設置采樣時鐘時,可以使用其中任何一個信號作為采樣時鐘,但不能用布局布線后的信號,為獲得更準確的采樣數據,采樣時鐘應選擇全局時鐘。
③確定采樣深度。SignalTap II的采樣深度最大可達128Kb.在選擇采樣深度時,必須考慮到FPGA的內存大小,此處選擇1Kb的采樣深度。
④設置緩沖獲得模式。通過設置緩沖獲得模式,用戶可以指定在SignalTap II觸發前和觸發后所捕獲的數據量,緩沖獲得模式主要有環形模式和分段緩沖模式。在此選擇環形模式的預觸發位置。
⑤設置觸發條件。SignalTap II支持基本觸發和高級觸發的功能。在基本觸發中,它支持10級觸發級數,對于每一級觸發,可以根據設計的需要設置不同的觸發電平。
本設計對SignalTap II的設置如圖3所示,其中采樣深度為1Kb,緩沖獲得模式選擇環形模式的預觸發位置,觸發條件為基本觸發;此外,采樣時鐘選擇為全局時鐘。這些設置能夠準確地對本設計進行在線調試,有效地監測內部信號。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 邏輯分析儀設計實例 53次下載
- kingst虛擬邏輯分析儀使用詳解 52次下載
- 邏輯分析儀的工作原理及其在FPGA測試中的應用 18次下載
- 邏輯分析儀工作原理及電路圖 63次下載
- 邏輯分析儀在SDRAM測量中的應用 30次下載
- 基于FPGA的邏輯分析儀的設計 277次下載
- 嵌入式邏輯分析儀在FPGA測試中的應用 38次下載
- 邏輯分析儀軟件zlglogic 4.92
- 嵌入式邏輯分析儀在FPGA設計中的應用
- 邏輯分析儀基礎指南
- 邏輯分析儀軟件zlglogic 4.92
- 邏輯分析儀在硬件實驗中的作用
- 基于FPGA的USB2.0高速、低成本的虛擬邏輯分析儀的設計
- 一種基于FPGA技術的虛擬邏輯分析儀的研究與實現
- 邏輯分析儀的應用分析
- 頻譜分析儀在天線測試中的應用 1175次閱讀
- 邏輯分析儀的使用說明 1427次閱讀
- 頻譜分析儀中的RBW和VBW詳解 4623次閱讀
- 邏輯分析儀的常見故障及原因 813次閱讀
- 邏輯分析儀的基本原理、結構組成及關鍵技術 1300次閱讀
- 使用Raspberry Pi Pico實現簡單的邏輯分析儀 1143次閱讀
- 基于FPGA器件EP1C3和接口芯片CP2102實現邏輯分析儀的設計 1509次閱讀
- 邏輯分析儀的類型及具有哪些應用特點 4724次閱讀
- 如何正確的選擇和使用邏輯分析儀 3814次閱讀
- 邏輯分析儀使用技巧 5767次閱讀
- 淺談關于功率分析儀選型的問題 3537次閱讀
- 解析邏輯分析儀的采樣原理及相關問題 4284次閱讀
- 一文了解邏輯分析儀當中的高級參數 2017次閱讀
- 什么是邏輯分析儀?邏輯分析儀的使用方法是什么?邏輯分析儀和示波器有什么區別 6215次閱讀
- 容易被忽略的邏輯分析儀探頭 2800次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費下載
- 0.00 MB | 1491次下載 | 免費
- 2單片機典型實例介紹
- 18.19 MB | 95次下載 | 1 積分
- 3S7-200PLC編程實例詳細資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關電源原理及各功能電路詳解
- 0.38 MB | 11次下載 | 免費
- 6100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 7基于單片機和 SG3525的程控開關電源設計
- 0.23 MB | 4次下載 | 免費
- 8基于AT89C2051/4051單片機編程器的實驗
- 0.11 MB | 4次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費
- 4LabView 8.0 專業版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費
- 5555集成電路應用800例(新編版)
- 0.00 MB | 33562次下載 | 免費
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費
- 8開關電源設計實例指南
- 未知 | 21539次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費
- 2protel99se軟件下載(可英文版轉中文版)
- 78.1 MB | 537793次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191183次下載 | 免費
- 7十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183277次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138039次下載 | 免費
評論
查看更多