資料介紹
一種FPGA時鐘網絡中鎖相環的實現方案:摘 要:本文闡述了用于FPGA 的可優化時鐘分配網絡功耗與面積的時鐘布線結構模型。并在時鐘分配網絡中引入數字延遲鎖相環減少時鐘偏差,探討了FPGA
時鐘網絡中鎖相環的實現方案。
關鍵字:FPGA;時鐘分配網絡;鎖相環
自產生到現在,現場可編程門陣列(FPGA)以其獨特的優點被成功應用在工業
控制、數據通信、計算機硬件等領域,也成功應用在保密通信和多種先進的武器
系統中[1,2]。我國在FPGA 的開發方面起步較晚,開發具有自主知識產權的FPGA
具有重要意義。各種應用條件要求FPGA 能夠快速進行大量數據傳輸與處理,同
時,不斷提高的工藝水平已將CMOS 電路速度提高到了一個新的層次,這要求
FPGA 的時鐘信號有更高的速度與精度。時鐘分配網絡決定了時鐘的速度與精
度,決定著數據的穩定與可靠。本文結合FPGA 的特點,在優化時鐘網絡功耗與
面積基礎上研究FPGA 內嵌時鐘鎖相電路,從整體上給出了一種FPGA 時鐘分
配網絡設計方案。
2 FPGA 的時鐘布線結構
高性能的FPGA 可用于實現一個完整的系統,系統有不同組成部分,每一部分需
要不同的時鐘,這就需要多個時鐘組成時鐘網絡。許多FPGA 允許利用通用邏輯
布線資源進行時鐘布線,但其時鐘偏差較大,一般設計中需單獨設計時鐘網絡。
另外,時鐘網絡的功耗占了FPGA 的很大一部分,設計時要先考慮功耗、面積,
嚴格設計以給FPGA 中的每個模塊提供低功耗、高速、偏差小的時鐘信號。通常
FPGA 均將時鐘信號分為全局和局部兩種,把芯片分為四個象限區域,布線時將
時鐘信號分層次布到每個區域。局部時鐘只分布在FPGA 的一個區域,可連到區
域中的每一個觸發器。全局時鐘分布于整個芯片,但不一定要連到每一個邏輯單
元中的觸發器。Altera 公司的Stratix Ⅱ系列提供了16 個全局時鐘信號,可連到
FPGA 的每一個觸發器,同時在每個象限區域提供8 個時鐘信號。同樣,Xilinx
的Virtex Ⅱ Pro 也提供了16 個全局時鐘,給每個象限區域提供8 個局部時鐘,
但其全局時鐘不直接驅動觸發器,而只驅動到每個象限的局部時鐘網。
根據現有的FPGA 的時鐘網絡,可提出一個有效的時鐘模型[3]。 模型將時鐘網
絡分為三級,第一級是從芯片外圍的時鐘源到時鐘區域中心的可編程連接,包含
全局和局部兩個平行的時鐘網絡;第二級是從區域中心時鐘信號到此區域中邏輯
塊間的可編程連接,每個區域都有這樣的網絡;第三級(圖3)是從邏輯塊時鐘
到其中邏輯單元的可編程連接。
時鐘網絡中鎖相環的實現方案。
關鍵字:FPGA;時鐘分配網絡;鎖相環
自產生到現在,現場可編程門陣列(FPGA)以其獨特的優點被成功應用在工業
控制、數據通信、計算機硬件等領域,也成功應用在保密通信和多種先進的武器
系統中[1,2]。我國在FPGA 的開發方面起步較晚,開發具有自主知識產權的FPGA
具有重要意義。各種應用條件要求FPGA 能夠快速進行大量數據傳輸與處理,同
時,不斷提高的工藝水平已將CMOS 電路速度提高到了一個新的層次,這要求
FPGA 的時鐘信號有更高的速度與精度。時鐘分配網絡決定了時鐘的速度與精
度,決定著數據的穩定與可靠。本文結合FPGA 的特點,在優化時鐘網絡功耗與
面積基礎上研究FPGA 內嵌時鐘鎖相電路,從整體上給出了一種FPGA 時鐘分
配網絡設計方案。
2 FPGA 的時鐘布線結構
高性能的FPGA 可用于實現一個完整的系統,系統有不同組成部分,每一部分需
要不同的時鐘,這就需要多個時鐘組成時鐘網絡。許多FPGA 允許利用通用邏輯
布線資源進行時鐘布線,但其時鐘偏差較大,一般設計中需單獨設計時鐘網絡。
另外,時鐘網絡的功耗占了FPGA 的很大一部分,設計時要先考慮功耗、面積,
嚴格設計以給FPGA 中的每個模塊提供低功耗、高速、偏差小的時鐘信號。通常
FPGA 均將時鐘信號分為全局和局部兩種,把芯片分為四個象限區域,布線時將
時鐘信號分層次布到每個區域。局部時鐘只分布在FPGA 的一個區域,可連到區
域中的每一個觸發器。全局時鐘分布于整個芯片,但不一定要連到每一個邏輯單
元中的觸發器。Altera 公司的Stratix Ⅱ系列提供了16 個全局時鐘信號,可連到
FPGA 的每一個觸發器,同時在每個象限區域提供8 個時鐘信號。同樣,Xilinx
的Virtex Ⅱ Pro 也提供了16 個全局時鐘,給每個象限區域提供8 個局部時鐘,
但其全局時鐘不直接驅動觸發器,而只驅動到每個象限的局部時鐘網。
根據現有的FPGA 的時鐘網絡,可提出一個有效的時鐘模型[3]。 模型將時鐘網
絡分為三級,第一級是從芯片外圍的時鐘源到時鐘區域中心的可編程連接,包含
全局和局部兩個平行的時鐘網絡;第二級是從區域中心時鐘信號到此區域中邏輯
塊間的可編程連接,每個區域都有這樣的網絡;第三級(圖3)是從邏輯塊時鐘
到其中邏輯單元的可編程連接。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 一種用MATLAB仿真鎖相環的方法簡介 31次下載
- 基于FPGA的高性能全數字鎖相環 45次下載
- 基于FPGA的寬頻帶數字鎖相環的設計與實現簡介 26次下載
- 如何使用FPGA實現高性能全數字鎖相環的設計 65次下載
- 如何使用FPGA實現高性能全數字鎖相環的設計 18次下載
- 使用FPGA實現數字鎖相環的設計資料說明 24次下載
- 詳解FPGA數字鎖相環平臺 18次下載
- 一種超高頻RFID閱讀器中的雙環鎖相環_粟恒智 3次下載
- 用FPGA實現數字鎖相環 38次下載
- 基于FPGA的數字鎖相環設計與實現 9次下載
- 一種載波同步鎖相環設計方案
- 基于FPGA的自適應鎖相環設計
- FPGA時鐘分配網絡設計技術
- 一種基于FPGA實現的全數字鎖相環
- 基于FPGA的全數字鎖相環設計
- 簡述鎖相環的基本結構 247次閱讀
- 鎖相環的基本原理和主要作用 2276次閱讀
- 硬件電路設計之鎖相環電路設計 1991次閱讀
- 鎖相環的構成和工作原理講解 2896次閱讀
- 鎖相環電路設計的解決方案 鎖相環的基本構成和主要應用 1102次閱讀
- 鎖相環原理與公式講解 8294次閱讀
- 鎖相環PLL的基礎知識 4648次閱讀
- 一文了解鎖相環原理及工作方式 1757次閱讀
- 如何實現高性能的鎖相環(PLL)設計 3657次閱讀
- 關于2.4 GHz的低噪聲亞采樣鎖相環設計 9570次閱讀
- 鎖相環PLL的電路原理以及基本構成 4.7w次閱讀
- 鎖相環在調制和解調中的應用及概念解析 1.4w次閱讀
- 鎖相環的作用是什么_鎖相環的主要作用_什么是鎖相環 3.5w次閱讀
- 鎖相環實現倍頻的原理是什么?鎖相環的組成及倍頻的三種方法解析 4.6w次閱讀
- 一種新型帶寬自適應全數字鎖相環的設計方案 2793次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費下載
- 0.00 MB | 1491次下載 | 免費
- 2單片機典型實例介紹
- 18.19 MB | 95次下載 | 1 積分
- 3S7-200PLC編程實例詳細資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關電源原理及各功能電路詳解
- 0.38 MB | 11次下載 | 免費
- 6100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 7基于單片機和 SG3525的程控開關電源設計
- 0.23 MB | 4次下載 | 免費
- 8基于AT89C2051/4051單片機編程器的實驗
- 0.11 MB | 4次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費
- 4LabView 8.0 專業版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費
- 5555集成電路應用800例(新編版)
- 0.00 MB | 33562次下載 | 免費
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費
- 8開關電源設計實例指南
- 未知 | 21539次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費
- 2protel99se軟件下載(可英文版轉中文版)
- 78.1 MB | 537793次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191183次下載 | 免費
- 7十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183277次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138039次下載 | 免費
評論
查看更多