滿足這個(gè)需求。 這個(gè)時(shí)候就需要我們的超低壓差LDO(NMOS構(gòu)成)來完成這個(gè)艱巨的任務(wù)了。 在了解超低壓差LDO和傳統(tǒng)LDO的區(qū)別前,我們先簡單了解一下PMOS和NMOS的特性差異:NMOS使用的載流子是電子,而PMOS采用的載流子是空穴,就這導(dǎo)致在相同的工藝尺寸下,NMOS的導(dǎo)通電阻更小,
2023-08-28 09:45:37713 在本文中,我們將介紹低壓差 (LDO) 穩(wěn)壓器中噪聲和電源抑制比 (PSRR) 的影響。讓我們簡單討論一下什么是 LDO。
2024-03-15 17:12:08638 36V LDO,低壓差,輸出保護(hù)ZCC2203替代SGM2203
2019-09-23 14:24:15
FPGA使用的電源類型有哪些? FPGA電源要求輸出電壓范圍從1.2V到5V,輸出電流范圍從數(shù)十毫安到數(shù)安培。可用三種電源:低壓差(LDO)線性穩(wěn)壓器、開關(guān)式DC-DC穩(wěn)壓器和開關(guān)式電源模塊。最終
2012-02-24 11:42:19
各位FPGA設(shè)計(jì)大賽參賽者注意了:小編這里幫大家解釋一下設(shè)計(jì)方案提交規(guī)則和活動(dòng)時(shí)間安排
自4月23日比賽開始,參賽者報(bào)名之后即可提交設(shè)計(jì)方案。設(shè)計(jì)方案提交的截止日期是活動(dòng)結(jié)束,暨設(shè)計(jì)方案評(píng)選的最后
2012-05-04 10:27:46
LDO是什么意思?LDO低壓差穩(wěn)壓器與DCDC直流電壓轉(zhuǎn)換器有哪些區(qū)別呢?
2021-11-04 07:30:32
輸出電壓的LDO(低壓降)穩(wěn)壓器通常使用功率晶體管(也稱為傳遞設(shè)備)作為PNP。這種晶體管允許飽和,所以穩(wěn)壓器可以有一個(gè)非常低的壓降電壓,通常為200mV左右;與之相比,使用NPN復(fù)合電源晶體管的傳統(tǒng)
2012-12-25 10:35:55
LDO是一種微功耗的低壓差線性穩(wěn)壓器,它通常具有極低的自有噪聲和較高的電源抑制比PSRR(PowerSupplyRejectionRatio)。 LDO是新一代的集成電路穩(wěn)壓器,它與三端穩(wěn)壓器最大
2016-11-07 17:56:06
LDO是什么?LDO低壓差線性穩(wěn)壓器的電路原理是什么?
2021-10-25 07:56:18
LDO簡述原理低壓差線性穩(wěn)壓器的主要參數(shù)LDO與DC/DC對(duì)比
2021-02-24 06:35:12
在采用MCU/DSP/FPGA設(shè)計(jì)的控制系統(tǒng)中,低壓輸入級(jí)(一般在12V以下),輸出5V/3.3V/1.8V/1.5V/1.2V的電路中,常用的電源芯片是BUCK(降壓型)開關(guān)穩(wěn)壓器和LDO
2018-10-23 16:26:23
在采用MCU/DSP/FPGA設(shè)計(jì)的控制系統(tǒng)中,低壓輸入級(jí)(一般在12V以下),輸出5V/3.3V/1.8V/1.5V/1.2V的電路中,常用的電源芯片是BUCK(降壓型)開關(guān)穩(wěn)壓器和LDO(低壓差
2018-07-04 09:40:53
需電感和濾波電容;但該類電源控制器的輸出紋波和開關(guān)噪聲較大、成本相對(duì)較高。 2.LDO:低壓差線性穩(wěn)壓器的突出優(yōu)點(diǎn)是具有最低的成本,最低的噪聲和最低的靜態(tài)電流。它的外圍器件也很少,通常只有一兩個(gè)旁路
2017-03-03 14:03:39
低壓差線性穩(wěn)壓器(LDO)在開關(guān)電源中的應(yīng)用
2019-05-28 11:21:50
有個(gè)板子需要用到低壓差LDO,原來的元件上絲印75120,是個(gè)12V輸出的LDO,壓差在150mv左右。SOT89封裝,1腳輸出,2腳GND,3腳輸入。麻煩大家?guī)兔﹁b定一下型號(hào),或者提供一個(gè)替代型號(hào)。謝謝
2022-06-04 22:25:08
LDO(低壓差)型線性穩(wěn)壓器由于具有結(jié)構(gòu)簡單、成本低廉、低噪聲、小尺寸等特點(diǎn),在便攜式電子產(chǎn)品中獲得了廣泛應(yīng)用。 在便攜式電子產(chǎn)品中,電源效率越高意味著電池使用時(shí)間越長,而線性穩(wěn)壓器效率=輸出電壓
2018-10-24 09:40:38
其紋波,達(dá)不到使用要求。)LDO的低壓差和小電流是其本身特性決定的嗎?有沒有一種大壓差,高輸出電流,并且體積有優(yōu)勢(shì)的線性電源呢?
2024-01-08 08:01:59
本文介紹了低壓差線性穩(wěn)壓器(LDO)的基本原理及選用原則,并將其應(yīng)用于開關(guān)電源設(shè)計(jì)之中。這種設(shè)計(jì)方案簡化了開關(guān)電源的多路輸出設(shè)計(jì),減小了負(fù)載調(diào)整率,有效地抑制了電磁干擾(EMI),并加強(qiáng)了開關(guān)電源的過流保護(hù)功能。
2021-04-13 06:47:16
LDO低壓差線性穩(wěn)壓器相對(duì)于傳統(tǒng)的線性穩(wěn)壓器來說的,傳統(tǒng)的線性穩(wěn)壓器,例如78XX系列的芯片要求輸入電壓要比輸出電壓高2-3V以上,否則不能正常工作,但是在一些5V-3.3V的電路里,壓差只有1.7V,顯然傳統(tǒng)的穩(wěn)壓器并不能滿足。針對(duì)這種情況才有了LDO類的電源轉(zhuǎn)換芯片。...
2021-11-15 07:43:56
LDO是low dropout regulator,意為低壓差線性穩(wěn)壓器,是相對(duì)于傳統(tǒng)的線性穩(wěn)壓器來說的。傳統(tǒng)的線性穩(wěn)壓器,如78xx系列的芯片都要求輸入電壓要比輸出電壓高出2v~3V以上,否則
2021-11-16 08:50:30
了設(shè)計(jì)的正確性。 圖7輸出電壓隨輸入電壓的變化( IO = 300mA) 4總結(jié) 本方案分析討論了低壓差線性穩(wěn)壓器的設(shè)計(jì)方案及工作特性,并給出了關(guān)鍵模塊的電路設(shè)計(jì)圖,HSPICE的模擬結(jié)果驗(yàn)證了電路具有良好特性,該電路采用標(biāo)準(zhǔn)CMOS工藝實(shí)現(xiàn),具有較高的實(shí)用價(jià)值。
2018-11-29 11:17:19
的。所以我們經(jīng)常會(huì)用到LDO(低壓差線性穩(wěn)壓器)設(shè)計(jì)出不同電壓來滿足不同器件的電壓需要。一般來說,LDO(低壓差線性穩(wěn)壓器)的使用是非常簡單的,一進(jìn)一出,前后各一個(gè)濾波電容就完事了。LDO基礎(chǔ)...
2021-11-11 06:02:42
靜態(tài)電流等特點(diǎn),隨著集成度的提高,許多新型DC-DC轉(zhuǎn)換器的外圍電路僅需電感和濾波電容;但該類電源控制器的輸出紋波和開關(guān)噪聲較大、成本相對(duì)較高。2、LDO:低壓差線性穩(wěn)壓器的突出優(yōu)點(diǎn)是具有最低的成本
2018-10-12 16:32:33
低壓差LDO線性穩(wěn)壓器MAX15027資料下載內(nèi)容包括:MAX15027引腳功能MAX15027內(nèi)部方框圖MAX15027典型應(yīng)用電路MAX15027極限參數(shù)
2021-03-26 06:07:01
低壓差LDO線性穩(wěn)壓器MAX15028資料下載內(nèi)容包括:MAX15028引腳功能MAX15028內(nèi)部方框圖MAX15028極限參數(shù)MAX15028典型應(yīng)用電路
2021-03-31 06:05:48
低壓差LDO線性調(diào)節(jié)器TPS79285資料下載內(nèi)容包括:TPS79285引腳功能TPS79285內(nèi)部方框圖
2021-03-25 06:27:22
低壓差LDO線性調(diào)節(jié)器TPS79901資料下載內(nèi)容包括:TPS79901引腳功能TPS79901內(nèi)部方框圖
2021-03-25 08:01:02
低壓差LDO線性調(diào)節(jié)器TPS79915資料下載內(nèi)容主要介紹了:TPS79915引腳功能TPS79915內(nèi)部方框圖
2021-03-24 07:10:21
低壓差LDO線性調(diào)節(jié)器TPS79916資料下載內(nèi)容包括:TPS79916引腳功能TPS79916內(nèi)部方框圖
2021-03-25 07:45:22
低壓差LDO線性調(diào)節(jié)器TPS79918資料下載內(nèi)容包括:TPS79918引腳功能TPS79918內(nèi)部方框圖
2021-03-25 06:07:04
低壓差LDO線性調(diào)節(jié)器TPS79925資料下載內(nèi)容主要介紹了:TPS79925引腳功能TPS79925內(nèi)部方框圖
2021-03-24 06:48:15
低壓差LDO線性調(diào)節(jié)器TPS79927資料下載內(nèi)容包括:TPS79927引腳功能TPS79927內(nèi)部方框圖
2021-03-24 06:35:07
低壓差LDO線性調(diào)節(jié)器TPS79928資料下載內(nèi)容包括:TPS79928引腳功能TPS79928內(nèi)部方框圖
2021-03-24 06:53:47
概述:TPS79929是一款低壓差(LDO)線性調(diào)節(jié)器為新的Intel Strata Flash嵌入式存儲(chǔ)器(P30)提供了所需性能。它具有高(大于66dB)電源電壓抑制比(PSRR)、低噪聲、快起動(dòng)和極好的線
2021-04-06 08:51:00
概述:TPS79932是一款低壓差(LDO)線性調(diào)節(jié)器為新的Intel Strata Flash嵌入式存儲(chǔ)器(P30)提供了所需性能。它具有高(大于66dB)電源電壓抑制比(PSRR)、低噪聲、快起動(dòng)和極好的線...
2021-04-12 07:38:16
低壓差LDO線性調(diào)節(jié)器TPS79933資料下載內(nèi)容包括:TPS79933引腳功能TPS79933內(nèi)部方框圖
2021-03-25 06:58:42
低壓差穩(wěn)壓電源LDO芯片設(shè)計(jì)(1)本文摘自延路的筆記原創(chuàng):Yan 路延延路的筆記 延路的筆記微信號(hào)功能介紹澳門大學(xué)Dr. 路的個(gè)人筆記分享。 研究方向:無線能量傳輸、電源管理芯片設(shè)計(jì)。4月9日這是本
2019-09-19 09:05:04
所要求的供電電流和功耗指標(biāo),采用開關(guān)模式降壓轉(zhuǎn)換技術(shù)從8.5V產(chǎn)生較低的電源,而對(duì)于RF級(jí)的7.5V電源則大多采用 低壓差線性穩(wěn)壓器(LDO)實(shí)現(xiàn),以滿足射頻電路的低噪聲要求。 線性穩(wěn)壓器會(huì)根據(jù)輸出
2019-06-19 06:23:03
穩(wěn)壓器用于提供一種不隨負(fù)載阻抗、輸入電壓、溫度和時(shí)間變化而變化穩(wěn)定的電源電壓。低壓差穩(wěn)壓器因其能夠在電源電壓(輸入端)與負(fù)載電壓(輸出端)之間保持微小壓差而著稱。例如,如果鋰電池電壓從4.2 V(全
2019-05-24 07:02:56
LDO即low dropout regulator,是一種低壓差線性穩(wěn)壓器。這是相對(duì)于傳統(tǒng)的線性穩(wěn)壓器來說的。LDO 適用于低效率;小電流領(lǐng)域;因此也決定成品產(chǎn)品的定位;以下為產(chǎn)品特性;?簡單易用
2019-09-23 09:05:03
的輸出電壓。1.其四大要素為:壓差Dropout、噪音Noise、電源抑制比(PSRR)、靜態(tài)電流Iq2.主要構(gòu)成: 啟動(dòng)電路、恒流源偏置單元、使能電路、調(diào)整元件、基準(zhǔn)源、誤差放大器、反饋電阻網(wǎng)絡(luò)和保護(hù)電路等。圖1LDO基本電路*3、工作原理LDO基本電路由串聯(lián)調(diào)整管VT、取樣電阻R1和R2
2021-11-15 07:15:54
通常在2.8V與3.3V之間,而其它電壓軌通常需要介于1.2V與1.8V之間的更低電壓。低壓電壓軌對(duì)于電源紋波更加敏感;因此高PSRR LDO更受青睞。如圖3所示,LP5907-Q1提供高紋波抑制。圖3
2018-09-03 15:31:47
1.低壓差線性穩(wěn)壓器低壓差線性穩(wěn)壓器是新一代的集成電路穩(wěn)壓器,它與三端穩(wěn)壓器最大的不同點(diǎn)在于,低壓差線性穩(wěn)壓器(ldo)是一個(gè)自耗很低的微型片上系統(tǒng)(soc)。它可用于電流主通道控制,芯...
2021-11-15 08:59:28
;MicroPower LDO是一種微功耗的低壓差線性穩(wěn)壓器,它具有極低的自有噪音和較高的電源紋波抑制(PSRR),具有快捷的使能控制功能,給它一個(gè)高(或者低)的電平可使它進(jìn)入工作狀態(tài)或睡眠狀態(tài),具有最好的性能/功率
2011-07-12 22:03:02
這是spx3819 LDO(低壓差線性穩(wěn)壓器)的datasheet上的一句話,請(qǐng)問它的意思是 輸入壓與輸出電壓的差 必須大于1v嗎?
2017-09-21 19:22:28
概述:ADP7102是一款CMOS、低壓差線性調(diào)節(jié)器,采用3.3 V至20 V電源供電,最大輸出電流為300 mA。這款高輸入電壓LDO適用于調(diào)節(jié)19 V至1.22 V供電的高性能模擬和混合信號(hào)電路。
2021-04-12 07:55:08
概述:ADP7104是一款CMOS、低壓差線性調(diào)節(jié)器,采用3.3 V至20 V電源供電,最大輸出電流為500 mA。這款高輸入電壓LDO適用于調(diào)節(jié)19 V至1.22 V供電的高性能模擬和混合信號(hào)電路。
2021-04-07 07:04:59
在從電源(無論是交流線路還是電池)到電子負(fù)載的長電路中,低壓差(LDO)線性穩(wěn)壓器通常需要覆蓋“最后一英里”。在這里,噪聲開關(guān)調(diào)節(jié)器不得不支持安靜的LDO來為關(guān)鍵的電子負(fù)載供電。靈活的LDO(圖1
2019-01-17 19:22:05
Step-Down ControllerBD50GA3WEFJ-E2低壓差電壓控制器 LDO Reg Pos 5.0V 0.3AAP7176BSP-13低壓差電壓控制器 3A ULTRA LDO
2018-07-13 14:59:05
電源方案選擇LDO與DC/DC
2021-03-04 07:24:27
順序TLV62565 降壓轉(zhuǎn)換器提供 3.3 伏電源,而 TLV62080 提供 1.1 伏電源。兩個(gè) TLV702xx 低壓差穩(wěn)壓器 (LDO) 提供 1.5V 和 1.8V 電源。TLV803M
2018-10-10 09:35:56
描述PMP9357 參考設(shè)計(jì)是 Altera Arria V 系列 FPGA 的完整電源解決方案。此設(shè)計(jì)使用多個(gè) TPS54620 同步降壓轉(zhuǎn)換器、多個(gè) LDO 和一個(gè) DDR 終端穩(wěn)壓器提供為
2018-09-12 09:08:24
設(shè)計(jì)解決方案43-Altera低壓FPGA的高性能開關(guān)模式電源解決方案
2019-08-09 07:04:51
相對(duì)較高。 2.LDO:低壓差線性穩(wěn)壓器的突出優(yōu)點(diǎn)是具有最低的成本,最低的噪聲和最低的靜態(tài)電流。它的外圍器件也很少,通常只有一兩個(gè)旁路電容。新型LDO可達(dá)到以下指標(biāo):30μV 輸出噪聲、60dB PSRR、6μA
2018-10-23 16:10:19
、LDO:低壓差線性穩(wěn)壓器的突出優(yōu)點(diǎn)是具有最低的成本,最低的噪聲和最低的靜態(tài)電流。它的外圍器件也很少,通常只有一兩個(gè)旁路電容。新型LDO可達(dá)到以下指標(biāo):30μV輸出噪聲、60dBPSRR、6μA靜態(tài)電流
2018-10-11 15:58:26
PFC (功率)變換 LDO(線性穩(wěn)壓器)* 阻抗匹配 == 耦合電路1 LDO低壓差線性穩(wěn)壓器(限流過熱保護(hù))2 PWM方波發(fā)生器占空比 D = τ (tao) \ T(周期)調(diào)制深度3 SPWM音頻/全波整流后的正弦波信號(hào)(脈寬調(diào)整)4 PFC功率因數(shù)校正
2022-03-02 07:40:37
1、方案名稱:RGB低壓球泡燈平均電流12-40V汽車大燈電源IC方案低壓差 2、品牌:惠海半導(dǎo)體 3、方案特點(diǎn): H50XX是一款高 平均電流檢測(cè)降壓恒流電源芯片。 H50XX通過一個(gè)外接電阻設(shè)定
2020-10-28 15:18:34
描述該參考設(shè)計(jì)采用多種 TPS54325 和其他 TI 電源器件,是適用于 Xilinx Zynq FPGA 的全套電源解決方案。輸入電壓達(dá)到 12V 后,該參考解決方案可提供 Zynq FPGA
2018-09-11 09:14:38
和最小值之差7.電源抑制比(PSSR)LDO的輸入源往往許多干擾信號(hào)存在。PSRR反映了LDO對(duì)于這些干擾信號(hào)的抑制能力。三、LDO的典型應(yīng)用低壓差線性穩(wěn)壓器的典型應(yīng)用如圖3-1所示。圖3-1(a)所示
2020-06-10 07:51:13
什么低壓降(LDO)穩(wěn)壓器? 穩(wěn)壓器在想要從不穩(wěn)定或可變的電源中獲得穩(wěn)定電源電壓的應(yīng)用至關(guān)重要。這類電源包括逐漸放電式的電池或整流后的交流電壓等。而對(duì)開關(guān)穩(wěn)壓器產(chǎn)生的噪聲或殘留交流紋波較敏感的應(yīng)用,包括射頻收發(fā)器、Wi-Fi模塊和光學(xué)圖像傳感器,采用線性穩(wěn)壓器來可最大限度地減少整個(gè)系統(tǒng)的錯(cuò)誤和誤差。
2019-07-30 06:11:43
分享一款不錯(cuò)的采用FPGA的集群通信移動(dòng)終端設(shè)計(jì)方案
2021-05-25 06:32:04
本文以星載測(cè)控系統(tǒng)為背景,提出了一種基于 Actel Flash FPGA的高可靠設(shè)計(jì)方案。采用不易發(fā)生單粒子翻轉(zhuǎn)的 flash FPGA芯片,結(jié)合 FPGA內(nèi)部的改進(jìn)型三模冗余、分區(qū)設(shè)計(jì)和降級(jí)重構(gòu),實(shí)現(xiàn)了高實(shí)時(shí)、高可靠的系統(tǒng)。
2021-05-10 06:58:47
耐輻射低壓降穩(wěn)壓器 (LDO) 是許多航天級(jí)子系統(tǒng)(包括現(xiàn)場(chǎng)可編程門陣列 (FPGA)、數(shù)據(jù)轉(zhuǎn)換器和模擬電路)的重要電源元件。LDO 有助于確保為性能取決于干凈輸入的元件提供穩(wěn)定的低噪聲和低紋波電源
2022-11-03 08:23:55
基于KeyStone架構(gòu)的DSP電源設(shè)計(jì)方案電源硬件電路設(shè)計(jì)與計(jì)算
2021-02-04 06:48:30
用大電流 LDO 為 FPGA 供電需要低噪聲、低壓差和快速瞬態(tài)響應(yīng)
2019-06-19 12:21:43
多種負(fù)電源軌的設(shè)計(jì)方案
2021-03-11 07:04:30
如何采用低壓(3 V)電源供電的高壓(30 V) DAC產(chǎn)生用于天線和濾波器的調(diào)諧信號(hào)?
2021-05-26 06:28:36
本文介紹了采用Xilinx公司的Spartan-3 FPGA實(shí)現(xiàn)通用視頻采集系統(tǒng)的設(shè)計(jì)方案。
2021-06-08 06:34:30
、靜態(tài)電流、接地電流、關(guān)斷電流、效率、直流輸入電壓和負(fù)載調(diào)整率、輸入電壓和負(fù)載瞬態(tài)響應(yīng)、電源抑制比(PSRR)、輸出噪聲和精度。同時(shí),為了方便理解,文中采用了示例和插圖。設(shè)計(jì)過程中通常到后期才會(huì)進(jìn)行LDO選型,并且很少進(jìn)行分析。如何根據(jù)系統(tǒng)要求挑選最佳的低壓差穩(wěn)壓器(LDO)?
2019-01-12 14:36:47
低壓差穩(wěn)壓器(LDO)看似簡單,但可提供重要功能,例如將負(fù)載與不干凈的電源隔離開來或者構(gòu)建低噪聲電源來為敏感電路供電。本簡短教程介紹了一些常用的LDO 相關(guān)術(shù)語,以及一些基本概念,如壓差、裕量電壓
2021-11-15 07:38:55
[探析低壓差穩(wěn)壓器(1): LDO介紹]
電源管理芯片市場(chǎng)需求成長
電源管理芯片主要包括有AC/DC(交流轉(zhuǎn)直流)、DC/DC(直流轉(zhuǎn)直流)、驅(qū)動(dòng)IC、保護(hù)芯片、 LDO(低壓差穩(wěn)壓器) 、負(fù)載開關(guān)
2023-05-22 13:48:07
探析電源管理IC低壓差穩(wěn)壓器(4): LDO 選型終極大補(bǔ)帖
接續(xù)前文 <探析電源管理IC低壓差穩(wěn)壓器(3): LDO選型指南>,已完成基本選型介紹,以下提供其他規(guī)格
2023-06-05 14:01:27
探析電源管理IC低壓差穩(wěn)壓器(3): LDO選型指南
接續(xù)前文(探析低壓差穩(wěn)壓器(2): 才知道! 原來LDO要這樣選!),繼續(xù)為您介紹如何選擇LDO.
LDO選型指南 (續(xù))
3. 線性度
線性
2023-05-29 12:45:44
:LDO 電源的典型布局結(jié)論。可能存在芯片尺寸小于1x1 毫米的其它LDO,但是不可能找到能提供150mA 電流、具有更小總體解決方案尺寸的LDO。而且它不僅尺寸更小,同樣也是成本更低的解決方案。電源
2018-09-14 14:51:08
求一種基于超低壓差CMOS線性穩(wěn)壓器的設(shè)計(jì)方案
2021-04-20 06:08:11
求一種低壓低功耗CMOS電流反饋運(yùn)算放大器設(shè)計(jì)方案
2021-04-25 08:27:09
Linear Regulator )。2.LDO介紹低壓差線性穩(wěn)壓器也存在壓差,具有線性電源的優(yōu)點(diǎn)和缺點(diǎn)。其轉(zhuǎn)換效率近似等于輸出電壓除以輸入電壓的值。例如,如果一個(gè)LDO輸入電源是3.6V,在電流為
2019-09-17 09:05:03
低壓差穩(wěn)壓器(LDO)看似簡單,但可提供重要功能,例如將負(fù)載與不干凈的電源隔離開來或者構(gòu)建低噪聲電源來為敏感電路供電。本簡短教程介紹了一些常用的LDO 相關(guān)術(shù)語,以及一些基本概念,如壓差、裕量電壓
2019-10-18 08:30:00
描述該參考設(shè)計(jì)采用多種 TPS54325 和其他 TI 電源器件,是適用于 Xilinx Zynq FPGA 的全套電源解決方案。輸入電壓達(dá)到 12V 后,該參考解決方案可提供 Zynq FPGA
2015-04-14 09:46:41
電容降壓式電源原理圖設(shè)計(jì)方案將交流市電轉(zhuǎn)換為低壓直流的常規(guī)方法是采用變壓器降壓后再整流濾波,當(dāng)受體積和成本等因素的限制時(shí),最簡單實(shí)用的方法就是采用電容降壓式電源。[hide][/hide]
2009-12-17 10:20:07
`描述此電源拓?fù)淠軌蛲ㄟ^兩個(gè)并聯(lián)工作的 LDO 提供 6A 電流。此解決方案在兩個(gè) TPS74401 之間均勻提供電流,每個(gè)能夠提供 3A 電流。此設(shè)計(jì)可提供的電流高于通常使用單個(gè) LDO 能夠提供
2015-05-11 16:43:23
其紋波,達(dá)不到使用要求。)LDO的低壓差和小電流是其本身特性決定的嗎?有沒有一種大壓差,高輸出電流,并且體積有優(yōu)勢(shì)的線性電源呢?
2018-08-22 07:51:26
采用FPGA的嵌入式系統(tǒng)設(shè)計(jì)方案
可編程片上系統(tǒng)設(shè)計(jì)是一個(gè)嶄新的、富有生機(jī)的嵌入式系統(tǒng)設(shè)計(jì)技術(shù)研究方向。本文在闡述可編程邏輯器件特點(diǎn)及其發(fā)展趨勢(shì)的
2010-03-22 11:21:4916 采用FPGA技術(shù)的智能導(dǎo)盲犬設(shè)計(jì)方案
眾所周知眼晴是“心靈之窗”,而對(duì)于突然失去或從未擁有過“心靈之窗”的盲人來說,生活上的困難與心理上
2010-03-22 09:40:28869 采用VC++程序的FPGA重配置設(shè)計(jì)方案利用現(xiàn)場(chǎng)可編程邏輯器件FPGA的多次可編程配置特點(diǎn),通過重新下載存儲(chǔ)于存儲(chǔ)器的不同系統(tǒng)數(shù)據(jù)
2010-04-14 15:14:57580 以Xilinx 的FPGA 為例,介紹了FPGA 開發(fā)系統(tǒng)的電源要求和功耗,并給出了采用線性低壓降(LDO )穩(wěn)壓器,DC/DC 調(diào)整器,DC/DC 控制器和電源模塊等幾種電源解決方案
2020-10-21 15:18:006 本文將聚焦“低壓降”的含義,并介紹安森美半導(dǎo)體低壓降和極低壓降值的LDO產(chǎn)品和方案。您的應(yīng)用需要低壓降的LDO嗎?我們將講解壓降的含義,如何測(cè)量以及具有標(biāo)準(zhǔn)壓降和極低壓降的LDO之間的差異。
2020-11-23 09:27:083516 分現(xiàn)實(shí)中的電源抑制比(PSRR) - 第四部分
本文章繼續(xù)此系列,將聚焦“低壓降”的含義,并介紹安森美半導(dǎo)體低壓降和極低壓降值的LDO產(chǎn)品和方案。您的應(yīng)用需要低壓降的LDO嗎?我們將講解壓降的含義,...
2022-02-10 10:08:151135 設(shè)計(jì)解決方案43-Altera低壓FPGA的高性能開關(guān)模式電源解決方案
2021-04-30 11:55:187 線性低壓差(LDO)穩(wěn)壓器解決方案
2021-05-09 15:09:2822 FPGA需要3.3V、2.5V和1.2V方案1:選用LINEAR:LT1083/84/85LDO(低壓差線性穩(wěn)壓器)LT1083:output current 7.5ALT1084:output
2021-11-06 12:06:0210
評(píng)論
查看更多