色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

淺析FPGA設計中常犯的錯誤

lPCU_elecfans ? 來源:未知 ? 作者:胡薇 ? 2018-09-15 09:37 ? 次閱讀

FPGA的用處比我們平時想象的用處更廣泛,原因在于其中集成的模塊種類更多,而不僅僅是原來的簡單邏輯單元(LE)。

現在的FPGA不僅包含以前的LE,RAM也更大更快更靈活,管教IOB也更加的復雜,支持的IO類型也更多,而且內部還集成了一些特殊功能單元,包括:

DSP:實際上就是乘加器,FPGA內部可以集成多個乘加器,而一般的DSP芯片往往每個core只有一個。換言之,FPGA可以更容易實現多個DSP core功能。在某些需要大量乘加計算的場合,往往多個乘加器并行工作的速度可以遠遠超過一個高速乘加器。

SERDES:高速串行接口。將來PCI-E、XAUI、HT、S-ATA等高速串行接口會越來越多。有了SERDES模塊,FPGA可以很容易將這些高速串行接口集成進來,無需再購買專門的接口芯片。

CPUcore:分為2種,軟core和硬core.軟core是用邏輯代碼寫的CPU模塊,可以在任何資源足夠的FPGA中實現,使用非常靈活。而且在大容量的FPGA中還可以集成多個軟core,實現多核并行處理。硬core是在特定的FPGA內部做好的CPU core,優點是速度快、性能好,缺點是不夠靈活。

不過,FPGA還是有缺點。對于某些高主頻的應用,FPGA就無能為力了。現在雖然理論上FPGA可以支持的500MHz,但在實際設計中,往往200MHz以上工作頻率就很難實現了。

FPGA設計要點之一:時鐘

對于FPGA來說,要盡可能避免異步設計,盡可能采用同步設計。

同步設計的第一個關鍵,也是關鍵中的關鍵,就是時鐘樹。

一個糟糕的時鐘樹,對FPGA設計來說,是一場無法彌補的災難,是一個沒有打好地基的大樓,崩潰是必然的。

具體一些的設計細則:

1)盡可能采用單一時鐘;

2)如果有多個時鐘域,一定要仔細劃分,千萬小心;

3)跨時鐘域的信號一定要做同步處理。對于控制信號,可以

采用雙采樣;對于數據信號,可以采用異步fifo.需要注意的是,異步fifo不是萬能的,一個異步fifo也只能解決一定范圍內的頻差問題。

4)盡可能將FPGA內部的PLL、DLL利用起來,這會給你的設計帶來大量的好處。

5)對于特殊的IO接口,需要仔細計算Tsu、Tco、Th,并利用PLL、DLL、DDIO、管腳可設置的delay等多種工具來實現。簡單對管腳進行Tsu、Tco、Th的約束往往是不行的。

可能說的不是很確切。這里的時鐘樹實際上泛指時鐘方案,主要是時鐘域和PLL等的規劃,一般情況下不牽扯到走線時延的詳細計算(一般都走全局時鐘網絡和局部時鐘網絡,時延固定),和ASIC中的時鐘樹不一樣。對于ASIC,就必須對時鐘網絡的設計、布線、時延計算進行仔細的分析計算才行。

FPGA設計要點之二:FSM

FSM:有限狀態機。這個可以說時邏輯設計的基礎。幾乎稍微大一點的邏輯設計,幾乎都能看得到FSM.

FSM分為moore型和merly型,moore型的狀態遷移和變量無關,merly型則有關。實際使用中大部分都采用merly型。

FSM通常有2種寫法:單進程、雙進程。

初學者往往喜歡單進程寫法,格式如下:

簡單的說,單進程FSM就是把所有的同步、異步處理都放入一個always中。

優點:

1)看起來比較簡單明了,寫起來也不用在每個case分支或者if分支中寫全對各個信號和狀態信號的處理。也可以簡單在其中加入一些計數器進行計數處理。

2)所有的輸出信號都已經是經過D觸發器鎖存了。

缺點:

1)優化效果不佳。由于同步、異步放在一起,編譯器一般對異步邏輯的優化效果最好。單進程FSM把同步、異步混雜在一起的結果就是導致編譯器優化效果差,往往導致邏輯速度慢、資源消耗多。

2)某些時候需要更快的信號輸出,不必經過D觸發器鎖存,這時單進程FSM的處理就比較麻煩了。

雙進程FSM,格式如下:

從上面可以看到,同步處理和異步處理分別放到2個always中。其中FSM狀態變量也采用2個來進行控制。雙進程FSM的原理我這里就不多說了,在很多邏輯設計書中都有介紹。這里描述起來太費勁。

優點:

1)編譯器優化效果明顯,可以得到很理想的速度和資源占用率。

2)所有的輸出信號(除了FSM_status_current)都是組合輸出的,比單進程FSM快。

缺點:

1)所有的輸出信號(除了FSM_status_current)都是組合輸出的,在某些場合需要額外寫代碼來進行鎖存。

2)在異步處理的always中,所有的if、case分支必須把所有的輸出信號都賦值,而且不能出現在FSM中的輸出信號回送賦值給本FSM中的其他信號的情況,否則會出現 latch.

latch會導致如下問題:

1)功能仿真結果和后仿不符;

2)出現無法測試的邏輯;

3)邏輯工作不穩定,特別是latch部分對毛刺異常敏感;

4)某些及其特殊的情況下,如果出現正反饋,可能會導致災難性的后果。

這不是恐嚇也不是開玩笑,我就親眼見過一個小伙把他做的邏輯加載上去后,整個FPGA給炸飛了。后來懷疑可能是出現正反饋導致高頻振蕩,最后導致芯片過熱炸掉(這個FPGA芯片沒有安裝散熱片)。

FPGA設計要點之三:latch

首先回答一下:

1)stateCAD沒有用過,不過我感覺用這個東東在構建大的系統的時候似乎不是很方便。也許用systemC或者systemVerilog更好一些。

2)同步、異步的叫法是我所在公司的習慣叫法,不太對,不過已經習慣了,呵呵。

這次講一下latch.

latch的危害已經說過了,這里不再多說,關鍵講一下如何避免。

1)在組合邏輯進程中,if語句一定要有else!并且所有的信號都要在if的所有分支中被賦值。

另外需要注意,下面也會產生latch.也就是說在組合邏輯進程中不能出現自己賦值給自己或者間接出現自己賦值給自己的情況。

但如果是時序邏輯進程,則不存在該問題。

2)case語句的default一定不能少!

原因和if語句相同,這里不再多說了。

需要提醒的是,在時序邏輯進程中,default語句也一定要加上,這是一個很好的習慣。

3)組合邏輯進程敏感變量不能少也不能多。

這個問題倒不是太大,verilog2001語法中可以直接用 * 搞定了。

順便提一句,latch有弊就一定有利。在FPGA的LE中,總存在一個latch和一個D觸發器,在支持DDR的IOE(IOB)中也存在著一個latch來實現DDIO.不過在我們平時的設計中,對latch還是要盡可能的敬而遠之。

FPGA設計要點之四:邏輯仿真

仿真是FPGA設計中必不可少的一步。沒有仿真,就沒有一切。

仿真是一個單調而繁瑣的工作,很容易讓人產生放棄或者偷工減料的念頭。這時一定要挺住!

仿真分為單元仿真、集成仿真、系統仿真。

單元仿真:針對每一個最小基本模塊的仿真。單元仿真要求代碼行覆蓋率、條件分支覆蓋率、表達式覆蓋率必須達到100%!這三種覆蓋率都可以通過MODELSIM來查看,不過需要在編譯該模塊時要在Compile option中設置好。

集成仿真:將多個大模塊合在一起進行仿真。覆蓋率要求盡量高。

系統仿真:將整個硬件系統合在一起進行仿真。此時整個仿真平臺包含了邏輯周邊芯片接口的仿真模型,以及BFM、Testbench等。系統仿真需要根據被仿真邏輯的功能、性能需求仔細設計仿真測試例和仿真測試平臺。系統仿真是邏輯設計的一個大分支,是一門需要專門學習的學科。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21759

    瀏覽量

    604306
  • cpu
    cpu
    +關注

    關注

    68

    文章

    10879

    瀏覽量

    212201

原文標題:FPGA設計常犯錯誤大全,你中招了嗎?

文章出處:【微信號:elecfans,微信公眾號:電子發燒友網】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    關于C語言編程時常犯錯誤匯總

    17個C語言新手編程時常犯錯誤及解決方式
    的頭像 發表于 06-26 09:19 ?6150次閱讀
    關于C語言編程時<b class='flag-5'>常犯</b>的<b class='flag-5'>錯誤</b>匯總

    賽靈思Verilog(FPGA/CPLD)設計小技巧

    以下是一個在設計中常犯錯誤列表這些錯誤常使得你的設計不可靠或速度較慢為了提高你的設計性能和提高速度的可靠性你必須確定你的設計通過所有的這些檢查。
    發表于 02-23 10:37 ?1484次閱讀

    18個C語言新手編程時常犯錯誤及解決方式

    ,經常會出一些連自己都不知道錯在哪里的錯誤。看著有錯的程序,不知該如何改起,本人通過對C的學習,積累了一些C編程時常犯錯誤,寫給各位學員以供參考。
    發表于 01-03 15:35 ?1049次閱讀

    FPGA設計中經常犯的10個錯誤

    本文列出了FPGA設計中常見的十個錯誤。我們收集了 FPGA 工程師在其設計中犯的 10 個最常見錯誤,并提供了解決方案的建議和替代方案。本
    發表于 05-31 15:57 ?1213次閱讀
    <b class='flag-5'>FPGA</b>設計中經<b class='flag-5'>常犯</b>的10個<b class='flag-5'>錯誤</b>

    FPGA/CPLD同步設計若干問題淺析

    FPGA CPLD同步設計若干問題淺析摘要:針對FPGA/CPLD同步設計過程中一些容易被忽視的問題進行了研究,分析了問題產生的原因、對可靠性的影響,并給出了解決方案。關鍵詞:FPGA
    發表于 04-21 16:42

    賽靈思Verilog(FPGA/CPLD)設計技巧

    以下是一個在設計中常犯錯誤列表這些錯誤常使得你的設計不可靠或速度較慢為了提高你的設計性能和提高速度的可靠性你必須確定你的設計通過所有的這些檢查 。
    發表于 02-11 11:23 ?1203次閱讀

    FPGA/CPLD設計小技巧

    這是一個在設計中常犯錯誤列表這些錯誤常使得你的設計不可靠或速度較慢為了提高你的設計性能和提高速度的可靠性你必須確定你的設計通過所有的這些檢查 。
    發表于 02-11 13:33 ?775次閱讀
    <b class='flag-5'>FPGA</b>/CPLD設計小技巧

    C語言編程時常犯的18種錯誤

    C語言的最大特點是:功能強、使用方便靈活。C編譯的程序對語法檢查并不象其它高級語言那么嚴格,這就給編程人員留下“靈活的余地”,但還是由于這個靈活給程序的調試帶來了許多不便,尤其對初學C語言的人來說,經常會出一些連自己都不知道錯在哪里的錯誤,本文總結積累了一些C編程時常犯
    的頭像 發表于 02-27 14:51 ?6313次閱讀

    開發單片機程序時常犯的一個錯誤

    這里利用一個實際發生的例子,針對初級工程師經常犯的一個小錯誤,或者經常要走的一個彎路,做了針對性的糾正。
    的頭像 發表于 12-23 14:11 ?4127次閱讀

    電子工程師會常犯的21點錯誤總結

    是人就會犯錯,何況是工程師呢?雖然斗轉星移,工程師們卻經常犯同樣的錯誤!下面,就請各位對號入座,看看自己有沒有中招。
    的頭像 發表于 02-03 12:48 ?3225次閱讀
    電子工程師會<b class='flag-5'>常犯</b>的21點<b class='flag-5'>錯誤</b>總結

    使用Verilog HDL進行FPGA和CPLD設計的小技巧免費下載

    這是一個在設計中常犯錯誤列表這些錯誤常使得你的設計不可靠或速度較慢為了提高你的設計性能和提高速度的可靠性你必須確定你的設計通過所有的這些檢查
    發表于 06-11 15:33 ?2次下載
    使用Verilog HDL進行<b class='flag-5'>FPGA</b>和CPLD設計的小技巧免費下載

    機器學習新手常犯錯誤怎么避免?

    ,上面列出了機器學習工程師新手最常犯錯誤。希望你能從這些常見的錯誤中吸取教訓,創建更健壯的解決方案,從而帶來真正的價值。
    的頭像 發表于 11-13 17:44 ?3360次閱讀

    電工常犯的15大錯誤

    電工常犯的15大錯誤(航空直流電源技術特點)-電工常犯的15大錯誤? ? ? ? ? ? ? ? ? ??
    發表于 09-24 10:13 ?6次下載
    電工<b class='flag-5'>常犯</b>的15大<b class='flag-5'>錯誤</b>

    選擇示波器探頭時常犯錯誤(下)

    前面我們講了關于選擇示波器探頭的常犯3點錯誤,那么除了前面講的那些問題點外,我們還需要注意選擇示波器探頭時常犯錯誤呢?下面西安普科科技小編和大家講講:
    的頭像 發表于 11-11 14:47 ?2000次閱讀
    選擇示波器探頭時<b class='flag-5'>常犯</b>的<b class='flag-5'>錯誤</b>(下)

    PCB設計工作中常見的錯誤有哪些?

    一站式PCBA智造廠家今天為大家講講怎pcb設計過程中常錯誤有哪些?PCB設計過程中常錯誤歸納。接下來為大家介紹下PCB設計過程中常
    的頭像 發表于 05-23 09:02 ?1499次閱讀
    PCB設計工作<b class='flag-5'>中常</b>見的<b class='flag-5'>錯誤</b>有哪些?
    主站蜘蛛池模板: 九热这里只有精品| 麻豆传煤网站网址入口在线下载| 被老总按在办公桌吸奶头| ebc5恐怖5a26房间| beeg日本老师按摩| 饱满奶大30p| 国产成人精品综合在线观看| 国产免费变态视频网址网站 | 日本十八禁无遮无挡漫画| 日日碰狠狠躁久久躁77777| 无码人妻视频又大又粗欧美| 亚洲日韩中文字幕区| 69国产精品人妻无码免费| 扒开老师大腿猛进AAA片| 国产电影午夜成年免费视频| 国产永不无码精品AV永久| 久久精品影院永久网址| 女厕所边摸边吃奶边做爽视频| 色cccwww| 亚洲综合色在线视频久| 99精品视频免费观看| 高清欧美性猛交xxxx黑人猛交| 国产香蕉视频在线观看| 麻豆精品人妻一区二区三区蜜桃| 日本熟妇乱人伦A片精品软件| 小776论坛| 2019天天射干| 国产成人拍精品免费视频爱情岛| 久久99这里只有精品| 青青青青青青草| 亚洲精品97福利在线| 99免费精品| 国产在线观看成人免费视频| 蜜柚视频网在线观看免费| 双性人皇上被c到哭| 在线中文字幕| 国产成人在线观看免费网站| 久拍国产在线观看| 天津相声广播在线收听| 姉调无修版ova国语版| 国产电影午夜成年免费视频|