色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

QDR SRAM接口FPGA詳細Verilog代碼分享

Hx ? 作者:工程師陳翠 ? 2018-06-28 16:20 ? 次閱讀

QDR SRAM介紹

QDR 具有獨立的讀、寫數據通路,均使用DDR,在每個時鐘周期內會傳輸四個總線寬度的數據 (兩個讀和兩個寫),這就是QDR四倍數據速率的由來。

這里用到的是典型2字突發的QDR,對于4字突發的QDR操作類似,稍作改動就行。針對每個讀或寫請求,2 字突發器件傳輸兩個字。DDR 地址總線用于在前半個時鐘周期允許讀請求,在后半個時鐘周期允許寫請求。

首先看接口的時序圖

QDR SRAM接口FPGA詳細Verilog代碼分享

時序圖,表明了 2 字突發 QDR II 存儲器接口上的并發讀 / 寫操作。時鐘有三組差分時鐘,其中C時鐘是發送寄存器的發送時鐘,K時鐘是目的寄存器用的采樣時鐘,CQ時鐘是經過QDR器件延時,跟輸出Q同步的時鐘。

在K時鐘的前半個周期,DDR 地址總線允許讀地址傳輸給存儲器;在時鐘的后半個周期,DDR 地址總線允許寫地址出現其中。因此,低有效的讀控制 (/R) 和寫控制 (/W) 控制可在同一時鐘周期內有效。

設計目標就是要把QDR接口封裝簡化,把DDR接口都轉化為FPGA內部可用的SDR,這樣對用戶側而言,讀寫控制分離,讀寫地址分離,操作起來更簡便。接口的原理圖如下

QDR SRAM接口FPGA詳細Verilog代碼分享

時鐘關系

可用看出兩組發送給QDR的時鐘,同頻,滿足C時鐘相位為0和K時鐘相位為270的關系。

QDR SRAM接口FPGA詳細Verilog代碼分享

寫數據通路

QDR SRAM接口FPGA詳細Verilog代碼分享

從QDR SRAM的時序圖中可以看出,寫數據和地址的時序要求一樣,因此處理起來也一樣。多根數據總線用generate for生成,代碼如下。地址通道做相同的處理

generate

genvar var1;

for(var1=0;var1《18;var1=var1+1)

begin:

gen_QDR_D

ODDR #(

.DDR_CLK_EDGE(“SAME_EDGE”), // “OPPOSITE_EDGE” or “SAME_EDGE”

.INIT (1‘b0 ), // Initial value of Q: 1’b0 or 1‘b1

.SRTYPE (“SYNC” ) // Set/Reset type: “SYNC” or “ASYNC”

) O_QDR_D_inst (

.Q (O_QDR_D[var1] ), // 1-bit DDR output

.C (I_user_clk0 ), // 1-bit clock input

.CE(1’b1 ), // 1-bit clock enable input

.D1(I_user_wr_data1[var1]), // 1-bit data input (positive edge)

.D2(I_user_wr_data2[var1]), // 1-bit data input (negative edge)

.R (1‘b0 ), // 1-bit reset

.S (1’b0 ) // 1-bit set

);

end

endgenerate

時鐘通路

由于數據要經過DDR輸出,為了保證時鐘和數據具有相同的延時,構造相同的時鐘通路,對CLK0和CLK270都進行如下處理

QDR SRAM接口FPGA詳細Verilog代碼分享

參考代碼如下,這里只是一個差分時鐘CLK270的處理,對另一個差分時鐘CLK0做相同處理。

ODDR #(

.DDR_CLK_EDGE(“OPPOSITE_EDGE”), // “OPPOSITE_EDGE” or “SAME_EDGE”

.INIT (1‘b0 ), // Initial value of Q: 1’b0 or 1‘b1

.SRTYPE (“SYNC” ) // Set/Reset type: “SYNC” or “ASYNC”

) O_QDR_K_p_inst (

.Q (O_QDR_K_p), // 1-bit DDR output

.C (I_user_clk270), // 1-bit clock input

.CE(1’b1), // 1-bit clock enable input

.D1(1‘b0), // 1-bit data input (positive edge)

.D2(1’b1), // 1-bit data input (negative edge)

.R (1‘b0), // 1-bit reset

.S (1’b0) // 1-bit set

);

ODDR #(

.DDR_CLK_EDGE(“OPPOSITE_EDGE”), // “OPPOSITE_EDGE” or “SAME_EDGE”

.INIT (1‘b0 ), // Initial value of Q: 1’b0 or 1‘b1

.SRTYPE (“SYNC” ) // Set/Reset type: “SYNC” or “ASYNC”

) O_QDR_K_n_inst (

.Q (O_QDR_K_n), // 1-bit DDR output

.C (I_user_clk270), // 1-bit clock input

.CE(1’b1), // 1-bit clock enable input

.D1(1‘b1), // 1-bit data input (positive edge)

.D2(1’b0), // 1-bit data input (negative edge)

.R (1‘b0), // 1-bit reset

.S (1’b0) // 1-bit set

);

讀數據通路

QDR SRAM接口FPGA詳細Verilog代碼分享

//******************************************************************************

// input data path

//******************************************************************************

//-------------------------------------QDR_Q-------------------------------------

generate

genvar var3;

for(var3=0;var3《18;var3=var3+1)

begin:

gen_QDR_Q

IDDR #(

.DDR_CLK_EDGE(“SAME_EDGE_PIPELINED”), // “OPPOSITE_EDGE”, “SAME_EDGE”// or “SAME_EDGE_PIPELINED”

.INIT_Q1 (1‘b0 ), // Initial value of Q1: 1’b0 or 1‘b1

.INIT_Q2 (1’b0 ), // Initial value of Q2: 1‘b0 or 1’b1

.SRTYPE (“SYNC” ) // Set/Reset type: “SYNC” or “ASYNC”

) I_QDR_Q_inst (

.Q1(W_rd_data1[var3]), // 1-bit output for positive edge of clock

.Q2(W_rd_data2[var3]), // 1-bit output for negative edge of clock

.C (W_dly_clk0), // 1-bit clock input

.CE(1‘b1), // 1-bit clock enable input

.D (I_QDR_Q[var3]), // 1-bit DDR data input

.R (1’b0), // 1-bit reset

.S (1‘b0) // 1-bit set

);

end

endgenerate

IDELATY延時調整算法

其中IDELAY的延時調整算法如圖所示,分別找到CQ的上升沿(DDR輸出:01-》10)和下降沿(DDR輸出:10-》01),然后delay_cnt取中間值,使CLK0對準CQ的中間。由于相同的延遲,CLK0也對準數據采樣窗口的中間。當然,最簡單的是直接上板子,輸入一個正弦波,延時用vio輸入,用lia查看波形。可以手動調整延時到能看到穩定的波形就行了,然后在代碼里面把delay_cnt寫死。也可以調兩個最壞的情況,取中間的延時,跟自動調整算法一樣。

QDR SRAM接口FPGA詳細Verilog代碼分享

(* IODELAY_GROUP = “delay1” *)

IDELAYCTRL IDELAYCTRL_inst1 (

.RDY(W_delay_rdy), // 1-bit output: Ready output

.REFCLK(I_ref_clk_200m), // 1-bit input: Reference clock input

.RST(~I_reset_n) // 1-bit input: Active high reset input

);

(* IODELAY_GROUP = “delay1” *)

IDELAYE2 #(

.CINVCTRL_SEL(“FALSE”), // Enable dynamic clock inversion (FALSE, TRUE)

.DELAY_SRC(“IDATAIN”), // Delay input (IDATAIN, DATAIN)

.HIGH_PERFORMANCE_MODE(“TRUE”), // Reduced jitter (“TRUE”), Reduced power (“FALSE”)

.IDELAY_TYPE(“VAR_LOAD”), // FIXED, VARIABLE, VAR_LOAD, VAR_LOAD_PIPE

.IDELAY_VALUE(0), // Input delay tap setting (0-31)

.PIPE_SEL(“FALSE”), // Select pipelined mode, FALSE, TRUE

.REFCLK_FREQUENCY(200.0), // IDELAYCTRL clock input frequency in MHz (190.0-210.0, 290.0-310.0)。

.SIGNAL_PATTERN(“CLOCK”) // DATA, CLOCK input signal

IDELAYE2_inst1 (

.CNTVALUEOUT(), // 5-bit output: Counter value output

.DATAOUT(W_dly_clk0), // 1-bit output: Delayed data output

.C(W_fc_clk), // 1-bit input: Clock input

.CE(1‘b0), // 1-bit input: Active high enable increment/decrement input

.CINVCTRL(1’b0), // 1-bit input: Dynamic clock inversion input

.CNTVALUEIN(W_delay_cnt), // 5-bit input: Counter value input

.DATAIN(1‘b0), // 1-bit input: Internal delay data input

.IDATAIN(I_uae_clk0), // 1-bit input: Data input from the I/O

.INC(1’b0), // 1-bit input: Increment / Decrement tap delay input

.LD(1‘b1), // 1-bit input: Load IDELAY_VALUE input

.LDPIPEEN(1’b0), // 1-bit input: Enable PIPELINE register to load data input

.REGRST(1‘b0) // 1-bit input: Active-high reset tap-delay input

);

代碼很簡單,把I_user_clk0延遲一下,對齊CQ的中間,這樣也就對齊了數據QDR_Q的中間了。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21759

    瀏覽量

    604283
  • QDR
    QDR
    +關注

    關注

    0

    文章

    14

    瀏覽量

    11998
收藏 人收藏

    評論

    相關推薦

    異步sram測試verilog代碼

    異步sram測試verilog代碼是個很好的參考程序。
    發表于 01-13 10:24

    ISSI公司的sram verilog model使用

    現在正在進行用fpga來讀寫sram的小項目,為了驗證讀寫時序,我特地到ISSI公司官網聯系他們的技術人員給我發來了一個sram芯片的verilog model,我將其加入到我的工程中
    發表于 11-07 13:34

    基于Virtex-5器件的QDR II SRAM接口設計

    些位置可以訪問各組 (bank) 內可用的 BUFIO。對于 x36 寬的 QDR II SRAM 接口,CQ_P 和 CQ_N 均用來采集讀數據(第 11 頁圖9)。一個Virtex-5 器件中的每個
    發表于 04-22 07:00

    用于DDR、QDRQDR-IV SRAM的完整高性能穩壓器解決方案

    DN551 - 用于 DDR、QDRQDR-IV SRAM 的超薄型三路輸出 μModule 穩壓器可安放在 0.5cm2 面積內和 PCB 的背面
    發表于 05-06 08:40

    Spartan-6的QDR接口能連接到MCB引腳嗎

    親愛的論壇,我正在處理將** II SRAM連接到Spartan-6 FPGA的問題。我不是斯巴達IP核的專家,但我意識到Spartan-6沒有預見到的QDR接口。但是我確信它可以做到
    發表于 05-22 07:16

    如何利用Virtex-5器件去實現QDR II SRAM接口

    如何利用Virtex-5器件去實現QDR II SRAM接口
    發表于 04-30 06:02

    QDR聯盟推出業界最快的四倍數據率(QDR)SRAM

    賽普拉斯半導體公司和瑞薩電子公司在內的QDR聯盟日前宣布推出業界最快的四倍數據率(QDR) SRAM(靜態隨機存取存儲器)。
    發表于 05-01 09:03 ?1628次閱讀

    fpga實現jpeg Verilog代碼

    本站提供的fpga實現jpeg Verilog代碼資料,希望能夠幫你的學習。
    發表于 05-27 15:09 ?200次下載

    QDR SRAM與Spartan3 FPGA接口設計

    以CY7C1302為例來詳細介紹QDR的工作原理及其與Spartan3系列FPGA接口設計。CY7C1302是賽普拉斯公司生產的一種QDR
    發表于 06-01 09:57 ?5367次閱讀
    <b class='flag-5'>QDR</b> <b class='flag-5'>SRAM</b>與Spartan3 <b class='flag-5'>FPGA</b>的<b class='flag-5'>接口</b>設計

    用于DDR、QDRQDR-IV SRAM的超薄型三路輸出μmodule穩壓器

    數據速率下的一項主要挑戰是保持在 SRAM 與高速 FPGA 和處理器等器件之間傳輸數據的完整性。 一種良好的解決方案是把 SRAM (例如:QDR-IV、
    發表于 05-08 15:56 ?7次下載
    用于DDR、<b class='flag-5'>QDR</b>和<b class='flag-5'>QDR</b>-IV <b class='flag-5'>SRAM</b>的超薄型三路輸出μmodule穩壓器

    SRAM 72-Mbit QDR? II SRAM 2 字突發結構

    SRAM 72-Mbit QDR? II SRAM 2 字突發結構
    發表于 10-10 08:58 ?12次下載
    <b class='flag-5'>SRAM</b> 72-Mbit <b class='flag-5'>QDR</b>? II <b class='flag-5'>SRAM</b> 2 字突發結構

    SRAM 72-Mbit QDR? II+ SRAM 4 字突發架構(2.5 周期讀延遲

    SRAM 72-Mbit QDR? II+ SRAM 4 字突發架構(2.5 周期讀延遲
    發表于 10-10 09:00 ?17次下載
    <b class='flag-5'>SRAM</b> 72-Mbit <b class='flag-5'>QDR</b>? II+ <b class='flag-5'>SRAM</b> 4 字突發架構(2.5 周期讀延遲

    利用Virtex-5器件實現在FPGA內實現QDR SRAM接口設計

    本應用指南所討論的參考設計針對的是 4 字突發 QDR II SRAM 器件。QDR II 架構的獨特性能之一是源同步回送時鐘 (CQ) 輸出,它與器件輸入時鐘 (K) 頻率相同,與通過讀通路輸出
    的頭像 發表于 05-23 08:11 ?3729次閱讀
    利用Virtex-5器件實現在<b class='flag-5'>FPGA</b>內實現<b class='flag-5'>QDR</b> <b class='flag-5'>SRAM</b><b class='flag-5'>接口</b>設計

    通過VerilogSRAM讀寫程序源代碼

    通過VerilogSRAM讀寫程序源代碼
    發表于 06-29 09:26 ?9次下載

    如何使用 QDR(TM) II SRAM 和 DDR II SRAM 用戶手冊

    如何使用 QDR(TM) II SRAM 和 DDR II SRAM 用戶手冊
    發表于 04-27 20:25 ?6次下載
    如何使用 <b class='flag-5'>QDR</b>(TM) II <b class='flag-5'>SRAM</b> 和 DDR II <b class='flag-5'>SRAM</b> 用戶手冊
    主站蜘蛛池模板: 99久久久免费精品国产| 欧美丝袜女同| 99re6热这里在线精品视频| 日本特黄网站| 久久久久久久久久综合情日本| 动漫护士被乳羞羞漫| 在线观看免费国产成人软件| 手机观看毛片| 亲嘴扒胸摸屁股视频免费网站 | 岳扒开让我添| 亚洲 欧美 国产 综合久久| 欧美人成在线观看ccc36| 久久人妻无码毛片A片麻豆| 国产精品一区二区制服丝袜| china18一19 第一次| 中国jjzz| 亚洲精品无码不卡在线播HE| 日韩经典欧美一区二区三区| 免费在线观看国产| 久久精品视频uu| 国产综合无码一区二区色蜜蜜 | mxgs-877痉挛媚药按摩| 中文字幕乱码亚洲无线三区| 亚洲欧美成人在线| 校园男男高h小黄文| 色欲国产麻豆精品AV免费| 琪琪午夜福利免费院| 女人久久WWW免费人成看片| 擼擼擼麻豆密臀AV| 久久这里只有精品1| 久久re这里精品在线视频7| 后入内射国产一区二区| 国产人妻午夜无码AV天堂| 国产成人在线视频免费观看| 大学生第一次破苞疼哭了| 差差差差差差差差免费观看| caoporn 超碰免费视频| 99久久蜜臀AV免费看蛮| 99久久免费精品国产免费| 99re6久久在热线视频| 99热都是精品|