一電源
上下電時序方案:
1PMIC(DAS9061/DA9080)
2GPARK(SLG46582)
3GPARK(SLG46582)
二復位電路
RES復位除了仿真電路以外的LSI外設,所以仿真器的復位需要連到此信號。
TRST復位TAP(Test Access Port),仿真器復位管腳不能連到此處,否則不能仿真,不用此管腳時,可通過一個下拉電阻接地,或和RES接相同的信號,注意不能懸空。
仿真器端有2個復位信號:
nSRST系統復位,一定要接,可通過調試器復位系統,方便調試。
nTRSTTAP復位,可不接。
接線圖參考如下:
三并口
四網絡周邊
ECAT:推薦使用MII接口,小地址IN,大地址OUT,址需要連續,地址0一般不用。
1YT8512注意
LED1、PHYAD[1]、ETHn_LINK,3個信號在同一個管腳復用,所以需要做以下操作:
①LED的狀態需要保持在穩定狀態,即不能做成閃爍狀態。
PHY寄存器改成0x30,收發包時,LED亮,down時,LED滅
LEDO對應的寄存器為ext Reg0x40C0;(上電默認值為0x0311)
LED1對應的寄存器為ext Reg0x40C2;(上電默認值為0x0320)
向這兩個寄存器賦不同值,則LED做相應的狀態顯示,典型幾種配置如下:
ext Reg0x40C0/0x40C3 配置值
動作行為
0x0311
link在10M時,LED亮;link在10M且收發包,LED閃
0x0320
link在100M時,LED亮;link在100M且收發包,LED閃
0x30
link或收發包時,LED亮;link down時滅
0x1300
收發包時閃爍;不收發包即滅
②YT8512的LED內部有自動檢測外部上下拉狀態的判斷LED有效的功能,要對應判斷MPU的link的極性,否則網絡會反復link-up,link-down。
PHY的PHYAD[1]地址如果為1,則LED1外部為上拉,LED1信號為低時,燈亮。此時需要配置MPU的link檢測狀態的極性PHYLNK.CATLNK為低,即檢測到低電平,判斷為link,LED亮。
PHY的PHYAD[1]地址如果為0,則LED1外部為下拉,LED1信號為高時,燈亮。此時需要配置MPU的link檢測狀態的極性PHYLNK.CATLNK為高,即檢測到高電平,判斷為link,LED亮。
YT8512有兩個LED管腳輸出,分別是pin24-LED0,pin24-LED1。兩管腳內部都有弱下拉電阻。
除了當作LED輸出管腳外,它們在Power on Strapping階段,還當作PHY地址配置管腳用,所以有時這兩個管腳外部會有強上拉或強下拉(4.7k)。
LED管腳輸出極性(即高有效還是低有效)與其管腳上所接的上拉電阻還是下拉電阻有關。(有外部上下拉電阻,則以外部為準,無外部上下拉電阻,則依賴內部默認上下拉電阻)
有上拉電阻,則為低有效(即需要外界LED燈的陰極);有下拉電阻,則為高有效(外界LED燈的陽極)
a 上拉、sink模式
b 下拉、source模式
2硬件設計
①PHY和RJ45連接器之間的變壓器是必須的,有些RJ45集成了變壓器的功能,可以簡化電路
②從MAC接收參考時鐘或輸出參考時鐘到MAC,如果將參考時鐘輸出到MAC,25MHz晶體/時鐘源應連接到PHY
③發射機時鐘頻率的總偏差由IEEE 802.3u規定為±100PPM(首選為±50PPM)
④檢查MDIO是否需要一個外部上拉電阻
⑤考慮在信號源附近增加串聯終端電阻以減少信號線上的反射
3PCB走線
①RMII/MII的阻抗為50歐姆±10%,大多數布線的正常標準。
②所有MII/RMII信號線(數據線、時鐘線和其他)在單層上布線,并具有精確的長度匹
數據線和時鐘線的跡長偏差應在10mm以內
應避免通孔
③MII/RMII信號的路徑應該盡可能的直,且越短越好。否則,軌跡彎曲不應超過45度。
④時鐘信號走線硬盡可能短,特殊情況需要較長布線時,要可被地線屏蔽。
⑤在信號層下面或上面放置一個地面層,以便MII/RMII信號的返回電流隨時返回
五DSMIF
由于MPU是master,CLK信號是master發送,DATA是從器件反饋回來。如果走線過長,一來一回,此時回來的DATA和MPU發送的CLK相比,可能會有相位差,導致數據錯位,所以常規做法是通過另外一根的時鐘信號線拿過來時鐘信號。
六始終
1盡量使用有源晶振,EXTAL連接到VSS,XTAL保持開路。
2使用無源晶振,晶振和電容盡可能靠近EXTAL和XTAL引腳,晶體的PCB周圍最好用GND包起來,用于屏蔽的GND走線寬度應不小于0.3 mm,與相鄰走線之間應保持0.3 mm ~ 2.0 mm的距離。
七MDV管腳
MDV0~MDV2對應ETH0~ETH2,根據實際的PHY芯片選擇對應的1.8V還是3.3V。
MDV1和ESC_LEDRUN,MDV2和ESC_LEDERR管腳復用:
如果MDV需要接到上拉,不做特殊處理的話,上電瞬間ESC模塊沒起來的時候,LEDRUN和LEDERR可能會亮,直到ESC模塊控制此2個管腳,則可按正常狀態點亮,為避免此種情況,可以按以下硬件方式處理。
MDV3~MDV4對應XSPI0,XSPI1,根據外部配置的存儲芯片類型確定。
MDD管腳為常低電平。
審核編輯:湯梓紅
-
電源
+關注
關注
184文章
17835瀏覽量
251627 -
原理圖
+關注
關注
1300文章
6358瀏覽量
235059 -
寄存器
+關注
關注
31文章
5363瀏覽量
121080 -
復位電路
+關注
關注
13文章
322瀏覽量
44686
原文標題:RZ/T RZ/N系列原理圖審核注意點
文章出處:【微信號:瑞薩MCU小百科,微信公眾號:瑞薩MCU小百科】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論