色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

看下Stage中關于terminal的作用

Spinal FPGA ? 來源:Spinal FPGA ? 2023-09-02 14:15 ? 次閱讀

看完了前面的系列,對于Stageable、StageableKey是如何起作用的應該有一定的了解。今天再來看下Stage中關于terminal的作用

》terminal

在Stage中,有關terminal的定義牽涉到兩個terminal函數和一個LinkedHashSet:

def terminal(key : StageableKey) : StageableKey = {
internals.stageableTerminal += key
key
}
def terminal[T <: Data](key : Stageable[T], key2 : Any) : StageableKey = {
????terminal(StageableKey(key.asInstanceOf[Stageable[Data]], key2))
??}
val stageableTerminal = mutable.LinkedHashSet[StageableKey]()

可以看到,對一個stageable、stageableKey調用terminal,其會將數據壓到stageableTerminal中。

我們之前說過,pipeline的構建核心在Pipeline中的build函數上。那么來看下在pipeline的build函數中stageableTerminal都起了什么作用。

stageableTerminal在build函數中出現了兩次。第一次是pipeline的payload填充:

//Fill payload holes in the pipeline
def propagateData(key : StageableKey, stage : Stage): Boolean ={
if(stage.internals.stageableTerminal.contains(key)) returnfalse
stage.stageableToData.get(key) match {
caseNone => {
val hits = ArrayBuffer[Stage]()
for(m <- stageMasters(stage)){
????????????if(propagateData(key, m)){
??????????????stage.apply(key) //Force creation
??????????????hits += m
????????????}
??????????}
??????????hits.size match {
????????????case?0?=> false
case1=> true
case2=> PendingError(s"$key at $stage has multiple drivers : ${hits.mkString(",")}"); false
}
}
caseSome(x) => true
}
}

我們前面提過,propagatedData用于向stage填充其前級有,后級stage中也有,但本級沒有的stageable/stageableKey至stageableToData,可以看到,這里的處理一旦發現stageableKey在當前stage的stageableTerminal中包含,那么其將會不再向前級搜索,也就意味著這個信號的傳遞在當前Stage中止。

另一處出現的地方則是Interconnect stages:

for(c<- connections){
??????val stageables = (c.m.stageableToData.keys).filter(key => c.s.stageableToData.contains(key) && !c.m.stageableTerminal.contains(key))
var m= ConnectionPoint(c.m.output.valid, c.m.output.ready, stageables.map(c.m.outputOf(_)).toList)
for((l, id) <- c.logics.zipWithIndex){

????????val s = if(l?== c.logics.last)
??????????ConnectionPoint(c.s.input.valid, c.s.input.ready, stageables.map(c.s.stageableToData(_)).toList)
????????else?{
??????????ConnectionPoint(Bool(), (m.ready != null) generate Bool(), stageables.map(_.stageable.craft()).toList)
????????}
????????val area = l.on(m, s, clFlush(l), clFlushNext(l), clFlushNextHit(l), clThrowOne(l), clThrowOneHit(l))
????????if(c.logics.size != 1)
??????????area.setCompositeName(c, s"level_$id", true)
????????else
??????????area.setCompositeName(c, true)
????????m?= s
??????}

????}

可以看到,這里在選擇master stage要傳遞到slave stage中的stageables時,是將stageableTerminal中的信號給過濾掉了,也就意味著在stageableTerminal對應的信號將不會進行Connection連接。也就意味著在進行Stage之間的連接時,會將相鄰兩級的stageableToData中共有的信號進行連接,如果該信號也同時被注冊到了stageableTerminal中,那么該信號將會排除在外,即terminal提供了一個能夠終止stageable在Stage之間傳播連接的途徑。

》Demo

來看下下面的例子:

caseclassTest2() extendsComponent{
val io=newBundle{
val data_in=slave(Flow(Vec(UInt(8bits),4)))
val data_out=master(Flow(UInt(8bits)))
}
noIoPrefix()
val A,B,C=Stageable(UInt(8bits))
val pip=newPipeline{
val staeg0=newStage{
this.internals.input.valid:=io.data_in.valid
A:=io.data_in.payload(0)+io.data_in.payload(1)
B:=io.data_in.payload(2)+io.data_in.payload(3)
C:=io.data_in.payload(1)+io.data_in.payload(3)
this.terminal(C,null)
}
val stage1=newStage(Connection.M2S()){
C:=A+B
io.data_out.payload:=C
io.data_out.valid:=this.internals.output.valid
}
}
}

我們在stage0中為C注冊了termianl,此時對于stage0中的stageableToData包含三個元素A,B,C,而stageableTerminal中則包含了C。而對于Stage1,其stageableToData包含了A,B,C三個元素,那么也就意味著stage0中的C將不會傳遞到stage1中,僅有A、B兩個元素會在stage之間連接。所有stage1中的C將會由stage1中的A+B驅動,而不是stage0中的C驅動。






審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    19259

    瀏覽量

    229653
  • 驅動器
    +關注

    關注

    52

    文章

    8226

    瀏覽量

    146253
  • 連接器
    +關注

    關注

    98

    文章

    14476

    瀏覽量

    136430
  • Pipeline
    +關注

    關注

    0

    文章

    28

    瀏覽量

    9361

原文標題:pipeline高端玩法(五)——Terminal

文章出處:【微信號:Spinal FPGA,微信公眾號:Spinal FPGA】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    pipeline高端玩法—看下FlushNext的用法

    Stage里,有關flushNext提供的API有
    的頭像 發表于 10-08 10:13 ?928次閱讀
    pipeline高端玩法—<b class='flag-5'>看下</b>FlushNext的用法

    鴻蒙Stage模型--概述

    Stage模型:HarmonyOS 3.1 Develper Preview版本開始新增的模型,是目前主推且會長期演進的模型。在該模型,由于提供了AbilityStage、WindowStage等
    的頭像 發表于 01-29 13:59 ?1309次閱讀
    鴻蒙<b class='flag-5'>Stage</b>模型--概述

    Stage 模型深入解讀

    HarmonyOS 3.1 版本(API 9)推出了全新應用開發模型 - Stage 模型,該模型重新定義了應用開發的能力邊界,從應用開發模型的角度,支持多窗口形態下統一的應用組件生命周期,并支持跨
    的頭像 發表于 02-18 09:28 ?1146次閱讀
    <b class='flag-5'>Stage</b> 模型深入解讀

    求大神幫看下電路有什么作用,急求!!

    求大神幫看下有什么作用,菜鳥學習了!
    發表于 01-17 12:01

    請問如何使用Terminal

    如何使用Terminal 很好弄,在左上角的菜單上點一下,出來一列,在里面選擇[附件] 的[終端],點一下就OK。 那是快捷執行圖標,可以把圖標拖到桌面然后釋放,以后在桌面上直接執行。同理,可以
    發表于 07-03 11:20

    RTThread關于buildlib選項的作用應該怎么使用

    rtthread關于buildlib選項的作用,應該怎么使用?AddOption('--buildlib',dest = 'buildlib',type = 'string',help
    發表于 11-14 14:26

    Stage模型深入解讀

    基于Stage模型開發應用,下面將會從應用組件、進程模型、線程模型、任務模型、后臺運行機制、應用配置文件6個方面進行介紹。 1、組件模型 應用開發模型需要指明應用開發的入口。在HarmonyOS上
    發表于 03-15 10:32

    RTThread關于buildlib選項的作用應該怎么使用?

    rtthread 關于buildlib選項的作用,應該怎么使用?AddOption('--buildlib',dest = 'buildlib',type = 'string',help
    發表于 03-23 11:08

    Wio Terminal是什么?

    有人知道Wio Terminal是什么嗎,能簡單做一下介紹嗎,它都能做些什么?
    發表于 10-07 07:11

    AVR Terminal

    AVR Terminal:推薦工具。
    發表于 01-16 11:54 ?18次下載

    Windows Terminal Services

    Windows 2000 Server的Windows Terminal Services(WTS)又稱為遠程終端服務(Remote Terminal Services),俗稱為3389
    發表于 12-14 16:02 ?797次閱讀

    Windows Terminal Windows全新終端

    ./oschina_soft/Terminal.zip
    發表于 05-26 16:38 ?0次下載
    Windows <b class='flag-5'>Terminal</b> Windows全新終端

    deepin-terminal深度終端

    ./oschina_soft/deepin-terminal.zip
    發表于 05-26 15:13 ?1次下載
    deepin-<b class='flag-5'>terminal</b>深度終端

    軟件使用SMMUv3的stage1還是stage2地址轉換

    如果SMMUv3硬件只支持stage1或只支持stage2,那么支持的stage可以用于Linux的DMA-IOMMU和VFIO的場景。
    的頭像 發表于 05-23 17:28 ?1641次閱讀
    軟件使用SMMUv3的<b class='flag-5'>stage</b>1還是<b class='flag-5'>stage</b>2地址轉換

    關于階段(Stage)和關口(Gate)之間的區別與聯系

    根據我的知識,關于“階段(Stage)”和“關口(Gate)”之間的區別與聯系,我無法提供維基百科的定義。
    的頭像 發表于 08-10 09:02 ?1585次閱讀
    主站蜘蛛池模板: xxx日本hd| 秋霞电影院午夜伦高清| 99热久久这里只有精品视频| 办公室日本肉丝OL在线| 国产97视频在线观看| 黄色天堂网站| 女教师二十三歳| 久久99亚洲热最新地址获取 | 成在线人免费视频| 最新快播网站| 亚洲欧美在无码片一区二区| 色哒哒影院| 欧美乱妇15p图| 考试考90就可以晚上和老师C| 国产亚洲精品成人a在线| 俄罗斯19girl video9| 99热这里只有 精品| 在线观看亚洲专区5555| 亚洲精品视频免费观看| 天天影视香色欲综合网| 日韩视频中文字幕精品偷拍| 女人麻豆国产香蕉久久精品| 久章草一区二区| 久久久久久久久久毛片精品美女| 国产人在线成免费视频| 国产成在线观看免费视频| 村上里沙快播| 成年视频国产免费观看| qovd伦理| yellow在线观看免费高清的日本 | 亚洲精品福利一区二区在线观看| 日日操夜夜操狠狠操| 青青青久草| 秋霞电影网午夜免费鲁丝片| 暖暖在线观看播放视频| 免费在线观看一区| 蜜桃传媒视频| 男人把女人桶到爽免费看视频| 麻婆豆腐传媒视频免费| 伦 乱真实故事| 男女性杂交内射妇女BBWXZ|