色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA和單片機的串行通信接口設計

jf_pJlTbmA9 ? 來源:jf_pJlTbmA9 ? 作者:jf_pJlTbmA9 ? 2023-08-03 15:45 ? 次閱讀

作者:杜曉斌 陳興文

1 前言

現場可編程邏輯器件(FPGA)在高速采集系統中的應用越來越廣,由于FPGA對采集到的數據的處理能力比較差,故需要將其采集到的數據送到其他CPU系統來實現數據的處理功能,這就使FPGA系統與其他CPU系統之間的數據通信提到日程上,得到人們的急切關注。本文介紹利用VHDL語言實現 FPGA與單片機的串口異步通信電路。

整個設計采用模塊化的設計思想,可分為四個模塊:FPGA數據發送模塊,FPGA波特率發生控制模塊,FPGA總體接口模塊以及單片機數據接收模塊。本文著重對FPGA數據發送模塊實現進行說明。

2 FPGA數據發送模塊的設計

根據RS232 異步串行通信來的幀格式,在FPGA發送模塊中采用的每一幀格式為:1位開始位+8位數據位+1位奇校驗位+1位停止位,波特率為2400。本系統設計的是將一個16位的數據封裝成高位幀和低位幀兩個幀進行發送,先發送低位幀,再發送高位幀,在傳輸數據時,加上文件頭和數據長度,文件頭用555555來表示,只有單片機收到555555時,才將下面傳輸的數據長度和數據位進行接收,并進行奇校驗位的檢驗,正確就對收到的數據進行存儲處理功能,數據長度可以根據需要任意改變。由設置的波特率可以算出分頻系數,具體算法為分頻系數X=CLK/(BOUND*2)。可由此式算出所需的任意波特率。下面是實現上述功能的VHDL源程序。

Library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_arith.all;
use ieee.std_logic_unsigned.all;
entity atel2_bin is
port( txclk: in std_logic; --2400Hz的波特率時鐘
reset: in std_logic; --復位信號
din: in std_logic_vector(15 downto 0); --發送的數據
start: in std_logic; --允許傳輸信號
sout: out std_logic --串行輸出端口
);
end atel2_bin;
architecture behav of atel2_bin is
signal thr,len: std_logic_vector(15 downto 0);
signal txcnt_r: std_logic_vector(2 downto 0);
signal sout1: std_logic;
signal cou: integer:=0;
signal oddb:std_logic;
type s is(start1,start2,shift1,shift2,odd1,odd2,stop1,stop2);
signal state:s:=start1;
begin
process(txclk)
begin
if rising_edge(txclk) then
if cou<3 then thr<=“0000000001010101”;?????? --發送的文件頭
elsif cou=3 then
thr<=“0000000000000010”;??????????????? --發送的文件長度
elsif (cou>3 and state=stop2) then thr<=din;--發送的數據
end if;
end if;
end process;
process(reset,txclk)
variable tsr,tsr1,oddb1,oddb2: std_logic_vector(7 downto 0);
begin
if reset=‘1’ then
txcnt_r<=(others=>‘0’);
sout1<=‘1’;
state<=start1;????????????????????
cou<=0;
elsif txclk’event and txclk=‘1’ then
case state is
when start1=>
if start=‘1’ then
if cou=3 then
len<=thr;
end if;
tsr:=thr(7 downto 0);
oddb1:=thr(7 downto 0);
sout1<=‘0’; --起始位?
txcnt_r<=(others=>‘0’);
state<=shift1;
else
state<=start1;
end if;
when shift1=>
oddb<=oddb1(7) xor oddb1(6) xor oddb1(5) xor oddb1(4) xor oddb1(3) xor oddb1(2) xor oddb1(1) xor oddb1(0);
sout1<=tsr(0); --數據位
tsr(6 downto 0):=tsr(7 downto 1);
tsr(7):=‘0’;
txcnt_r<=txcnt_r+1;
if (txcnt_r=7) then
state<=odd1;cou<=cou+1;
end if;
when odd1=> --奇校驗位
if oddb=‘1’ then
sout1<=‘0’;state<=stop1;
else
sout1<=‘1’;state<=stop1;
end if;
when stop1=>
sout1<=‘1’;??? --停止位
if cou<4 then
state<=start1;
else
state<=start2;?????????????????????????????
end if;
when start2=>
tsr1:=thr(15 downto 8);
oddb2:=thr(15 downto 8);
sout1<=‘0’;??? --起始位??
txcnt_r<=(others=>‘0’);
state<=shift2;
when shift2=>
oddb<=oddb2(7) xor oddb2(6) xor oddb2(5) xor oddb2(4) xor oddb2(3) xor oddb2(2) xor oddb2(1) xor oddb2(0);
sout1<=tsr1(0);--數據位
tsr1(6 downto 0):=tsr1(7 downto 1);
tsr1(7):=‘0’;
txcnt_r<=txcnt_r+1;?
if (txcnt_r=7) then
state<=odd2;???????????????
end if;
when odd2=> --奇校驗位
if oddb=‘1’ then
sout1<=‘0’;state<=stop2;
else
sout1<=‘1’;state<=stop2;
end if;
when stop2=>
sout1<=‘1’;??? --停止位????
if len=“0000000000000000” then
state<=stop2;?????????????????
else
state<=start1;???????????????
len<=len-1;
end if;
end case;
end if;
end process;
sout<=sout1;

end behav; 其中各信號的說明已在程序中標明了。波形仿真圖如圖1所示。

poYBAGD60z6ALp3DAABDI-RyV0w296.jpg?

圖1 FPGA數據發送時序仿真圖

圖中Din寫入值為3355H,波特率為2400Hz,Start信號始終置邏輯1,即隨時都能發送數據。Reset信號邏輯1時復位,邏輯0時電路開始工作。THR是數據寄存器,文件頭、數據長度以及數據位都先寄存到THR中,Len是數據長度,TSR是低8位數據幀寄存器,TSR1是高8位數據幀寄存器。數據長度Len定為02H,發送時先發送低8位55H,后發送高8位33H,一共發送兩遍。發送的數據格式說明:當發送55H時,其二進制為01010101,則發送的數據的二進制數為00101010111(1位開始位+8位數據位+1位奇校驗位+1位停止位)。

單片機部分先對FPGA發送過來的文件頭進行確認,正確就接收文件,否則放棄接收的數據。根據FPGA發送模塊的協議,對串口控制寄存器SCON和波特率控制寄存器PCON的設置即可實現。

3 總結

目前電子產品的開發中經常要綜合運用EDA技術、計算機控制技術、數字信號處理技術,那么電路各部分經常需要數據交換。本文也是基于此給出這方面應用的實例,供開發者交流。

審核編輯:湯梓紅
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1629

    文章

    21729

    瀏覽量

    602997
  • 單片機
    +關注

    關注

    6035

    文章

    44554

    瀏覽量

    634650
  • 波特率
    +關注

    關注

    2

    文章

    307

    瀏覽量

    34115
  • 可編程邏輯器件

    關注

    5

    文章

    139

    瀏覽量

    30308
收藏 人收藏

    評論

    相關推薦

    FPGA單片機串行通信接口設計

    數據發送模塊,FPGA波特率發生控制模塊,FPGA總體接口模塊以及單片機數據接收模塊。本文著重對FPGA數據發送模塊實現進行說明。2
    發表于 12-10 10:16

    FPGA單片機串行通信接口的實現

    本文針對由FPGA構成的高速數據采集系統數據處理能力弱的問題,提出FPGA單片機實現數據串行通信的解決方案。在
    發表于 07-21 16:48 ?0次下載

    單片機入門教程第21課-串行接口

    單片機入門教程第21課-串行接口 概述  串行接口的一般概念  單片機與外界進行信息交換稱之為
    發表于 01-07 15:47 ?1706次閱讀
    <b class='flag-5'>單片機</b>入門教程第21課-<b class='flag-5'>串行</b><b class='flag-5'>接口</b>

    FPGA單片機串行通信接口設計

    摘要:本文針對由FPGA構成的高速數據采集系統數據處理能力弱的問題,提出FPGA單片機實現數據串行通信的解決方案。在
    發表于 06-05 12:06 ?2646次閱讀
    <b class='flag-5'>FPGA</b>和<b class='flag-5'>單片機</b>的<b class='flag-5'>串行</b><b class='flag-5'>通信</b><b class='flag-5'>接口</b>設計

    AVR單片機串行AD的SPI接口設計

    為了解決信號采集系統的同步串行通訊問題,在理解AVR 單片機SPI接口的通訊原 理和方法的基礎上,分析了AVR 單片機SPI接口的工作過程
    發表于 02-18 16:07 ?211次下載
    AVR<b class='flag-5'>單片機</b>與<b class='flag-5'>串行</b>AD的SPI<b class='flag-5'>接口</b>設計

    fpga單片機接口講解

    電子專業單片機相關知識學習教材資料——fpga單片機接口講解
    發表于 08-23 15:55 ?0次下載

    FPGA單片機實現數據串行通信的解決方案

    本文針對由FPGA構成的高速數據采集系統數據處理能力弱的問題,提出FPGA單片機實現數據串行通信的解決方案。
    發表于 02-11 14:30 ?1.1w次閱讀

    基于AVR單片機的SPI串行通信的應用

    基于AVR單片機的SPI串行通信的應用
    發表于 09-01 11:23 ?16次下載
    基于AVR<b class='flag-5'>單片機</b>的SPI<b class='flag-5'>串行</b><b class='flag-5'>通信</b>的應用

    單片機串行通信發射單片機串行通信發射

    單片機串行通信發射單片機串行通信發射
    發表于 09-04 11:17 ?16次下載
    <b class='flag-5'>單片機</b><b class='flag-5'>串行</b><b class='flag-5'>通信</b>發射<b class='flag-5'>機</b><b class='flag-5'>單片機</b><b class='flag-5'>串行</b><b class='flag-5'>通信</b>發射<b class='flag-5'>機</b>

    實例解析FPGA單片機串行通信接口設計

    系統之間的數據通信提到日程上,得到人們的急切關注。本文介紹利用VHDL語言實現 FPGA單片機的串口異步通信電路。 整個設計采用模塊化的設計思想,可分為四個模塊:
    發表于 11-01 16:27 ?5次下載
    實例解析<b class='flag-5'>FPGA</b>和<b class='flag-5'>單片機</b>的<b class='flag-5'>串行</b><b class='flag-5'>通信</b><b class='flag-5'>接口</b>設計

    單片機串行通信及SPI通信教程

    單片機串行通信及SPI通信
    發表于 12-20 12:18 ?11次下載

    單片機FPGA異步串行通信的實現方法

    介紹了單片機FPGA 異步串行通信的實現方法,給出了系統結構原理框圖及其部分VHDL 程序,并定義了發送器和接收器的端口信號。
    發表于 09-29 16:20 ?8次下載
    <b class='flag-5'>單片機</b>與<b class='flag-5'>FPGA</b>異步<b class='flag-5'>串行</b><b class='flag-5'>通信</b>的實現方法

    80C51單片機串行通信講解

    80C51單片機串行通信講解(通信網絡與信息技術2009)-為80C51單片機串行
    發表于 09-30 11:44 ?31次下載
    80C51<b class='flag-5'>單片機</b><b class='flag-5'>串行</b><b class='flag-5'>通信</b>講解

    51單片機串行接口介紹

    51單片機串行接口介紹串行口結構設置工作方式(串行口控制寄存器SCON)設置波特率 51單片機
    發表于 11-11 20:06 ?55次下載
    51<b class='flag-5'>單片機</b>的<b class='flag-5'>串行</b><b class='flag-5'>接口</b>介紹

    如何實現51單片機與PC串行通信

    51單片機與PC串行通信是一種常見的通信方式,它允許單片機通過
    的頭像 發表于 10-21 11:35 ?757次閱讀
    主站蜘蛛池模板: 久久热在线视频精品店| 俄罗斯搜索引擎Yandex推广入口| 69精品人人人人| 久久青青草原| 亚洲免费观看| 国产一级特黄aa毛片| 香艳69xxxxx有声小说| 国产高清精品自在久久| 色欲色香天天天综合| 国产成人女人视频在线观看| 少妇精品无码一区二区三区 | 国产99RE在线观看69热| 人与禽交3d动漫羞羞动漫| 爆操日本美女| 热久久免费频精品99热| 成人小视频在线观看免费| 日本久久道一区二区三区| 成人影院午夜久久影院| 色网址在线观看| 国产露脸A片国语露对白| 亚洲 欧美 中文 日韩 视频 | 久久er99热精品一区二区| 亚洲一区高清| 久久三级网站| 99热这里只有的精品| 人与禽物videos另类| 国产99对白在线播放| 亚洲AV精品无码喷水直播间| 精品久久久久久久99热| 最近的2019中文字幕HD| 青草在线观看视频| 国产精品午夜小视频观看| 亚洲午夜精品AV无码少妇| 猫咪最新破解版下载| 被高跟鞋调教丨vk| 亚洲 欧美 国产在线视频| 久久国产欧美日韩精品免费| 99精品国产高清自在线看超| 日韩精品 中文字幕 有码| 国产日韩精品SUV| 中文无码在线观|