色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

低功耗精密信號鏈應用最重要的時序因素有哪些

jf_pJlTbmA9 ? 來源:jf_pJlTbmA9 ? 作者:jf_pJlTbmA9 ? 2023-07-11 16:14 ? 次閱讀

低功耗精密信號鏈應用最重要的時序因素有哪些?(下篇)

摘要

本文將介紹低功耗系統在降低功耗的同時保持精度所涉及的時序因素和解決方案,以滿足測量和監控應用的要求。文中分析了模擬前端時序、ADC時序和數字接口時序,并給出了分析控制評估(ACE)時序工具的示例,這些工具旨在幫助系統設計人員和軟件工程師可視化對測量時序的影響或設置。上篇概述了兩種主要類型的ADC,主要關注Σ-Δ架構。下篇將介紹與SAR ADC架構相關的考慮因素。

引言

“時間至關重要”的俗語可以應用于任何領域,但當應用于現實世界信號的采樣時,卻是工程學科的支柱。當嘗試降低功耗、實現時序目標并滿足性能要求時,必須考慮測量信號鏈選擇何種ADC架構類型:Σ-Δ還是逐次逼近寄存器(SAR)。一旦選擇了特定架構,系統設計人員便可創建所需的電路以獲得必要的系統性能。此時,設計人員需要考慮其低功耗精密信號鏈的最重要時序因素。

1666929584445950.png

圖1.信號鏈時序考量

需要高速度低功耗信號鏈選擇SAR型還是Σ-Δ

下面將重點關注測量帶寬低于10kHz的精密低功耗測量和信號(例如溫度、壓力和流量)(更多信息參見精密低功耗),不過本文涉及的很多主題也可應用于帶寬更寬的測量系統。

過去,當探索低功耗系統時,設計人員會選擇Σ-Δ ADC來實現對緩慢移動信號的較高精度測量。SAR被認為更適用于需要轉換較多通道的高速測量,但新型SAR(如AD4630-24)正在進入傳統上使用Σ-Δ ADC的高精度領域,因此以上說法并不是硬性規定。關于ADC架構的實際例子,看兩款低功耗產品并考慮與ADC信號鏈架構相關的時序:AD4130-8 Σ-Δ ADC和AD4696 SAR ADC,如表1所示。

表1.超低功耗ADC

AD4130-8 AD4696
架構 Σ-Δ ADC SAR ADC
通道 16 16
分辨率 24位 16位
最大速度 2.4kSPS 1MSPS
電流消耗 轉換:2.4kSPS時為32μA
待機:0.5μA
轉換:10kSPS時為58μA
待機:2μA
低功耗特性 占空比FIFO SDO自動循環

采樣頻率抑或輸出數據速率?

SAR轉換器對輸入進行采樣,在已知時間點捕獲信號電平。初始采樣(和保持)階段之后是轉換階段。獲取結果所需的時間很大程度上取決于采樣頻率。

Σ-Δ轉換器以調制器頻率進行采樣。調制器會過采樣,采樣速率遠高于輸入信號的奈奎斯特頻率。額外的頻率跨度使得噪聲可以被轉移到更高頻率。然后,ADC對調制器輸出使用一種稱為“抽取”的處理,通過降低采樣速率來換取更高的精度。它是通過數字低通濾波器完成的,相當于時域中的平均操作。

不同技術獲取轉換結果的方式有所不同,SAR產品文檔使用的概念是采樣頻率(fSAMPLE),而Σ-Δ產品的數據手冊使用輸出數據速率(ODR)。當相對于時間詳細討論這些架構時,會引導讀者區分二者。

1666929576402535.png

圖2.SAR (?SAMPLE)與Σ-Δ (ODR)的比較

對于在多個通道上執行一次轉換的多路復用ADC,在所有通道上執行轉換所需的時間(包括建立時間等)稱為吞吐速率。

信號鏈的第一個時序考慮因素是偏置/激勵傳感器和信號鏈上電所需的時間。電壓和電流源需要開啟,傳感器需要偏置,啟動時間規格需要考慮。例如,對于基準電壓引腳上的特定負載電容,AD4130-8片內基準電壓源的開啟建立時間為280μs。片內偏置電壓(可用于激勵傳感器)具有每nF 3.7μs的啟動時間,但這取決于連接到模擬輸入引腳的電容量。

在研究了信號鏈中的上電時間之后,需要了解與ADC架構相關的時序考量。在本文的下一部分,首先將重點介紹超低功耗應用中以Σ-Δ ADC為核心的測量信號鏈,以及與此類ADC相關的重要時序考慮因素。SAR和Σ-Δ信號鏈在影響時序的方面有一些重疊,例如運用技術以使微控制器交互時間最小化,從而實現系統級功耗改進。這些將在后續討論SAR ADC信號鏈時突出說明。

使用Σ-Δ ADC時的信號鏈時序考量

如果選擇的ADC是Σ-Δ型而非SAR型,則需要考慮一組特定的時序因素。查看信號鏈時,需要探索的主要方面是模擬前端時序、ADC時序和數字接口時序,如圖1所示。

模擬前端時序考量

下面將分別探討這三個模塊,從模擬前端(AFE)開始。AFE可能因設計類型而異,但有一些共同方面適用于大多數電路。

1666929572316181.png

圖3.AFE Σ-Δ時序考量

AD4130-8是精密低功耗信號鏈產品組的一部分,經過專門設計,具有豐富的特性組合,可在降低功耗的同時實現高性能。其中一些特性包括片上FIFO、智能通道時序控制器和占空比控制。

AD4130-8是ADI公司的超低功耗Σ-Δ ADC。考慮其片內包含許多關鍵信號鏈構建模塊,例如片內基準電壓源、可編程增益放大器(PGA)、多路復用器、傳感器激勵電流或傳感器偏置電壓等,超低電流令人印象深刻。

此器件的AFE包括一個片內PGA,其使模擬輸入電流最小化,從而無需外部放大器來驅動輸入。過采樣之后的數字濾波器確保帶寬主要由數字濾波器控制。AD4130-8提供多個片內sinc3和sinc4濾波器,另外還有用于抑制50Hz和60Hz噪聲的濾波器。sinc3和sinc4數字濾波器需要外部抗混疊濾波器作為補充。該抗混疊濾波器的作用是限制輸入信號的帶寬量。這是為了確保噪聲(例如變化率為調制器頻率fMOD的噪聲)不會混疊到通帶和轉換結果中。

1666929566476241.png

圖4.AD4130 Σ-Δ簡化系統模塊

1666929558876429.png

圖5.外部和內部組合濾波的仿真

抗混疊濾波器

可以使用更高階的抗混疊濾波器,但通常使用一階、單極點、低通濾波器來滿足要求。濾波器基于對目標信號的采樣進行設計,式1決定濾波器的3dB帶寬:

1666929509509312.png

選擇電容值和電阻值時,較高電阻值更可取,但可能會增加噪聲,而較低電容值存在一個限值,達到該限值之后,引腳電容與外部電容之比就變成相關因素。

根據此電容上可以看到的最大電壓階躍確定電路充電所需的時間非常重要。

1666929505721818.png

圖6.一階低通抗混疊濾波器

電容上的電壓將隨時間變化,變化率為

1666929498986468.png

VC = 某個時間點電容兩端的電壓

VS = 施加的電源電壓

t = 時間

1666929459975967.png

圖7.響應1 V滿量程階躍變化的一階低通濾波器建立時間

上電時,階躍大小VS可能等于ADC的整個輸入電壓范圍(±VREF/增益)。

圖7顯示,經過4個時間常數( = R × C)后,信號已達到0.98 × VS。所需的時間常數數目可通過計算階躍大小VS之比的自然對數來獲得。

1666929454296143.png

NT為需要等待的時間常數數目,在此時間內輸入建立至ADC輸入電壓范圍的1LSB的一半(VHALF_LSB)以內。上式中的VHALF_LSB可以根據需要的電壓精度代入適當的數值。如果系統設計人員希望分辨率在半個LSB內,則對于具有N位分辨率且內部PGA增益為1的雙極性輸入ADC,這將是:

1666929447166184.png

得到實際輸入電壓所需的時間tACQ等于時間常數數目乘以τ,τ等于RC:

1666929441796727.png

傳統上,當在多路復用ADC的通道之間切換時,通道之間的大電壓擺幅(一個通道處于負滿量程,下一個通道處于正滿量程)將需要類似的計算。AD4130-8解決此問題的辦法是實現一個低功耗片內預充電緩沖器,該緩沖器在切換通道時開啟。這就確保了在最快數據速率時,切換通道后的第一次轉換將能正確進行。該器件還有一個片內PGA,其目的是實現完整的共模輸入范圍,這就為系統設計人員提供了更大的裕量,以應對變化范圍更寬的共模電壓。這對于測量信號很有用,但在最壞情況下,一個通道可能處于負滿量程,而下一個通道可能處于正滿量程。

示例:模擬前端低通濾波器

圖8中的示例顯示了一個惠斯通電橋傳感器,其–3dB濾波適用于16kHz以下的24位ADC。

1666929434157083.png

圖8.帶低通濾波器的隔離式AD4130-8電路

R = 1kΩ,C = 0.01μF,VREF = 2.5V,PGA增益設置為1:

圖8中的單端濾波器顯示主傳感器R = 1kΩ且C = 0.01μF:

1666929430948092.png

圖8中的差分信號濾波器顯示主傳感器R = 1kΩ且C = 0.1μF。有關公式的更多信息,請參閱MT-070:

1666929426988353.png

差分傳感器時間常數在單端值中占主導地位,因此它將決定整個系統的計算:

1666929420899407.png

這是上電時系統設計人員需要為濾波器留出的時間,以便其先在外部建立,再收集樣本。這可以在數字域中通過丟棄樣本來完成,或者可以延遲采樣時刻以顧及充電。

設計濾波器時,電阻和電容值可能與前面顯示的不同。系統設計人員可以使用LTspice?將濾波器與AD4130-8一起建模。LTspice還可用于對系統或信號鏈進行建模,如圖9所示:通過改變R2來模擬RTD行為。

1666929416427063.png

圖9.LTspice中的RTD (R2)電路仿真

ADC時序考慮因素

回想一下輸出數據速率與Σ-Δ ADC時序的關系,現在探討與此類ADC相關的內部時序。

1666929408836460.png

圖10.Σ-Δ ADC時序考慮因素

此類轉換器使用低分辨率(1位)ADC以高采樣速率將模擬信號數字化。將過采樣技術與噪聲整形和數字濾波結合使用,可以提高有效分辨率。

通過SPI接口寫入數字寄存器,用戶可以控制AD4130-8的過采樣和抽取率。調制器采樣速率(fMOD)是固定的。FS值實質上改變了數字濾波器得出結果所使用的樣本數(對于AD4130-8,增量為16)。改變FS字會改變每個ADC結果的過采樣調制時鐘周期數。

1666929403788135.png

圖11.抽取

抽取會降低ADC輸出的有效采樣速率,從而實現更高的精度。抽取可以被視為一種去除過采樣過程引入的冗余信號信息的方法。使用的抽取越多(數字濾波器計算中包含的樣本越多),所述數字濾波器實現的精度越高,但輸出數據速率會越慢。

1666929397666533.png

其中:

fADC為輸出數據速率

fMOD為主時鐘頻率

FS為用于控制抽取率的乘數

濾波器延遲

當使能多個通道時,數據手冊中的輸出數據速率或ODR (fADC)與數據吞吐速率之間的聯系更加復雜。這是因為切換通道時數字濾波器存在延遲。數字濾波器建立所需的時間取決于sinc濾波器類型。圖12顯示,sinc3濾波器的第一次轉換需要三個轉換周期,直至達到模擬輸入的數字等效值。sinc4濾波器的第一次轉換需要四個轉換周期。tSETTLE是考慮多路復用器切換的用戶可編程建立時間。濾波器階數越高,噪聲越低,但缺點是濾波器建立所需的轉換周期數會越多。

1666929391987358.png

圖12.濾波器延遲

數字接口時序考量

為了幫助理解AD4130等Σ-Δ ADC的數字接口時序,ADI軟件工具ACE提供了一個模型。時序工具是ACE軟件中集成的多個軟件工具的一部分,可以通過時序控制器時序圖和FIFO時序圖來幫助理解這些配置。

1666929384471873.png

圖13.AFE Σ-Δ數字接口時序考慮因素

AD4130-8時序控制器允許不同的輸入通道具有不同的數字濾波器和建立配置以及時序。時序工具簡化了數據何時可以讀取的計算過程。

當使能多個通道時,用戶不應錯誤地讀取已建立的通道ODR并除以使能的通道數來計算吞吐速率,因為這沒有考慮數字濾波器延遲。計算吞吐速率(有效ODR與數據手冊ODR)時,應考慮濾波器延遲。當使能多個通道時,需要計算初始建立時間(tSETTLE)以及內部轉換周期數(t1st_CONV_IDEAL),如圖14所示。

1666929377570610.png

圖14.包括濾波器延遲的第一次轉換的輸出數據速率

如果所有通道都具有相同的濾波器和建立配置,并且任何通道上都沒有重復轉換,則系統的吞吐速率為:

1666929367985043.png

其中

CHs = 使能的通道數

t1ST_CNV_IDEAL = 包括濾波器延遲的轉換時間

tSETTLE = 數字控制的時序參數,可以延長,但有一個最小可編程時間以顧及多路復用器的建立

吞吐速率可以通過1CNV_ODR時間的總和來計算,該時間總和就是圖14中綠色方塊之間的時間。

1666929357974734.png

示例:壓力傳感器信號鏈時序

假設要設計一個系統,它有多個壓力傳感器(以圖15中的壓力傳感器為代表),并伴有一個溫度傳感器

1666929349699809.png

圖15.簡化的壓力傳感器系統框圖

問題A:系統中相對于每個AD4130-8可以部署多少個壓力傳感器?

問題B:如果壓力傳感器的電壓輸出范圍為3mV/V,那么預期分辨率是多少?

問題C:如果工廠中的一條生產線需要至少14位的有效分辨率來滿足系統的動態范圍需求,那么該系統由多少個稱重傳感器構成?

A部分

第1步:選擇增益

AVDD = 1.8V。REFIN+至REFIN– = 1.8V

3mV/V稱重傳感器的1.8V激勵將導致每個稱重傳感器的最大輸出為5.4mV。

PGA的最大增益 = 128。

ADC輸入端的電壓為5.4mV × 128 = 0.7V,完全在1.8V范圍內。128倍的PGA增益是要使用的正確增益。

1666929343255471.png

圖16.使用時序工具計算t1CNV_ODR的總和

1666929339198664.png

圖17.FS字與增益的關系

第2步:選擇FS值

選擇sinc3濾波器和FS = 1支持的最快設置。

第3步:使用一個通道的吞吐速率來計算系統中的通道數

1CNV_ODR = (1/1.667ms) 600SPS.

吞吐速率 = 600SPS/Nch。

1CNV_ODR = 具有相同配置且無重復轉換的多通道系統中單個通道的吞吐速率。

可用60SPS的采樣速率對10個通道進行采樣。

答案A:每個系統有九個稱重傳感器。

第4步:使用數據手冊的有效分辨率表格

還要注意一點,當查看噪聲和有效分辨率表格時,計算須基于FS濾波器值,而不是吞吐速率。此處列出的ODR是單個已建立通道的ODR。

解讀數據手冊時,系統設計人員需要小心。當使能多個通道時,吞吐速率(單位為SPS)會降低。需要注意的是,讀者可能會錯誤地解讀數據手冊中的分辨率表格,認為可以實現更高的分辨率。對于已建立通道的ODR,為了實現更高的精度,FS的變化會導致過采樣和抽取增加,從而減慢系統速度。在使能多個通道的情況下,讀取每個ADC通道的速度(SPS,即吞吐速率)下降是由于對多個通道進行采樣所致,而不是過采樣增加所致。因此,分辨率不會增加。

1666929333500676.png

圖18.分辨率與增益關系的數據手冊表格

B部分

如果查看數據手冊中的表格會看到,對于FS = 1且增益 = 128,有效分辨率為11.7位。

答案B:11.7位。

C部分

為了求解C,需要回退到A部分中的幾個步驟:

第2步:選擇FS值

這一次,根據分辨率要求選擇FS值。為了實現14位的有效分辨率,應選擇FS = 3。

第3步:使用一個通道的吞吐速率來計算系統中的通道數

可以使用時序AFM來實現所需的分辨率(1/4.167μs)。

240SPS/Nch = 吞吐速率。

在該數據速率下,可以使用四個通道。

答案C:三個通道。

1666929328492512.png

圖19.使用時序工具更改濾波器類型和FS值,并讀取包括濾波器延遲的第一次轉換的輸出數據速率。

占空比控制

有些系統的吞吐速率較低而輸出數據速率較高,例如健康監護設備,主機控制器在大部分時間將系統置于待機模式,僅定期轉換。AD4130-8提供占空比控制,用戶可以連續轉換,器件以3/4或15/16的占空比進入待機模式,以1/4或1/16的占空比進行轉換。活動時間和待機時間與用戶選擇的設置有關。

1666929322746884.png

圖20.占空比控制

AD4130-8還有一個SYNC引腳,它允許用戶確定性地控制預選數量的通道上何時發生轉換。該器件還可以配置為在低電流待機模式下工作,啟動轉換序列,離開低電流狀態,在多個通道上進行轉換,當轉換完成時返回待機模式。

示例使能占空比控制

采用與之前的壓力傳感器信號鏈示例相同的設置,吞吐速率 = 600SPS/Nch,使能兩個通道,ODR變為300SPS,而在3V電源下,平均電流將為28.7μA(見圖21 )。

1666929316435606.png

圖21.使能占空比控制之前的吞吐時間和電流

使能1/16的占空比后,吞吐速率變為24.489SPS,而該期間的平均電流變為4.088μA(40.834ms;見圖22)。

1666929308696864.png

圖22.使能占空比控制之后的吞吐時間和電流

FIFO

AD4130-8包括一個片上FIFO。FIFO可以緩沖轉換結果,讓微控制器或主機控制器有機會在等待轉換時進入低功耗狀態,從而降低系統功耗。這里的最大時序考量是確保主機在連續轉換的同時以足夠快的速度回讀FIFO,以避免錯過轉換。

當收集到指定數量的樣本(也稱為水印)時,用戶可以定期讀取FIFO。當達到所需的樣本數量時,中斷可用,主機回讀FIFO。需要清空FIFO才能清除中斷。用戶有一個預定義的時間段來從FIFO中回讀數據。使用的SCLK頻率將決定用戶可以讀取多少數據而不會錯過轉換。

通過ACE軟件時序工具,用戶可以在設計系統時改變SCLK頻率,或使用門控時鐘來通知用戶何時需要降低水印級別。例如,FIFO回讀。

以最大ODR為2400kSPS的連續單通道測量為例,如果水印級別設置為256,并且嘗試回讀,那么有729.2μs的時間來回讀FIFO而不會錯過任何轉換。用戶需要回讀4112位。該工具通知用戶,為了回讀FIFO并且不錯過轉換,主機SPI時鐘頻率須為5.64MHz。這超出了器件的最大規格5MHz,會出現錯誤,用戶可以修改水印以避免背離規格。

1666929303814067.png

圖23.AD4130-8 ACE軟件FIFO回讀窗口和警報

表3.Σ-Δ小結

主題 時序影響 低功耗信號鏈影響
信號鏈上電 延遲每個模塊的上電 適用于所有信號鏈
抗混疊濾波 可能存在影響轉換結果的延遲 切換通道時AD4130-8對濾波器預充電
Sinc濾波器延遲 影響多路復用系統的吞吐速率 多路復用可以更好地省電(μA/Ch)
占空比控制 控制占空比時吞吐速率降低 平均電流按比例減小
FIFO 需要注意避免錯過轉換 主機控制器可以進入低功耗狀態

當使用Σ-Δ ADC時,可以看到有很多權衡、時序因素和特性需要考慮。本文的第二部分將研究SAR ADC技術,以及影響SAR ADC系統中的時序的因素和特性。

責任編輯:彭菁

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • adc
    adc
    +關注

    關注

    98

    文章

    6509

    瀏覽量

    544949
  • 數字接口
    +關注

    關注

    1

    文章

    85

    瀏覽量

    21988
  • 信號鏈
    +關注

    關注

    0

    文章

    202

    瀏覽量

    29846
收藏 人收藏

    評論

    相關推薦

    精密信號調理研討會問答精選

    精密信號調理研討會介紹了一些基本的前端信號調理模塊產生的誤差源,并提供能夠節約成本、縮短開發時間的實際操作建議。同時還介紹了如何注意這些誤差源,并采取最佳做法以防止資金的浪費,加快開發和上市時間
    發表于 10-25 15:54

    用于空間受限應用的低功耗精密數據采集信號

    用于空間受限應用的低功耗精密數據采集信號
    發表于 05-27 15:16

    具有電容式感應和LED照明系統的低功耗設計考慮因素有哪些?

    具有電容式感應和LED照明系統的低功耗設計考慮因素有哪些?
    發表于 05-10 06:52

    ADI精密信號的具體應用

    信號設計中,工程師總是會遇到這樣那樣的挑戰,在不斷的權衡中艱難取舍、甚至妥協讓步,以創建更優質的解決方案!對此,為了讓設計過程盡量簡化,讓工程師們能夠更加輕松的找到創新辦法,ADI特別推出了精密技術
    的頭像 發表于 06-30 12:01 ?1798次閱讀

    使用SAR ADC構建低功耗精密信號應用最重要時序因素有哪些?

    本文介紹低功耗系統在降低功耗的同時保持精度時,所涉及的信號在模擬前端時序、ADC時序和數字接口
    的頭像 發表于 11-23 20:15 ?867次閱讀

    模擬前端時序、ADC時序和數字接口時序中的信號考慮因素

    本文介紹了在低功耗系統中降低功耗同時保持測量和監控應用所需的精度的時序因素和解決方案。它解釋了當所選ADC是逐次逼近寄存器(SAR)ADC時影響時序
    的頭像 發表于 12-13 11:20 ?1682次閱讀
    模擬前端<b class='flag-5'>時序</b>、ADC<b class='flag-5'>時序</b>和數字接口<b class='flag-5'>時序</b>中的<b class='flag-5'>信號</b><b class='flag-5'>鏈</b>考慮<b class='flag-5'>因素</b>

    低功耗精密信號應用最重要時序因素是什么

    信號的第一個時序考慮因素是偏置/激勵傳感器和為信號上電所需的時間。電壓和電流源必須打開,傳感
    的頭像 發表于 12-13 11:33 ?792次閱讀
    <b class='flag-5'>低功耗</b><b class='flag-5'>精密信號</b><b class='flag-5'>鏈</b>應用<b class='flag-5'>最重要</b>的<b class='flag-5'>時序</b><b class='flag-5'>因素</b>是什么

    適用于低功耗信號應用的功率優化技術

    本文介紹用于在低功耗信號應用中實現優化能效比的精密低功耗信號
    的頭像 發表于 06-13 11:19 ?728次閱讀
    適用于<b class='flag-5'>低功耗</b><b class='flag-5'>信號</b><b class='flag-5'>鏈</b>應用的功率優化技術

    如何改進精密ADC信號設計

    精密ADC信號設計是現代電子系統中非常重要的一部分,它能夠將模擬信號轉換為數字信號,以便在數字
    的頭像 發表于 06-18 09:33 ?942次閱讀

    適用于低功耗信號應用的功率優化技術

    本文介紹用于在低功耗信號應用中實現優化能效比的精密低功耗信號
    的頭像 發表于 07-08 11:13 ?717次閱讀
    適用于<b class='flag-5'>低功耗</b><b class='flag-5'>信號</b><b class='flag-5'>鏈</b>應用的功率優化技術

    低功耗系統在降低功耗的同時保持精度所涉及的時序因素和解決方案

    本文將介紹低功耗系統在降低功耗的同時保持精度所涉及的時序因素和解決方案,以滿足測量和監控應用的要求。
    的頭像 發表于 07-11 16:16 ?691次閱讀
    <b class='flag-5'>低功耗</b>系統在降<b class='flag-5'>低功耗</b>的同時保持精度所涉及的<b class='flag-5'>時序</b><b class='flag-5'>因素</b>和解決方案

    精密信號設計更容易

    電子發燒友網站提供《讓精密信號設計更容易.pdf》資料免費下載
    發表于 11-23 15:54 ?0次下載
    讓<b class='flag-5'>精密信號</b><b class='flag-5'>鏈</b>設計更容易

    影響LED透明屏功耗因素有哪些?

    影響LED透明屏功耗因素有哪些? 影響LED透明屏功耗因素有很多,包括LED模塊的設計、屏幕亮度、LED芯片的效率、顏色與分辨率、驅動電路的質量等等。下面將逐一介紹這些
    的頭像 發表于 12-09 14:57 ?1133次閱讀

    國產精密信號產品完整解決方案,軟硬件兼容TI和ADI

    國產精密信號產品完整解決方案,軟硬件兼容TI和ADI
    的頭像 發表于 08-19 09:58 ?497次閱讀
    國產<b class='flag-5'>精密信號</b><b class='flag-5'>鏈</b>產品完整解決方案,軟硬件兼容TI和ADI

    什么是精密信號μModule技術

    、分立線性、精密信號模塊。本文將說明ADI公司的精密信號μModule解決方案如何通過系統級封裝(SiP)技術實現異構集成,并通過為系
    的頭像 發表于 10-23 14:05 ?254次閱讀
    什么是<b class='flag-5'>精密信號</b><b class='flag-5'>鏈</b>μModule技術
    主站蜘蛛池模板: 成年人免费观看的视频| 国产午夜精品不卡视频| 帝王被大臣们调教高肉| 欧美最新色p图| 城中村快餐嫖老妇对白| 午夜福利体检| 婚后被调教当众高潮H喷水| 正能量不良WWW免费窗口| 女配穿书病娇被强啪h| 纲手胸被爆羞羞免费| 亚欧乱亚欧乱色视频 | 99久久婷婷国产麻豆精品电影 | 扒开胸罩揉她的乳尖视频 | 无码人妻99久久密AV| 精品国产麻豆AV无码| 97午夜理论片影院在线播放| 日本污ww视频网站| 国产日韩欧美另类| 538prom精品视频我们不只是| 久久99亚洲热最新地址获取| avv天堂| 牛牛在线1视频| 国产精品人妻无码久久久奥特曼| 亚洲精品无码不卡| 欧洲-级毛片内射八十老太婆| 国产色精品久久人妻无码看片软件 | 97视频视频人人碰视频| 天天爽夜夜爽8888视频精品| 快穿之H啪肉| 2021久久精品免费观看| 色噜噜狠狠色综合欧洲| 狠狠撩色姣姣综合久久| 亚洲中文字幕永久在线全国| 欧美日韩视频高清一区| 激情床戏视频片段有叫声| 亚洲国产AV精品卡一卡二| 欧美午夜不卡在线观看| 国产午夜电影在线观看不卡| 重口味av| 无限资源在线观看完整版免费下载| 精品午夜中文字幕熟女人妻在线|