色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于形式驗證的高效RISC-V處理器驗證方法

半導體芯科技SiSC ? 來源:半導體芯科技SiSC ? 作者:半導體芯科技SiS ? 2023-06-01 09:07 ? 次閱讀

作者:Laurent Arditi, Paul Sargent, Thomas Aird

職務:Codasip高級驗證/形式驗證工程師

RISC-V的開放性允許定制和擴展基于 RISC-V 內核的架構和微架構,以滿足特定需求。這種對設計自由的渴望也正在將驗證部分的職責轉移到不斷壯大的開發人員社群。然而,隨著越來越多的企業和開發人員轉型RISC-V,大家才發現處理器驗證絕非易事。新標準由于其新穎和靈活性而帶來的新功能會在無意中產生規范和設計漏洞,因此處理器驗證是處理器開發過程中一項非常重要的環節。

在復雜性一般的RISC-V 處理器內核的開發過程中,會發現數百甚至數千個漏洞。當引入更多高級特性的時候,也會引入復雜程度各不相同的新漏洞。而某些類型的漏洞過于復雜,導致在仿真環節都無法找到它們。因此必須通過添加形式驗證來賦能 RTL 驗證方法。從極端漏洞到隱匿式漏洞,形式驗證能夠讓您在合理的處理時間內詳盡地探索所有狀態。

在本文中,我們將介紹一個基于形式驗證的、易于調動的 RISC-V 處理器驗證程序。與 RISC-V ISA 黃金模型和 RISC-V 合規性自動生成的檢查一起,展示了如何有效地定位那些無法進行仿真的漏洞。通過為每條指令提供一組專用的斷言模板來實現高度自動化,不再需要手動設計,從而提高了形式驗證團隊的工作效率。

1、基于先進內核的處理器開發

嵌入式系統的應用越來越廣泛,同時對處理器的性能、功耗和面積(PPA)要求越來越高,因此我們將這樣的產業和技術背景下用實際案例來分析處理器的驗證。Codasip L31 是一款用于微控制器應用的 32 位中端嵌入式 RISC-V 處理器內核。作為一款多功能、低功耗、通用型的 CPU,它實現了性能和功耗的理想平衡。從物聯網設備到工業和汽車控制,或作為大型系統中的深度嵌入式內核,L31可在一個非常小巧緊湊的硅片面積中實現本地處理能力。L31是通過 Codasip Studio 使用 CodAL 語言設計而成,該內核完全可定制,包括經典的擴展和特性,以及實現這些擴展和特性所需的高效和徹底的驗證。

wKgZomR3NueAT9xUAAHLsUGPTLk980.jpg

圖1 Codasip L31處理器內核架構圖解(來源:Codasip)

wKgaomR3NuiABt8AAADQrUnG5aM643.jpg

表 1 Codasip L31內核展示了RISC-V處理器的優異特性

2 創建最優的RISC-V處理器驗證方法

處理器驗證需要制定合適的策略、勤勉的工作流程和完整性,而方興未艾的、更加靈活的RISC-V處理器開發則需要針對自己處理器功能設置做詳盡的驗證規劃;也需要參考一些內核供應商的內外部因素,比如該供應商自己的開發工具體現和外部開發工具伙伴,以及同系、同款或者同廠內核的出貨量等。

驗證處理器意味著需要考慮諸多不確定性。最終產品將運行什么軟件?用例是什么?可能發生哪些異步事件?這些未知數意味著較大的驗證范圍。然而,覆蓋整個處理器狀態空間是無法實現的,這也不是Codasip這樣的領先內核供應商的目標。

在確保處理器品質的同時,充分利用時間和資源才是處理器驗證的正解。明智的處理器驗證意味著在產品開發過程中盡早并高效地發現相關漏洞。在頂層方面,Codasip提供了多種創新的驗證路徑,其驗證方法基于以下內容:

● 驗證是在處理器開發期間與設計團隊合作完成的。

● 驗證是所有行業標準技術的組合。使用多種技術可以讓您最大限度地發揮每一種技術的潛力,并有效地覆蓋盡可能多的極端情況。

● 驗證需持續進行。有效的辦法是運用隨著處理器復雜程度而不斷發展的技術組合。

在驗證L31內核時,我們的想法是讓仿真和形式驗證相輔相成。

2.1 仿真的優勢和目的

仿真實際上不可或缺,它允許我們在兩個級別上進行驗證設計:

● 頂層仿真(Top-level),主要是為了確保設計在最常見的情況下符合其規范(CPU 的 ISA)。

● 塊級仿真(Block-level),以確保微架構按照預期設計。然而,很難將這些檢查與頂層架構規范聯系起來,因為這通常依賴于定向隨機測試生成,因此能夠應付棘手和不尋常的情況。

頂層仿真通常不像塊級仿真那樣特意強調設計。因此,它可以實現針對 ISA 的設計的整體驗證。

2.2 形式驗證的優勢和目的

形式驗證使用數學技術對以斷言形式編寫的問題提供有關設計的明確答案。

形式驗證工具對斷言和設計的組合進行詳盡的分析。不需要指定任何刺激,除了指定一些非正常情況以避免假漏洞。該驗證工具可以提供詳盡的“已證實”答案或“失敗”答案,同時生成顯示刺激的波形,證明斷言是錯誤的。在大型和復雜的設計中,工具有時只能提供有限的證明,這意味著從重置到特定數量的周期都不存在漏洞場景。同時也存在不同的技術方法來增加該周期循環次數,或獲得“已證明”或“失敗”的答案。

形式驗證用于以下情況:

● 為完整的驗證一個模塊,潛在地消除了任何仿真的需要。由于形式驗證的計算復雜性,形式化驗收(sign-off)僅限于小模塊。

● 除了仿真之外,還要驗證一個模塊,即使是個大模塊,因為形式驗證能夠在極端情況下找到漏洞,而隨機仿真只能“靠運氣”找到,而且概率非常低。

● 處理一些仿真不充分的驗證任務,例如時鐘門控、X態傳播(X-propagation)、數據增量處理(CDC)、等價性檢查等。

● 幫助調查缺少調試信息的已知漏洞,并確定潛在的設計修復。

● 對漏洞進行分類和識別,以便通過形式驗證來學習和改進測試平臺/仿真。

● 為了潛在地幫助仿真,填充覆蓋范圍中的漏洞。

3 解決方案:一種基于形式驗證的高效的 RISC-V 處理器驗證方法

為了獲得一種高效的RISC-V處理器驗證方法,我們決定以采用西門子EDA 處理器驗證APP來高效驗證Codasip L31 RISC-V 內核為例,來進行詳盡的說明。該工具的目標是確保 RTL 級別的處理器設計正確且詳盡地實現指令集架構 (ISA)規范,而本文希望介紹的是一種端到端的解決方案

1. 該工具從一個頂層并有效的“黃金模型”中生成以下:

● 在 Verilog 語言中,ISA 的單周期執行模型。

● 一組斷言,用于檢查待測試模塊 (DUT)和模型 (M)在架構級別的功能是否相同。

注意:這并沒有進行任何正式等價性檢查。

2. 當在 DUT 中獲取新指令 (I)時,會捕獲架構狀態 (DUT-init)。

3. 該指令在流水線中運行。

4. 捕獲另一個架構狀態(DUT-final)。

5. M 被輸入 DUT-init 和 I,并計算出一個新的 M-final 狀態。

斷言檢查 M-final 和 DUT-final 中的資源是否具有相同的值。

wKgZomR3NuiAEO8pAABH4tA6YNM286.jpg

圖 2 3級 L31內核的端到端驗證流程(當驗證指令 I既沒有停止也沒有清除緩存數據時)

這種端到端的驗證方法可以在比整個CPU 更小、更簡單的模塊(例如數據緩存)上合理實現。可以在緩存上寫入端到端斷言,以驗證寫入特定地址的數據是否從同一地址正確讀取。這使用了眾所周知的形式驗證技術,例如記分牌算法

然而,對于 CPU來說,手動編寫這樣的斷言是不可行的。它需要指定每條指令的語義,并與所有執行模式交叉。這通常根本不可能實現。 CPU 的形式驗證被分成更小的部分,但是仍然無法驗證所有部分是否正確執行了 ISA。

使用建議的方法意味著能夠立即驗證完整的 L31 內核,而無需編寫任何復雜的斷言。如上所述,黃金模型和檢查斷言是自動生成的。

這種方法同時具有高度可配置性和自動化性,特別是對于 RISC-V CPU,例如 L31:

● 用戶可以指定設計執行的頂層 RISC-V 參數和擴展。

● 該工具能夠自動從設計中提取數據,例如將架構寄存器與實際每秒浮點運算次數相關聯。

● 該工具允許添加自定義,例如用來驗證的新指令(具有為用戶“擴展”黃金模型的能力)。

最后,黃金模型不是由Codasip開發的(除了一些自定義部分),這一事實提供了額外的保證,這從驗證獨立性的角度來看很重要。

本文摘錄于《基于形式的高效 RISC-V 處理器驗證方法 – 形式化驗證》白皮書,出版人為總部位于歐洲的全球領先RISC-V供應商和處理器解決方案領導者,該公司的處理器IP目前已部署在數十億顆芯片中。Codasip通過開放的RISC-V ISA、Codasip Studio處理器設計自動化工具與高品質的處理器IP相結合,為客戶提供定制計算。這種創新方法能夠輕松實現定制和差異化設計,從而開發出高性能的、改變游戲規則的產品,實現真正意義上的轉型。如希望得到該白皮書的完整版本,可瀏覽Codasip中文網站或者關注該公司微信公眾號。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    19349

    瀏覽量

    230284
  • cpu
    cpu
    +關注

    關注

    68

    文章

    10882

    瀏覽量

    212220
  • RISC-V
    +關注

    關注

    45

    文章

    2300

    瀏覽量

    46252
收藏 人收藏

    評論

    相關推薦

    芯啟源亮相首屆RISC-V產業發展大會

    基于RISC-V的網絡流處理器NFP3900,該款芯片將廣泛應用于標準網卡、智能網卡以及網絡安全設備等領域,同時展示了自主研發的原型驗證與數字仿真加速一體化平臺-MimicPro,將極大地幫助
    的頭像 發表于 12-30 17:40 ?331次閱讀

    Andes晶心科技推出D45-SE RISC-V處理器

    Andes晶心科技(TWSE:6533; SIN US03420C2089; ISIN:US03420C1099)是全球高效能、低功耗 32/64 位 RISC-V 處理器的領導廠商,也是
    的頭像 發表于 12-26 10:54 ?202次閱讀

    使用 RISC-V 進行高效數據處理方法

    使用RISC-V進行高效數據處理方法涉及多個方面,包括處理器內核與DSA(領域特定加速)之間
    的頭像 發表于 12-11 17:52 ?401次閱讀

    Rivos全新產品采用Andes晶心科技NX45 RISC-V處理器

    專注于加速數據分析和生成式AI工作負載的RISC-V主要會員公司Rivos與32/64位RISC-V處理器內核的領先供貨商、RISC-V創始會員Andes晶心科技,宣布Rivos已獲得
    的頭像 發表于 12-04 10:37 ?273次閱讀

    RISC-V能否復制Linux 的成功?》

    ,創建實現自有加速算法的自定義異構集群。RISC-V作為一種ISA,我們一開始是在處理器內核中采用吸引人的通用構建塊,然后在此基礎上進行構建,同時還利用最好的商業工具增強使用者的信心。所以,IP
    發表于 11-26 20:20

    RISC-V,即將進入應用的爆發期

    計算機由控制整體的CPU(中央處理器)和加速兩部分構成。在AI計算中,功耗和效率是兩個關鍵因素。RISC-V架構通過其簡潔的設計和定制化的擴展,可以實現高效的能量使用。該架構能夠通過
    發表于 10-31 16:06

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    定、技術創新、社區建設、人才培養等方面全方位推動RISC-V生態發展,讓本土RISC-V創新成果走出國門,讓世界聽到RISC-V的中國聲音。 關于沁恒 南京沁恒微電子股份有限公司專注于連接技術和微
    發表于 08-30 17:37

    思爾芯亮相RISC-V中國峰會,展示架構建模與混合仿真驗證方法

    在架構設計軟件的研發上取得了進展,該項目的成員——產品經理梁琪與研發工程師被邀請至演講臺,他們為與會者帶來了題為《基于RISC-V的架構建模及混合仿真驗證方法》的
    的頭像 發表于 08-30 12:44 ?273次閱讀
    思爾芯亮相<b class='flag-5'>RISC-V</b>中國峰會,展示架構建模與混合仿真<b class='flag-5'>驗證</b><b class='flag-5'>方法</b>

    risc-v多核芯片在AI方面的應用

    RISC-V多核芯片能夠更好地適應AI算法的不同需求,包括深度學習、神經網絡等,從而提高芯片的性能和效率,降低成本,使AI邊緣計算晶片更具競爭力。 再者,RISC-V的多核設計可以進一步提高處理器
    發表于 04-28 09:20

    RISC-V有哪些優點和缺點

    模塊化設計提高了RISC-V的適應性和靈活性。 簡潔的指令集:RISC-V的設計簡潔,指令數量相對較少,這有助于提高處理器的執行速度和降低功耗。 強大的社區支持:RISC-V擁有龐大的
    發表于 04-28 09:03

    RISC-V有哪些優缺點?是堅持ARM方向還是投入risc-V的懷抱?

    。這種模塊化設計提高了RISC-V的適應性和靈活性。 簡潔的指令集 :RISC-V的設計簡潔,指令數量相對較少,這有助于提高處理器的執行速度和降低功耗。 強大的社區支持 :RISC-V
    發表于 04-28 08:51

    淺談RISC-V微架構驗證方式

    RISC-V 是一個開放的 ISA,任何人都可以接受它并實現處理器。但RISC-V市場的領導者知道,僅僅因為他們不需要支付許可使用費,并不意味著RISC-V是便宜的選擇。
    發表于 04-15 11:34 ?757次閱讀
    淺談<b class='flag-5'>RISC-V</b>微架構<b class='flag-5'>驗證</b>方式

    fpga和risc-v處理器的區別

    FPGA(現場可編程門陣列)和RISC-V處理器在多個方面存在顯著的區別。
    的頭像 發表于 03-27 14:21 ?1162次閱讀

    芯來科技正式發布基于RISC-V處理器的HSM子系統解決方案

    本土RISC-V CPU IP領軍企業——芯來科技正式發布基于RISC-V處理器的HSM子系統解決方案,提供專業有效的信息安全保護以及加解密功能。
    的頭像 發表于 03-11 11:01 ?1442次閱讀
    芯來科技正式發布基于<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>的HSM子系統解決方案

    RISC-V處理器對應什么開發環境?

    RISC-V處理器是開源的,那開發環境需要廠商自己開發還是沿用傳統的開發環境呢?比如keil
    發表于 01-13 19:18
    主站蜘蛛池模板: 国产亚洲999精品AA片在线爽 | 国产系列在线亚洲视频| 色一欲一性一乱一区二区三区 | 久久精品国产亚洲AV影院 | 亚洲伊人久久综合影院2021| 久久中文字幕人妻AV熟女| MM131亚洲精品久久安然| 色噜噜狠狠色综合欧洲| 精品日产1区2卡三卡麻豆| 99久久伊人一区二区yy5099| 思思99精品国产自在现线| 精品AV亚洲乱码一区二区| av网站视频在线观看| 亚洲AV无码影院在线播放| 免费无码国产欧美久久18| 国产美女又黄又爽又色视频网站| 孕交videosgratis乌克兰| 日本美女bb| 久久re视频这里精品一本到99| seyeye高清视频在线| 亚洲精品久久国产高清| 女人十八毛片水真多啊| 国产亚洲精品高清视频免费| 97伦理97伦理2018最新| 小SAO货边洗澡边CAO你动漫| 男生jj插入女生jj| 好大好硬好爽好深好硬视频| 波多野结衣的AV一区二区三区| 亚洲区欧美日韩综合| 日韩欧美亚洲精品综合在线| 久久久久久88色偷偷| 国产精品99久久久久久WWW| 99精品免费观看| 一本道色播| 香蕉动漫库| 色综合伊人色综合网站中国| 美女直播喷水| 久久电影精品久久99久久| 国产精品JK白丝AV网站| www.中文字幕在线观看| 中文字幕精品AV内射夜夜夜|