HCSL(HCSL--High?speed Current Steering Logic)一般用于PCIE參考時鐘的電平類型,根據規范需要下拉電路,如下圖HCSL之間的DC耦合。HCSL為電流輸出驅動,輸出結構由通常通過50Ω電阻器接地的15 mA開關電流源驅動。 標稱信號擺幅為750 mV。
HCSL規范
HCSL輸入輸出拓撲
1-HCSL端接匹配
HCSL接口通常以50Ω負載源極端接,其中Rs大小一般為33Ω,匹配50Ω阻抗。 一般在輸出端位置。驅動器本身具有17歐姆的輸出阻抗,所以,需要串聯一個33歐姆的電阻,以獲得與50歐姆傳輸線的匹配。對于傳統的HCSL,為了避免出現過度的振鈴,串聯電阻RS是必須要的。
2-LP-HCSL比較
LPHCSL(Low-Power HCSL)是為了降低傳統的HCSL驅動器的功耗而開發的。采用推-拉(push-pull)電壓驅動,電流消耗大約4到5mA。
LP-HCSL輸出功能與幅值對比
HCSL與LP-HCSL端接方式:
LP-HCSL直連即可,少了四個電阻效率高,速度快,支持AC耦合。
-
驅動器
+關注
關注
54文章
8367瀏覽量
147616 -
電阻器
+關注
關注
21文章
3828瀏覽量
62570 -
耦合
+關注
關注
13文章
589瀏覽量
101110 -
接口
+關注
關注
33文章
8770瀏覽量
152369 -
時鐘
+關注
關注
11文章
1756瀏覽量
132149
發布評論請先 登錄
相關推薦
SiTime差分晶振的LVDS、LVPECL、HCSL、CML模式相互轉換過程介紹
替代PI6C557-05B,RS2CG5705B支持PCIe3.0之4HCSL輸出的時鐘生成器
LMK03328使用Code Loader 4,輸入25M晶振請問如何配置輸出HCSL電平?
CDCDB400 HCSL時鐘作為輸入是否支持?緩沖器的輸出是否支持HCSL的設備?
差分邏輯電平,LVDS、xECL、CML、HCSL/LPHCSL、TMDS等
求助LVDS電平轉HCSL的轉換電路
求分享符合LS1028A要求的任何HCSL部件
I/O接口標準解析系列教程(3):HCSL和LPHCSL

核芯互聯推出符合DB2000QL及PCIe Gen5和Gen 6標準的低抖動時鐘緩沖器CLB2000

核芯互聯推出全新20路LP-HCSL差分時鐘緩沖器CLB2000

HCSL基本電路結構及其相互轉換

矽力杰高性能20路PCIe時鐘緩沖器

MG7050HAN 基于聲表的差分多輸出 晶體振蕩器(HCSL)
愛普生6G路由器晶振MG7050HAN,HCSL輸出有源晶振,X1M0004310007
LMKDB1120和LMKDB1108超低抖動PCIe第1代到第6代LP-HCSL時鐘緩沖器數據表

評論