色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

為了滿足FPGA的電源要求

李巍 ? 來源:huhuiyun ? 作者:huhuiyun ? 2023-02-17 09:25 ? 次閱讀

-已經(jīng)請您介紹了FPGA電源要求,接下來請您介紹一下將該DC/DC轉(zhuǎn)換器系列定義為“FPGA用”的原因。首先,該系列中有些什么樣的DC/DC轉(zhuǎn)換器IC呢?

目前有8種機型,是覆蓋FPGA電源的電壓與電流產(chǎn)品陣容。單個介紹比較困難,請看產(chǎn)品陣容表。

poYBAGPtjPGAacH3AAGX5zlsAqg905.gif

poYBAGPtjPOAVF8HAACr0GImnEE442.gif

大致分為功率晶體管內(nèi)置型與外置控制器型,全部為同步整流型單通道DC/DC轉(zhuǎn)換器IC。輸入電壓考慮到5V系統(tǒng)電壓與12V總線輸入電壓,耐壓為7V與15.2V,控制器為28V。功率晶體管內(nèi)置型的輸出電流為1A~6A,控制器的輸出電流通過外置MOSFET可設(shè)置的范圍較廣。設(shè)想的輸出電壓為1.8V~1V左右,因此最低輸出電壓為0.8V,控制器為0.75V。即使作為通用電源使用也搭載了一般的電源良好(Power Good)、軟啟動及各種保護功能。

-前面請您總結(jié)的有關(guān)FPGA的電源要求事項是:1) 電源電壓為多種;2) 電源時序;3) 低電壓大電流;4) 電壓精度要求嚴(yán)格(包括紋波、負載瞬態(tài)引起的變動,PCB板布線電阻引起的電壓降等);5) 低噪聲。您提到這些是電源方面的課題,那么該DC/DC轉(zhuǎn)換器系列是怎么處理這些課題的呢?

首先,1)電源電壓為多種,使1個DC/DC轉(zhuǎn)換器支持各電源,可進行最適合的條件設(shè)置。關(guān)于2)電源時序,可通過軟啟動和外部控制進行處理。最關(guān)鍵的要點在于3)低電壓大電流和4)電壓精度的處理。5)低噪聲也與此相關(guān)。

-從您的介紹和表來看,最低電壓為0.8V/0.75V,已經(jīng)很低了,輸出電流為1A~6A,控制器可達到更高,但好像近年來通用DC/DC轉(zhuǎn)換器也是相同的規(guī)格

關(guān)鍵是4)電壓精度。DC的電壓精度由內(nèi)部的參考電壓精度來決定,保證最大值為±1%(控制器為±1.5%),這屬于最高精度級別了。也就是說,如果這是輸出電壓精度的全部的話,前面舉例的1V±3%很輕松就可以達到。但是,作為電壓精度還要加上括號中(紋波、負載瞬態(tài)引起的變動,以及PCB板布線電阻引起的電壓降等)的誤差。

-那么,針對些誤差也有相應(yīng)的處理吧?

對影響電壓精度的要因——紋波和負載瞬態(tài)的處理與對電壓降的處理是分開的。首先,對紋波與負載瞬態(tài)進行說明。紋波,提高對來自輸出的反饋電壓的響應(yīng)速度,對參考電壓如果將開關(guān)盡可能控制在狹小范圍內(nèi),可減小誤差。關(guān)于負載瞬態(tài),負載急劇變動時,如果盡可能快速響應(yīng)并使變動的電壓恢復(fù)為設(shè)置值,則輸出變動變小,并可在短時間內(nèi)恢復(fù)。為此,該DC/DC轉(zhuǎn)換器系列采用了電流模式、遲滯模式、H3Reg?模式等高速控制模式。

-電流模式與遲滯模式是眾所周知的基本控制方法,H3Reg是什么樣的模式呢?

H3Reg是ROHM獨有的高速瞬態(tài)響應(yīng)控制。下面的框圖表示BD95601MUV-LB的H3Reg控制環(huán)路。H3Reg是定位為“固定導(dǎo)通時間控制的改進版”的控制方法,使用電壓比較器快速比較基準(zhǔn)電壓(參考電壓)與反饋電壓,并快速切換輸出開關(guān)。這不必依賴開關(guān)頻率即可實現(xiàn)快速響應(yīng)。

pYYBAGPtjPaADhM6AABUCjgXo8Y958.gif

正常工作時的波形如下。

poYBAGPtjPiATGxOAAA0eLH7zdI602.gif

如果FB反饋電壓(為便于比較被分壓的輸出電壓)比REF基準(zhǔn)電壓(參考)低,則通過比較器立即導(dǎo)通HG(高邊輸出功率晶體管),在右邊公式算出的時間內(nèi)對輸出供應(yīng)電流,從而使Vout上升并關(guān)閉HG。接著LG(低邊輸出功率晶體管)在FB=REF成立之前導(dǎo)通,Vout下降。

pYYBAGPtjPmAJI99AAAz78YmmOw405.gif

負載電流(Io)瞬態(tài)增加時輸出電壓顯著降低,可能會出現(xiàn)即使過了上述公式中的ton時間還未完全上升到設(shè)置電壓的情況。當(dāng)檢測到這種情況時,像左邊的波形那樣,H3Reg延長ton時間以促進Vout的恢復(fù),也就是提高瞬態(tài)響應(yīng)速度。之后如果Vout恢復(fù),則恢復(fù)正常工作。

其他還有很多更細致的內(nèi)容,但以該H3Reg為代表的高速瞬態(tài)響應(yīng)控制,是滿足FPGA的低電壓大電流條件下高輸出電壓精度等電源要求的關(guān)鍵要點。

-對電壓精度的另一個課題–PCB板布線引起的電壓降是怎么處理的呢?

有兩種方法,一種是反饋FPGA電源引腳電壓的遠程感測方法,另一種是盡可能地將DC/DC轉(zhuǎn)換器的輸出端安裝在FPGA的電源引腳端的稱為“POL(Point of Load)”的方法。

-明白了,該DC/DC轉(zhuǎn)換器系列的基本性能當(dāng)然不用說,高速瞬態(tài)響應(yīng)性能非常優(yōu)異,因此可以滿足FPGA的電源要求。但是,在實際的設(shè)計過程中,為了充分發(fā)揮IC的性能,應(yīng)該需要元器件選型及PCB板布局等方面的技術(shù)訣竅和經(jīng)驗積累。

這是非常重要的一點。這次采訪中,我重點講了IC的功能及性能方面的要點。但實際上是通過電源電路來應(yīng)對FPGA的要求的,而這涉及到組成元器件的選型及布局等很多必須注意的內(nèi)容。對此,ROHM在提供使用了該DC/DC轉(zhuǎn)換器系列的參考設(shè)計的同時,也提供個別的設(shè)計支持。以下是參考設(shè)計示例。

poYBAGPtjPuAZfv_AAKBBrlNxYo058.gif

-有了這樣的參考設(shè)計與支持,我想設(shè)計師會比較有信心。

如其名稱所呈現(xiàn)的,F(xiàn)PGA是可編程器件,構(gòu)成與工作各不相同,對電源的要求也不同。從這個意義上講設(shè)計支持也是必須的。

-最后還有什么需要補充的嗎?

實際上,還沒提到電源的固有項目–效率。決不是說FPGA不需要高效率,F(xiàn)PGA是需要較大功率的設(shè)備,因此電源的最大效率還是備受期待的。該DC/DC轉(zhuǎn)換器系列,基本上通過同步整流式可實現(xiàn)90%左右的最大效率,輕負載時具有以Deep-SLLM? (Simple Light Load Mode)為代表的輕負載效率保持模式,在效率方面也可滿足FPGA的要求。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關(guān)注

    關(guān)注

    184

    文章

    17835

    瀏覽量

    251358
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21796

    瀏覽量

    605257
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    8742

    瀏覽量

    147770
收藏 人收藏

    評論

    相關(guān)推薦

    怎么得到滿足OPA445供電要求的電壓?

    各位工程師們好,我想用OPA445放大輸出(-35V~+35V),有5V電源,該怎么得到滿足OPA445供電要求的電壓,有沒有相關(guān)IC可以推薦呢?
    發(fā)表于 12-05 08:11

    具有集成電源的低輻射信號隔離器可滿足CISPR 32要求

    電子發(fā)燒友網(wǎng)站提供《具有集成電源的低輻射信號隔離器可滿足CISPR 32要求.pdf》資料免費下載
    發(fā)表于 09-07 11:28 ?0次下載
    具有集成<b class='flag-5'>電源</b>的低輻射信號隔離器可<b class='flag-5'>滿足</b>CISPR 32<b class='flag-5'>要求</b>

    使用電子保險絲滿足USB 2.0和USB 3.1電源端口的IEC62368-3要求

    電子發(fā)燒友網(wǎng)站提供《使用電子保險絲滿足USB 2.0和USB 3.1電源端口的IEC62368-3要求.pdf》資料免費下載
    發(fā)表于 09-07 09:27 ?0次下載
    使用電子保險絲<b class='flag-5'>滿足</b>USB 2.0和USB 3.1<b class='flag-5'>電源</b>端口的IEC62368-3<b class='flag-5'>要求</b>

    旨在滿足復(fù)雜物聯(lián)網(wǎng)要求的無線MCU

    電子發(fā)燒友網(wǎng)站提供《旨在滿足復(fù)雜物聯(lián)網(wǎng)要求的無線MCU.pdf》資料免費下載
    發(fā)表于 08-28 09:26 ?0次下載
    旨在<b class='flag-5'>滿足</b>復(fù)雜物聯(lián)網(wǎng)<b class='flag-5'>要求</b>的無線MCU

    先進FPGA電源設(shè)計注意事項(電源設(shè)計器121)

    電子發(fā)燒友網(wǎng)站提供《先進FPGA電源設(shè)計注意事項(電源設(shè)計器121).pdf》資料免費下載
    發(fā)表于 08-26 09:27 ?0次下載
    先進<b class='flag-5'>FPGA</b>的<b class='flag-5'>電源</b>設(shè)計注意事項(<b class='flag-5'>電源</b>設(shè)計器121)

    FPGA電源時序控制

    電子發(fā)燒友網(wǎng)站提供《FPGA電源時序控制.pdf》資料免費下載
    發(fā)表于 08-26 09:25 ?0次下載
    <b class='flag-5'>FPGA</b><b class='flag-5'>電源</b>時序控制

    ASP4644在FPGA SERDES供電中的應(yīng)用

    設(shè)計。 FPGA和SERDES因其高速性和靈活性,在數(shù)據(jù)通信領(lǐng)域得到廣泛應(yīng)用。FPGA和SERDES對電源要求極為嚴(yán)格,需要低紋波、高穩(wěn)定性的電源
    發(fā)表于 08-16 14:55

    電源模塊的測試方法及要求

    電源模塊測試是確保電源模塊在各種條件下正常工作的重要手段。 1. 測試目的 電源模塊測試的主要目的是確保電源模塊在各種條件下能夠正常工作,滿足
    的頭像 發(fā)表于 08-01 09:27 ?1245次閱讀

    安費諾高速電纜解決方案滿足PCIe、EDSFF、OCP規(guī)范和機架式電源要求

    豐富選項,以滿足PCIe、EDSFF、OCP規(guī)范和機架式電源要求。 通過與PCI-SIG協(xié)會緊密合作,PCIeDirectAttached直立電纜解決方案讓用戶無需再進行PCB走線和過孔,并支持高達
    的頭像 發(fā)表于 07-10 18:07 ?1855次閱讀

    電路中貼片電容需滿足哪些要求

    [貼片電容]電路中貼片電容需滿足哪些要求?貼片電容必要滿足兩個要求,一個是容量需求,另一個是ESR需求。也就是說一個0.1uF的電容退耦成果大約不如兩個0.01uF電容成果好。 而且,
    的頭像 發(fā)表于 07-10 13:58 ?353次閱讀
    電路中貼片電容需<b class='flag-5'>滿足</b>哪些<b class='flag-5'>要求</b>?

    滿足GMSL靜電防護要求的方案

    滿足GMSL靜電防護要求的方案
    的頭像 發(fā)表于 07-09 08:02 ?473次閱讀
    <b class='flag-5'>滿足</b>GMSL靜電防護<b class='flag-5'>要求</b>的方案

    AC/DC電源模塊:滿足符合特定要求電源需求

    BOSHIDA AC/DC電源模塊:滿足符合特定要求電源需求 AC/DC電源模塊是一種電源轉(zhuǎn)換
    的頭像 發(fā)表于 05-28 14:10 ?526次閱讀
    AC/DC<b class='flag-5'>電源</b>模塊:<b class='flag-5'>滿足</b>符合特定<b class='flag-5'>要求</b>的<b class='flag-5'>電源</b>需求

    FPGA的高速接口應(yīng)用注意事項

    FPGA平臺接地點接線到實驗室大地。 綜上所述,FPGA的高速接口應(yīng)用需要綜合考慮信號完整性、電源管理、接口標(biāo)準(zhǔn)化、布線與布局以及靜電防護等方面。遵循這些注意事項將有助于確保FPGA
    發(fā)表于 05-27 16:02

    ADI大電流LDO產(chǎn)品陣容:滿足高性能處理器的電源要求

    高性能處理器 (例如最新的 FPGA) 對電源電壓有非常嚴(yán)格的要求,很多人可能很難找到一款能夠滿足 FPGA 電壓精度
    的頭像 發(fā)表于 05-08 17:12 ?2424次閱讀
    ADI大電流LDO產(chǎn)品陣容:<b class='flag-5'>滿足</b>高性能處理器的<b class='flag-5'>電源</b><b class='flag-5'>要求</b>

    電源模塊的技術(shù)要求

    電壓范圍,以適應(yīng)不同應(yīng)用場景的電源輸入要求。 輸出電壓和電流:電源模塊應(yīng)能提供穩(wěn)定可靠的輸出電壓和電流,以滿足設(shè)備對電力的需求。 輸出波紋和噪聲:
    的頭像 發(fā)表于 03-11 09:09 ?971次閱讀
    主站蜘蛛池模板: 搞av.com| 亚洲国产精品无码中文字幕 | 啪啪后入内射日韩 | 骚妇BB双飞插 | 性欧美videofree中文字幕 | 国产亚洲精品成人AV久久 | 91极品蜜桃臀在线播放 | 亚洲欧美免费无码专区 | 年轻的老师5理伦片 | 网友自拍区视频精品 | 奇米狠狠一区二区三区 | 精品无码国产AV一区二区三区 | 97在线超碰免费视频 | 丰满饥渴老太性hd | 久久国产精品二区99 | 国产美女又黄又爽又色视频网站 | 羞羞漫画视频 | 少妇内射视频播放舔大片 | 日本毛片久久国产精品 | 2018年免费三级av观看 | 一个人的免费完整在线观看HD | 国产高清视频免费在线观看 | 久久电影精品 | 无人区乱码1区2区3区网站 | 综合色一色综合久久网vr | 亚洲精品视频在线观看免费 | 少妇第一次交换 | 国产精品亚洲欧美 | 欧美丰满熟妇BBB久久久 | 国产人妻精品午夜福利免费不卡 | 寻找最美乡村教师颁奖晚会 | 老子午夜伦不卡电影院 | 村妇偷人内射高潮迭起 | 香蕉尹人综合精品 | 兔费看少妇性L交大片免费 偷偷要色偷偷 | 在线自拍亚洲视频欧美 | 翘臀后进美女白嫩屁股视频 | 伊人久久丁香色婷婷啪啪 | 果冻传媒 在线播放观看 | 老湿影院色情a | 兽皇VIDEO另类HD |