絕緣體上硅(SOI)硅片由頂層硅膜、埋氧層和硅襯底三部分組成。隨著集成電路技術(shù)的發(fā)展,體硅襯底CMOS集成電路面臨著諸多挑戰(zhàn),如寄生閂鎖效應(Latch-Up Effect)、短溝道效應、泄漏電流增大、閾值電壓漂移、寄生電容增大等,SOI集成電路則可減少上述困擾。SOI集成電路可以實現(xiàn)集成電路中器件之間更有效的介質(zhì)隔離,并徹底消除體硅襯底CMOS電路中的寄生閂鎖效應,同時降低寄生電容和RC延遲,提高電路操作速度,減少光掩模版數(shù)量,減緩短溝道效應,降低功耗。
根據(jù)器件工作時溝道區(qū)域是否存在中性區(qū),將SOI器件分為部分耗盡型SOI(Partially Depleted SOI,PD- SOI)器件及全耗盡型SOI(Fully Depleted SOI, FD-SOI)器件兩種類型,如圖6-6所示。FD- SDI器件的頂層硅膜較薄,導通狀態(tài)下硅膜處于完全耗盡狀態(tài),消除了中性體區(qū)引起的翹曲效應(Kink Effect)和寄生n-p-n管效應。同時,超薄的頂層硅膜使柵極對溝道控制能力得到提高,亞閾值擺幅得到改善,因此FD-SOI器件具有良好的短溝道特性。
有分析認為,從28nm/20nm節(jié)點開始,基于體硅CMOS和FinFET工藝的集成電路主流技術(shù)的單個晶體管的成本出現(xiàn)不降反升的局面。而作為FD-SOI技術(shù)的主要支持者(如IBM、意法半導體、格芯等)認為,在先進節(jié)點上,F(xiàn)D- SOI技術(shù)將更具備競爭優(yōu)勢。FD- SOI技術(shù)可延續(xù)平面CMOS器件的微縮進程。此外,也有一些公司和科研機構(gòu)正在研究FD- SOI FinFET工藝,如圖6-7所示。
相對于體硅FinFET,F(xiàn)D-SOI因目前仍然采用平面架構(gòu),其工藝實現(xiàn)難度及制造成本相對較低。雖然在SOI襯底上制備集成電路的工藝相對簡單,但其原材料成本較高,限制了SOI工藝的廣泛應用。除了介個因素,F(xiàn)D- SOI的產(chǎn)業(yè)生態(tài)環(huán)境也是制約其發(fā)展的重要因素,模擬仿真軟件、設(shè)計IP、設(shè)計工具尚不及普通體硅技術(shù)健全,因此FD- SOI目前主要應用于低功耗、低漏電等領(lǐng)域。
審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
原文標題:集成電路中的硅基器件—全耗盡型SOI(FD- SOI)
文章出處:【微信號:Semi Connect,微信公眾號:Semi Connect】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
相關(guān)推薦
20-35%;2) 具有更低的功耗。由于減少了寄生電容,降低了漏電,SOI 器件功耗可減小35-70%;3) 消除了閂鎖效應;4) 抑制了襯底的脈沖電流干擾,減少了軟錯誤的發(fā)生;5) 與現(xiàn)有硅工藝兼容,可減少
發(fā)表于 07-06 14:09
、重粒子、中子等對SOI器件產(chǎn)生的單粒子效應及加固技術(shù)方面。近年來,國際上在不同類型、不同工藝的SOI器件,特別是大規(guī)模、超大規(guī)模CMOS/SOI集成電路的抗輻射加固技術(shù)的研究取得了大
發(fā)表于 07-06 14:11
FD-SOI(全耗盡型絕緣層上硅)技術(shù)是一種新的工藝技術(shù),有望成為其30納米以下的技術(shù)節(jié)點中成本效益最高的制造工藝。如果采用28納米技術(shù)制作一顆晶片,在相同的選件和金屬層條件下,F(xiàn)D-SOI
發(fā)表于 04-15 19:59
至20美分。最初,Cavendish等公司將RF MEMS技術(shù)應用到使用RF SOI和其它工藝的天線調(diào)諧器市場。“如果天線是固定的,我們不可能使它支持所需的不同頻段。所以天線需要調(diào)整?!盌al
發(fā)表于 07-13 08:50
至20美分。最初,Cavendish等公司將RF MEMS技術(shù)應用到使用RF SOI和其它工藝的天線調(diào)諧器市場?!叭绻炀€是固定的,我們不可能使它支持所需的不同頻段。所以天線需要調(diào)整?!盌al
發(fā)表于 07-13 09:14
``超聲波塑料焊接工藝是從金屬超聲波焊接發(fā)展起來的。它最早是由美國瓊斯等人在1950年提出。在當代社會,塑料的各種制品,已滲透到人們?nèi)粘I畹母鱾€領(lǐng)域,同時也被廣泛應用到航空、船舶、汽車、電器、包裝
發(fā)表于 09-01 11:23
書籍:《炬豐科技-半導體工藝》文章:III-V/SOI 波導電路的化學機械拋光工藝開發(fā)編號:JFSJ-21-064作者:炬豐科技網(wǎng)址:http://www.wetsemi.com
發(fā)表于 07-08 13:14
SOI 和體硅集成電路工藝平臺互補問題的探討上海鐳芯電子有限公司鮑榮生摘要本文討論的SOI(Silicon On Insulator)是BESOI(Bonding and Etch back
發(fā)表于 12-14 11:35
?10次下載
中國至少已浮出三家晶圓廠將采用SOI工藝先進制程。根據(jù)MarketsandMarkets 最新預估,SOI市場在2022年市場價值將達18.6億美元,2017-2022年期間平均復合成長率將達29.1%。其中,亞太區(qū)晶圓廠將是主
發(fā)表于 07-11 10:37
?7649次閱讀
3月12日,硅基半導體材料企業(yè)新傲科技舉辦“SOI 30K生產(chǎn)線項目首臺工藝設(shè)備搬入儀式”,標志著其SOI 30K建設(shè)進入沖刺階段。
發(fā)表于 03-14 16:00
?4038次閱讀
華虹半導體的新方案是基于Cadence IC5141 EDA軟件的工藝設(shè)計工具包(PDK),包括PSP SOI和BSIM SOI的射頻模型仿真平臺。此0.2微米射頻SOI
發(fā)表于 10-21 11:19
?3025次閱讀
長期跟蹤研究半導體工藝和技術(shù)趨勢的IBS CEO Handel Jones發(fā)表演講,并對FD-SOI未來走勢做出預測。
發(fā)表于 08-06 16:25
?3843次閱讀
厚的涂層可以抵抗1000V以上的高壓放電。 九星軸承科技有限公司生產(chǎn)的絕緣軸承采用等離子噴涂工藝,對軸承表層進行陶瓷噴涂,能根據(jù)客戶的需要提供不同厚度涂層的絕緣軸承。 絕緣軸承因其獨特的工藝和特性廣泛應用在: 電力行業(yè):發(fā)電機用
發(fā)表于 06-15 16:35
?544次閱讀
在鈑金產(chǎn)品設(shè)計及工藝設(shè)計中,鈑金是一種針對金屬薄板的一種綜合冷加工工藝,廣泛應用于機械設(shè)備的研發(fā)制造,涉及產(chǎn)品眾多,包括自助終端、機柜、機箱、機房、配電柜、CNC機床等。以下是鈑金產(chǎn)品設(shè)計及工
發(fā)表于 05-27 10:54
?2799次閱讀
射頻 SOI (RF-SOI)是采用 SOI 工藝技術(shù)制作的射頻器件和集成電路。SOI是指在體硅材料中插人一層 SiO2絕緣層的耐底結(jié)構(gòu)。在
發(fā)表于 09-27 09:09
?4309次閱讀
評論