色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

SystemVerilog對硬件功能如何進行建模

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2022-03-30 11:42 ? 次閱讀

數字硬件建模SystemVerilog(一)-RTL和門級建模

接下來系列文章會有很多在Verilog中知識點有被提及,關于這兩者關系,請查看《談談Verilog和SystemVerilog簡史,FPGA設計是否需要學習SystemVerilog》。

本文定義了通常用于描述使用SystemVerilog對硬件功能進行建模的詳細級別的術語。

抽象

SystemVerilog能夠在許多不同的細節級別(稱為“抽象級別”)對數字邏輯進行建模。抽象意味著缺乏細節。數字模型越抽象,它所代表的硬件的細節就越少。

圖1-3顯示了SystemVerilog中可用的建模抽象的主要級別的詳細模型

561ecade-ac9c-11ec-aa7f-dac502259ad0.png 圖1-3:SystemVerilog建模抽象級別

門級建模

SystemVerilog支持使用門級原語對數字邏輯進行建模。數字邏輯門是一個非常接近硅(silicon)實現的詳細模型。

SystemVerilog提供了幾個內置的門級原語,并允許工程師定義其他原語,這些原語是指用戶定義的原語(UDP)。SystemVerilog中的內置原語列在表1-1中:

表1-1:SystemVerilog門級原語

原語 描述
與and 具有2個或更多輸入和1輸出的與門
與非門nand 具有2個或更多輸入和1輸出的與非門
or 具有2個或更多輸入和1個輸出的或門
或非門nor 具有2個或更多輸入和1輸出的或非門
異或門xor 具有2個或更多輸入和1輸出的異或門
異或非門是xnor 具有2個或更多輸入和1輸出的異或非門
緩沖器buf 具有1個輸入和1或更多輸出的緩沖門
反向門not 具有1輸入和1或更多輸出的反向門
buffif0 三態緩沖門,帶“1輸入*1輸出”和1個激活低啟用
bufif1 具有1輸入、1輸出和1激活高啟用的三態緩沖門
notif0 帶1輸入、1輸出和1低激活的三態反向緩沖門
notif1 帶1輸入、1輸出和1高激活的三態反向緩沖門

SystemVerilog還為ASIC和FPGA庫開發人員提供了通過定義用戶定義原語(UDP)添加到內置原語集的方法。UDP以表格格式定義,表格中的每一行列出一組輸入值和結果輸出值。組合邏輯和順序邏輯(如觸發器)原語都可以定義。

圖1-4顯示了帶進位的1位加法器的門級電路。示例1-1顯示了“使用原語對電路建模的SystemVerilog代碼”。

5646d7ea-ac9c-11ec-aa7f-dac502259ad0.png 圖1-4:帶進位的1位加法器,用邏輯門表示 示例1-1;帶進位的1位加法器的SystemVerilog門級模型

`begin_keywords"1800-2012"
modulegate_adder
(inputwirea,b,ci,
outputwiresum,co
);
timeunit1ns;timeprecision100ps;

wiren1,n2,n3;

xorg1(n1,a,b);
xor#1.3g2(sum,n1,ci);
andg3(n2,a,b);
andg4(n3,n1,ci);
or#(1.5,1.8)g5(co,n2,n3);

endmodule:gate_adder
`end_keywords

門級原語的語法非常簡單:

〈instancename>(,);

許多門級原語可以具有可變數量的輸入。例如,and原語可以表示2輸入、3輸入或4輸入與門,如下所示:

and i1{o1,a,b);//2-輸入與門
and i2(o2,a,b,c};//3-輸入與門
and i3{o3,a,b,c,d);//4-輸入與門

原語的實例名稱雖然是可選的,但它是良好的代碼注釋,它使維護代碼和將SystemVerilog源代碼與示意圖或設計的其他表示形式聯系起來變得容易。實例名稱是用戶定義的,可以是任何合法的SystemVerilog名稱。

門級原語可以用傳播延遲來建模。如果未指定延遲,則門輸入上的更改將立即反映在門輸出上。延遲是一個表達式,可以是一個簡單的值,如示例1-1中的實例g2,也可以是一個更復雜的表達式,如實例g5。上述代碼中的柵極g2的傳播延遲為13ns,這意味著當其中一個柵極輸入上發生轉換時,在柵極輸出sum改變之前,這個時間是13ns。門g5將傳播延遲分為不同的延遲,用于輸出上的上升和下降躍遷。如果co值從0轉換為l,延遲為1ns。如果co正在從1轉換為0,更改延遲為1.8ns。

門級模型能夠以高精度表示實際硅的傳播延遲。邏輯門的功能反映了將在硅中使用的晶體管組合的功能,并且門延遲可以反映通過這些晶體管的傳播延遲。ASIC和FPGA供應商使用這種精度對特定設備的詳細行為進行建模。

門級模型通常由軟件工具或專門從事庫開發的工程師生成。在RTL級別設計的設計工程師很少(如果有的話)使用門級原語建模。相反,RTL設計者使用門級模型的網表,其中網表是通過合成RTL模型生成的。網表級模型由目標ASIC或FPGA設備的供應商提供。關于門級建模的內容比本文中介紹的要多得多。

開關級建模。SystemVerilog還可以使用開關原語(如pmos、nmos和cmos)、電阻開關原語(如rpmos、cnmos和rcmos)和電容網絡在晶體管級對數字電路建模。這種級別的建模可以很好地表示實際的硅實現。然而,由于這些結構只能仿真數字行為,因此很少使用。晶體管、電阻器電容器都是仿真器件。數字仿真不能準確反映晶體管的行為。開關級建模通常不在SystemVerilog的FPGA設計流程中使用。

RTL模型

一個更抽象的建模級別——也是系列文章的重點——是寄存器傳輸級別(Register Transfer Levels),或RTL。此級別的建模使用編程語句和運算符表示數字功能。RTL模型是功能模型,不包含有關如何在硅中實現該功能的詳細信息。由于這種抽象,復雜的數字功能可以比在詳細的門級更快速、更簡潔地建模。RTL模型的仿真速度也大大快于門級和開關級模型,這使得驗證更大、更復雜的設計成為可能。SystemVerilog為RTL建模提供了兩種主要結構:連續賦值(continuous assignments)和always程序塊。

連續賦值以assign關鍵字開始,可以表示簡單的組合邏輯。前面的示例1-1說明了1-bit加法器的門級模型。示例1-2顯示了如何通過使用連續賦值在更抽象的層次上建模相同的1位加法器功能:

`begin_keywords"1800-2012"
modulertl_adder
(inputlogica,b,ci,
outputlogicsum,co
);
timeunit1ns/1ns;

assign{co,sum}=a+b+ci;

endmodule:rtl_adder
`end_keywords

示例1-2:帶進位的1位加法器的SystemVerilog RTL模型

RTL建模的一個優點是代碼更易于自文檔化(self-documenting)。查看示例1-1中的門級模型并識別模型所代表的內容可能很困難,尤其是在沒有注釋和有意義的名稱的情況下。但是,查看示例1-2中RTL模型中的代碼并認識到該功能是一個加法器要容易得多。

RTL建模的另一個強大優勢是能夠處理矢量和數據包。矢量是一個大于一位寬的信號。開關級和門級建模的操作一1位寬的信號,在SystemVerilog中稱為標量信號。要對32位加法器進行建模,需要對每個位上運行的開關或門進行建模,這與實際硅中的操作相同。上述示例1-2中的連續賦值語句可以通過改變信號的聲明,對任意大小的加法器進行建模。

更復雜的功能可以使用程序塊建模。程序塊封裝了一行或多行編程語句,以及有關何時執行這些語句的信息。RTL級別使用四種類型的always過程:always、always_comb、always_ff和always_latch。

以下示例簡明地表示具有寄存器輸出的32位加法器/減法器:

`begin_keywords"1800-2012"
modulertl_adder_subtracter
(inputlogicclk,//1-bitscalarinput
inputlogicmode,//1-bitscalarinput
inputlogic[31:0]a,b,//32-bitvectorinputs
outputlogic[31:0]sum//32-bitvectoroutput
);
timeunit1ns/1ns;

always_ff@(posedgeclk)begin
if(mode==0)sum<=?a?+?b;
????else???????????sum?<=?a?-?b;
??end

endmodule:?rtl_adder_subtracter
`end_keywords
示例1-3:32位加法器/減法器的SystemVerilog RTL模型

在一個典型的仿真和綜合設計流程中,工程師們將花費大部分時間在RTL級別建模和驗證RTL功能。

行為級和事務級建模

SystemVerilog過程塊可用于在比RTL更高的抽象級別上建模,該抽象通常被稱為行為模型(也稱為總線功能或算法模型)。行為模型可能看起來與RTL模型非常相似,因為RTL和行為模型都是程序塊。行為模型在兩個方面與RTL有所不同。

?RTL程序塊在單個時鐘周期內執行其編程語句,如果是組合邏輯,則在零周期內執行。行為模型過程塊可以使用任意數量的時鐘周期來執行其語句。

?RTL模型必須遵守嚴格的語言限制,才能由RTL綜合編譯器進行合成。行為模型可以使用完整的SystemVerilog語言。

高級抽象是事務級建模。事務模型通常用于驗證代碼中,并且通常使用SystemVerilog的面向對象編程結構進行建模。

RTL綜合編譯器無法綜合抽象的行為和事務級別,本系列中也沒有討論.

數字硬件建模-Verilog篇階段總結及SystemVerilog篇介紹

566e87f4-ac9c-11ec-aa7f-dac502259ad0.jpg

工具與大腦完美結合,才能寫出世上最棒的Verilog代碼

5684686c-ac9c-11ec-aa7f-dac502259ad0.jpg

你真的理解Verilog 中的module嗎?

原文標題:SystemVerilog(一)-RTL和門級建模

文章出處:【微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。

審核編輯:彭菁
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1629

    文章

    21758

    瀏覽量

    604240
  • 硬件
    +關注

    關注

    11

    文章

    3346

    瀏覽量

    66296
  • 數字邏輯
    +關注

    關注

    0

    文章

    73

    瀏覽量

    16664

原文標題:SystemVerilog(一)-RTL和門級建模

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    Android APP如何進行訪問硬件驅動

    本文我們要講的是在用 i.MX8 平臺開發時,Android APP 如何進行訪問硬件驅動。
    的頭像 發表于 12-04 13:50 ?1634次閱讀
    Android APP如<b class='flag-5'>何進行</b>訪問<b class='flag-5'>硬件</b>驅動

    DMK如何進行硬件調試???

    有哪位大俠,能講解一下DMK如何進行硬件調試???(不是軟件設計,而是打開一個程序,要看看它運行到哪里了?該如何做?先前51單片機用的少,我查了一些資料,網上也搜了一下,都不是很具體。)
    發表于 05-03 16:06

    如何在SystemVerilog中為狀態機的命令序列的生成建模

     我們將展示如何在SystemVerilog中為狀態機的命令序列的生成建模,并且我們將看到它是如何實現更高效的建模,以及實現更好的測試生成。?
    發表于 01-01 06:05

    SystemVerilog 3.1a語言參考手冊

    本參考手冊詳細描述了Accellera為使用Verilog硬件描述語言在更高的抽象層次上進行系統的建模和驗證所作的擴展。這些擴展將Verilog語言推向了系統級空間和驗證級空間。SystemV
    發表于 07-22 12:14 ?188次下載

    何進行硬件連接,啟動GUI并運行馬達

    啟動馬達吧!快速,簡單,有趣!本視頻將向用戶展示如何進行硬件連接,啟動GUI并運行馬達。
    的頭像 發表于 11-28 06:04 ?3119次閱讀

    SystemVerilog語言介紹匯總

    作者:limanjihe ?https://blog.csdn.net/limanjihe/article/details/83005713 SystemVerilog是一種硬件描述和驗證語言
    的頭像 發表于 10-11 10:35 ?2409次閱讀

    使用Verilog/SystemVerilog硬件描述語言練習數字硬件設計

    HDLBits 是一組小型電路設計習題集,使用 Verilog/SystemVerilog 硬件描述語言 (HDL) 練習數字硬件設計~
    的頭像 發表于 08-31 09:06 ?1721次閱讀

    FPGA學習-SystemVerilog語言簡介

    SystemVerilog是一種硬件描述和驗證語言(HDVL),它基于IEEE1364-2001 Verilog硬件描述語言(HDL),并對其進行了擴展,包括擴充了 C語言 數據類型、
    的頭像 發表于 12-08 10:35 ?2180次閱讀

    RTL和門級建模

    SystemVerilog能夠在許多不同的細節級別(稱為“抽象級別”)對數字邏輯進行建模。抽象意味著缺乏細節。數字模型越抽象,它所代表的硬件的細節就越少。
    的頭像 發表于 02-09 14:20 ?1105次閱讀
    RTL和門級<b class='flag-5'>建模</b>

    數字硬件建模SystemVerilog之Interface方法概述

    SystemVerilog Interface是modport的一種,但比簡單的輸入、輸出或輸入輸出端口的功能更多。
    的頭像 發表于 04-28 14:10 ?2794次閱讀
    數字<b class='flag-5'>硬件</b><b class='flag-5'>建模</b><b class='flag-5'>SystemVerilog</b>之Interface方法概述

    數字硬件建模SystemVerilog之Interface和modport介紹

    SystemVerilog Interface是modport的一種,但比簡單的輸入、輸出或輸入輸出端口的功能更多。
    的頭像 發表于 04-28 14:12 ?4160次閱讀
    數字<b class='flag-5'>硬件</b><b class='flag-5'>建模</b><b class='flag-5'>SystemVerilog</b>之Interface和modport介紹

    Systemverilog中的Driving Strength講解

    systemverilog中,net用于對電路中連線進行建模,driving strength(驅動強度)可以讓net變量值的建模更加精確。
    的頭像 發表于 06-14 15:50 ?1627次閱讀
    <b class='flag-5'>Systemverilog</b>中的Driving Strength講解

    SystemVerilog的覆蓋率建模方式

    為了確保驗證的完備性,我們需要量化驗證目標。SystemVerilog提供了一套豐富的覆蓋率建模方式。
    的頭像 發表于 06-25 10:44 ?1199次閱讀

    SystemVerilog硬件設計部分有哪些優勢

    Language,硬件描述語言),而SystemVerilog則是HDVL(Hardware Design and Verification Language,硬件設計與驗證語言)。由此可見,
    的頭像 發表于 10-19 11:19 ?1291次閱讀
    <b class='flag-5'>SystemVerilog</b>在<b class='flag-5'>硬件</b>設計部分有哪些優勢

    cad如何進行三維建模

    三維建模是計算機輔助設計(CAD)中的一項重要技術,它可以幫助設計師在計算機上創建和編輯三維模型。本文將介紹如何使用CAD軟件進行三維建模,包括建模的基本步驟、
    的頭像 發表于 07-09 10:23 ?986次閱讀
    主站蜘蛛池模板: 把腿张开再深点好爽宝贝动态图| 精品国产国产综合精品| 久久婷婷色香五月综合激情| 伊人久久大香线蕉综合亚洲 | 男女夜晚在爽视频免费观看| 爱爱好爽好大好紧视频| 四虎影5151毛片在线看| 极品 女神校花 露脸91| 98久久人妻少妇激情啪啪| 神马影院午夜理论二| 九九热在线视频观看这里只有精品| 98色精品视频在线| 午夜视频在线瓜伦| 久久全国免费久久青青小草| 成人性生交大片免费看金瓶七仙女 | 亚洲mv在线观看| 美女脱精光让男生桶下面| 国产 浪潮AV性色四虎| 亚洲在线2018最新无码| 日本50人群体交乱| 久久大胆视频| 戳女人屁股流水羞羞漫画| 一本二卡三卡四卡乱码麻豆| 日本欧美午夜三级| 久久久久国产精品嫩草影院| 第一次玩老妇真实经历| 伊人青青青| 手机毛片在线| 美女议员被泄裸照| 国产在线亚洲v天堂a| QVOD在线播放| 伊人久久网国产伊人| 甜性涩爱快播| 暖暖视频免费观看高清完整版| 国产亚洲精品久久久闺蜜| 冰山高冷受被c到哭np双性| 伊人亚洲AV久久无码精品| 手机在线观看你懂的| 欧美高清vivoesosexo18| 紧致肉肉高h| 国产精品三级在线观看|