色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
电子发烧友
开通电子发烧友VIP会员 尊享10大特权
海量资料免费下载
精品直播免费看
优质内容免费畅学
课程9折专享价
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何優化PCIe應用中的時鐘分配

電子設計 ? 來源:網友電子設計發布 ? 作者:網友電子設計發布 ? 2021-11-23 11:07 ? 次閱讀

作者:Julian Hagedorn

PCI Express? (PCIe?) 是一項業界領先的標準輸入/輸出 (I/O) 技術,是服務器、個人電腦以及其它應用中最常用的 I/O 接口之一。該標準多年來不斷發展,以適應更高的數據速率(見表 1)。第 3 代 PCIe 引入了全新的編碼方案,其可在不增加數據速率一倍的情況下,將數據吞吐量提升一倍。PCI-SIG 近期宣布推出的第 4 代 PCIe 具有 16 G 每秒傳輸 (GT/s) 的比特率。第 4 代的規范預計將在 2014 或 2015 年發布。

poYBAGGKb7-ALitxAABMfU84bTA871.jpg

表 1:各代 PCIe 的數據吞吐量

隨著數據速率的提升,參考時鐘需求也在不斷提高。本文將重點介紹參考時鐘需求。

PCIe 參考時鐘 (RefClk) 規范可針對 3 種不同架構定義,分別是:數據時鐘、獨立 RefClk 以及通用 RefClk。每個架構都具有特定的濾波器函數。在接收器時鐘數據恢復輸入端出現的有效抖動是接收器及發送器 PLL 帶寬與 RefClk 抖動頻譜所涉及峰值之差的函數。此外,它還取決于 RefClk 架構。

在獨立 RefClk 架構中,發送器 (TX) 與接收器 (RX) 都可接收獨立的 RefClk。這會導致嚴格的抖動需求,而且不能應用擴展頻譜時鐘 (SSC)。

在數據時鐘架構中,單個 RefClk 可連接至發送器,而接收器則使用來自數據流的嵌入式時鐘信號。時鐘數據恢復 (CDR) 電路可提取數據流中的時鐘。它最大限度地緩解了抖動要求,而且也可應用 SSC。但是,這是一種相對較新的標準,很多器件都不支持。

最佳備選標準(也是最常用的標準)是通用 RefClk 架構。它不僅可向發送器與接收器提供相同的 RefClk,而且還支持可減少電磁干擾 (EMI) 的 SSC,其實施非常便捷。這種架構的缺點是 RefClk 需要滿足不足 12ns 的偏移需求。下列是通用 RefClk 架構及其應用實例。

pYYBAGGKb8KAd8OXAAA5Xb4cjpk546.jpg

表 2:應用濾波器函數后的通用 RefClk 抖動規范

服務器卡等通用 PCIe 應用包含幾個構建塊。系統的核心是根聯合體,其代表 I/O 系統的根。根聯合體連接 CPU 和存儲器,可能具有多個 PCIe 端口。此外,它還包含開關和 PCIe 端點(例如顯卡)。I/O 系統的所有組件都要符合發送器/接收器與 RefClk 的抖動要求。如果所有構建塊都兼容于第 3 代 PCIe,那么都要達到 1ps rms 的 RefClk 要求(圖 1)。

pYYBAGGKb8WASm2EAAC8t9mGNUg726.jpg

圖 1:解決方案 1:支持第 3 代 PCIe 通用 RefClk 抖動限制的服務器卡實例

圖 1 所示系統可使用一個 7 輸出時鐘生成器實現。這種實施方案最終可能需要一個以上基于時鐘生成器的時鐘樹解決方案,因為還需要生成其它系統時鐘。系統時鐘生成器可為千兆位以太網器件、SATA 控制器DDR 時鐘等生成參考時鐘。在圖 2 中,RefClk 生成器由時鐘緩沖器取代。這不僅可簡化時鐘樹,而且還可提供成本更低、空間更優化的解決方案。

poYBAGGKb8mAJtvfAAAnLPBR0i8295.jpg

表 3:解決方案 1 與解決方案 2 以及空間與成本的對比

pYYBAGGKb8uAY3dhAAC73cOESq0073.jpg

圖 2:解決方案 2:使用 LMK00338 等 RefClk 緩沖器的服務器卡實例

在使用緩沖器分配 RefClk 時,需要考慮緩沖器引起的附加抖動。附加抖動的定義是器件本身對輸入信號產生的額外抖動量,計算方法是:poYBAGGKb86APMz_AAAKwu6n2f0754.jpg

假設噪聲過程是隨機的,而且輸入噪聲與輸出噪聲無關。緩沖器的抖動輸出可通過該公式計算:poYBAGGKb9GAbiejAAAOsyeZ_wY036.jpg

LMK00338 是一款超低附加抖動 PCIe 時鐘緩沖器。對于第 3 代 PCIe 應用而言,一般具有 30fs rms 的附加抖動。表 3 是應用不同 PCIe 濾波器函數時的附加抖動性能。

pYYBAGGKb9aAfWm5AABFqdEw5Q8010.jpg

表 4:LMK00338 的附加抖動性能

CDCM6208 等第 3 代 PCIe 高性能時鐘生成器可提供具有 160.66fs rms 抖動(2MHz 至 5MHz 濾波器)的 RefClk。如果對該時鐘進行分配,LMK00338 會向 RefClk 信號增加 25fs rms 的抖動。使用以上計算公式計算出的輸出抖動僅為 162.54 fs rms(表 5)。在最壞的情況下,RefClk 生成器可能具有 999fs rms 的抖動,使用 LMK00338 不會超出第 3 代 PCIe 的抖動限值。

表 5 是未應用 PCIe 濾波器函數時 LMK00338 的附加抖動性能。由于具有 77 fs rms 的低附加抖動(集成帶寬:12kHz 至 20MHz),因此該緩沖器適用于大部分使用 HCSL 信號傳輸技術的高性能時鐘應用。另外還提供更小的 4 輸出版本。

poYBAGGKb9mAA3KuAABuf4blM00276.jpg

表 5:低抖動 RefClk 源 (CDCM6208) 驅動的時鐘緩沖器的效果。

多個服務器卡中存在的共同問題是電源噪聲問題。噪聲可能來自多個噪聲源,首先是開關電源,以及 CPU、ASICFPGA數字電路。電源旁路將幫助過濾掉其中一部分噪聲,而剩下的噪聲則將影響器件性能。在剩余噪聲影響時鐘分配器件電源時,會導致窄帶相位調制以及時鐘輸出的幅度調制。

在 100kHz 至 10MHz 的噪聲頻率范圍內,LMK00338 可在 100MHz 輸出頻率下表現出低于 -75dBc 的優異電源紋波抑制 (PSRR) 特性。這種噪聲抗擾度將幫助簡化電源旁路,是 LMK00338 的另一大重要優勢。

以上分析表明,只要 RefClk 生成器符合抖動要求,就可以放心大膽地在通用 RefClk 系統中使用超低附加抖動時鐘緩沖器。

此外,LMK00338 的通用輸入級不僅可接收任何差分或單端信號,而且還可將其轉換為 8 HCSL 輸出。對于第 4 代 PCIe 而言,最大 RefClk 抖動可假定為遠遠小于 1ps rms。因此,支持緩沖的通用 RefClk 架構將更適合更嚴格的較新 PCIe 標準。

如欲了解有關時鐘產品的更多詳情,敬請查看時鐘及定時解決方案指南。

原文請參見: http://e2e.ti.com/blogs_/b/analogwire/archive/2014/03/28/how-to-optimize-clock-distribution-in-pcie-applications.aspx

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 數據
    +關注

    關注

    8

    文章

    7230

    瀏覽量

    90567
  • 服務器
    +關注

    關注

    12

    文章

    9540

    瀏覽量

    86801
  • 時鐘
    +關注

    關注

    11

    文章

    1783

    瀏覽量

    132491
  • PCIe
    +關注

    關注

    16

    文章

    1293

    瀏覽量

    84210
收藏 0人收藏

    評論

    相關推薦

    Diodes公司PCIe 6.0時鐘緩沖器介紹

    PI6CB3320xxA 系列為 PCIe 6.0 時鐘緩沖器,具有 20、16、13、12、8 和 4 通道低功耗 HCSL 輸出,具有 85Ω或 100Ω輸出阻抗的片上終端 (On-Chip Termination)。
    的頭像 發表于 04-10 15:49 ?61次閱讀
    Diodes公司<b class='flag-5'>PCIe</b> 6.0<b class='flag-5'>時鐘</b>緩沖器介紹

    時鐘緩沖器工作原理及常見時鐘緩沖器的國產替代情況

    時鐘緩沖器是一種用于生成、處理和分配時鐘信號的電子電路,主要用于確保數字系統各模塊的同步操作。其核心功能是對輸入時鐘信號進行調理和
    的頭像 發表于 02-17 14:34 ?541次閱讀

    在主板上優化PCIe通道設置

    在主板上優化PCIe通道設置是提升系統性能的重要步驟,以下是具體的優化建議: 一、了解主板和PCIe規格 查閱主板手冊 :首先,需要了解主板支持的P
    的頭像 發表于 11-06 09:30 ?6893次閱讀

    CDC509/516/2509/2510/2516的高速時鐘分配設計技術

    電子發燒友網站提供《CDC509/516/2509/2510/2516的高速時鐘分配設計技術.pdf》資料免費下載
    發表于 10-29 10:10 ?0次下載
    CDC509/516/2509/2510/2516的高速<b class='flag-5'>時鐘</b><b class='flag-5'>分配</b>設計技術

    TCAN455x時鐘優化和設計指南

    電子發燒友網站提供《TCAN455x時鐘優化和設計指南.pdf》資料免費下載
    發表于 09-27 10:21 ?1次下載
    TCAN455x<b class='flag-5'>時鐘</b><b class='flag-5'>優化</b>和設計指南

    DHCP分配IP地址,助力企業優化管理

    在當今數字化時代,DHCP作為網絡管理的重要組成部分,通過自動化分配IP地址,極大地簡化了網絡配置過程,提升了網絡管理效率。本文將深入探討DHCP分配IP地址的管理模式,并闡述其如何助力企業
    的頭像 發表于 09-05 10:53 ?533次閱讀

    PCIe應用的時鐘

    電子發燒友網站提供《PCIe應用的時鐘.pdf》資料免費下載
    發表于 09-04 10:48 ?1次下載
    <b class='flag-5'>PCIe</b>應用的<b class='flag-5'>時鐘</b>

    AN-1926:M-LVDS簡介及其時鐘和數據分配應用

    電子發燒友網站提供《AN-1926:M-LVDS簡介及其時鐘和數據分配應用.pdf》資料免費下載
    發表于 09-04 09:36 ?0次下載
    AN-1926:M-LVDS簡介及其<b class='flag-5'>時鐘</b>和數據<b class='flag-5'>分配</b>應用

    CDCE18005高性能時鐘分配器數據表

    電子發燒友網站提供《CDCE18005高性能時鐘分配器數據表.pdf》資料免費下載
    發表于 08-21 11:12 ?0次下載
    CDCE18005高性能<b class='flag-5'>時鐘</b><b class='flag-5'>分配</b>器數據表

    CDCE62005高性能時鐘發生器和分配器數據表

    電子發燒友網站提供《CDCE62005高性能時鐘發生器和分配器數據表.pdf》資料免費下載
    發表于 08-21 11:12 ?0次下載
    CDCE62005高性能<b class='flag-5'>時鐘</b>發生器和<b class='flag-5'>分配</b>器數據表

    CDCE72010十路輸出高性能時鐘同步器、抖動消除器和時鐘分配器數據表

    電子發燒友網站提供《CDCE72010十路輸出高性能時鐘同步器、抖動消除器和時鐘分配器數據表.pdf》資料免費下載
    發表于 08-21 09:26 ?0次下載
    CDCE72010十路輸出高性能<b class='flag-5'>時鐘</b>同步器、抖動消除器和<b class='flag-5'>時鐘</b><b class='flag-5'>分配</b>器數據表

    PCIe插槽竟然能玩出花樣?多個最新PCIe擴展硬盤方式!#PCIe擴展 #PCIe #硬盤盒

    硬盤PCIe
    ICY DOCK硬盤盒
    發布于 :2024年07月11日 17:21:28

    pcie4.0和pcie3.0接口兼容嗎

    速率、通道數量、功耗等方面有所不同。 PCIe 3.0是PCIe總線的第三個版本,于2010年發布。它的最大傳輸速率為8 Gbps,支持最多32個通道。PCIe 3.0在功耗、兼容性等方面進行了
    的頭像 發表于 07-10 10:12 ?1w次閱讀

    FPGA的PCIE接口應用需要注意哪些問題

    之間傳輸時可能會受到衰減、反射、串擾等問題的影響,從而影響性能和可靠性。 PCIe IP核和設計優化 : 使用的PCIe IP核可能有其自身的性能限制,而設計的數據路徑
    發表于 05-27 16:17

    FPGA開發過程配置全局時鐘需要注意哪些問題

    的正確性和穩定性。通過仿真可以檢查時序是否滿足要求,及時發現和解決問題。 綜上所述,配置全局時鐘是FPGA開發過程的一個重要環節,需要仔細考慮和規劃。通過選擇合適的時鐘源、優化時鐘
    發表于 04-28 09:43
    主站蜘蛛池模板: 偷偷鲁手机在线播放AV | 精品国产精品人妻久久无码五月天 | 亚洲精品视频免费 | 漂亮的保姆5电影免费观看完整版中文 | 天堂网久久 | 799是什么意思网络用语 | 成人在线精品视频 | 综合色中色 | 男人网站在线 | 国产精品久久久久久久A片冻果 | 精品一产品大全 | 色综合伊人色综合网站中国 | 精品国产自在天天线2019 | 97在线免费观看视频 | 国内精品一级毛片免费看 | 99人精品福利在线观看 | 欧美在线视频一区 | 精品性影院一区二区三区内射 | 99国产在线精品视频 | 麻豆成人久久精品二区三区网站 | 大伊人青草狠狠久久 | 日韩人妻无码精品久久中文字幕 | 冈本视频黄页正版 | 全身无赤裸裸美女网站 | 18禁在线无遮挡羞羞漫画 | 色呦呦导航 | 男总裁憋尿PLAY灌尿BL | 饥渴的新婚女教师 | 青青国产在线观看视频 | 国产精品久久久久精品A片软件 | 午夜精品久久久内射近拍高清 | 亚洲色无码播放 | 麻豆高清区在线 | 尹人久久大香找蕉综合影院 | 韩日午夜在线资源一区二区 | 免费精品国偷自产在线 | 国产成年网站v片在线观看 国产成年人在线观看 | 大陆午夜伦理 | 伊人yinren6综合网色狠狠 | 亚洲AV无码国产精品色在线看 | 无套内射CHINESEHD |

    電子發燒友

    中國電子工程師最喜歡的網站

    • 2931785位工程師會員交流學習
    • 獲取您個性化的科技前沿技術信息
    • 參加活動獲取豐厚的禮品