色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

淺談Verilog-95、Verilog-2001與System Verilog之間的區別

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2021-06-21 14:46 ? 次閱讀

發展歷史

1984年,Verilog開始作為一種專用的硬件建模語言使用,取得了相當大的成功。1990年,Cadence Design Systems公司將該語言面向公眾開放,作為試圖與VHDL相抗衡的競爭手段的一部分。1995年,Verilog成為IEEE標準1364-1995,也就是所謂的Verilog-95。

Verilog-95以后不斷演變,2001年成為IEEE的另一個標準1364-2001,即所謂的Verilog-2001。與過去的標準相比,它包含了很多擴展,克服了原來標準的缺點,并引入了一些新的語言特征。2005年,IEEE發布了1364-2005標準,稱為Verilog 2005。它修改了一些規范,并具有一些新的語言特征。

IEEE發布了一些System Verilog的標準。最新的標準是1800-2009,是在2009年發布的。System Verilog是Verilog的一個超集,旨在更好地支持設計驗證功能,提高仿真性能,使語言變得更加強大、更易于使用。

Verilog-2001是大多數FPGA設計者主要使用的Verilog版本,得到了所有的綜合和仿真工具支持。

Verilog-2001

Xilinx 的 XST 和其他 FPGA 綜合工具都有一個選項, 可啟用或禁用 Verilog-2001 標準。XST 使用-Verilog2001 命令行選項, 而 Synplify 使用“ set_option-vlog_std v2001 ” 命令。下面簡要概括了 Verilog-95 和 Verilog-2001 之間最主要的區別。

Verilog-2001 增加了對帶符號數補碼算術運算的支持。而在 Verilog-95 中, 開發者需要使用按位操作進行帶符號數的運算。Verilog-2001 中的相同功能可以使用內置操作符和關鍵字進行描述。在自動擴展‘bz 和’bx 賦值方面, Verilog-95 中的代碼:

wire [63:0] mydata = ‘bz;

將為 mydata [31:0]分配數值 z,并為 mydata [63:32]分配數值 0。而Verilog-2001將’bz和‘bx賦值擴展到變量的全部寬度。generate結構通過使用if/else/case語句,允許Verilog-2001控制實例和語句例化。通過使用generate結構,設計者可以很容易例化具有正確連接的一組實例。以下是使用generate結構的幾個例子。

/ / 一組實例module adder array(input [63:0] a,b, output [63:0] sum);generategenvar ix; for (ix=0; ix《=7; ix=ix+l) begin : adder_array adder add (a[8*ix+7 -:8], b[8*ix+7 -:8], sum[8*ix+7 - :8]); endendgenerateendmodule // adder

//arraymodule adder(input [7:0] a,b, output [7:0] sum ); assign sum = a + b;endmodule // adder// if.。。。。。.else 語句module adder_array(input [63:0] a,b, output [63:0] sum);

parameter WIDTH = 4;

generateif (WIDTH 《 64) begin : adder_gen2 assign sum[63 -: (64-WIDTH)] =’b0; adder # (WIDTH) adder1(a[WIDTH-1 -:WIDTH], b[WIDTH-1 -:WIDTH],sum[WIDTH-1 -: WIDTH]);endelse begin:adder_default adder # (64) adder1(a, b, sum);endendgenerateendmodule // adder_array

// case statementmodule adder_array(input [63:0] a,b, output [63:0] sum);generatecase (WIDTH) 1: begin : ease1 assign sum[63 -: 63] = ‘b0; adder #(WIDTH) adder1(a[0], b[0], sum[0]); end default: begin : def adder # (64) adder1(a, b, sum); endendcaseendgenerateendmodule // adder_array

Verilog-2001增加了對多維數組的支持。綜合工具對多維數組的綜合設置了一些限制。例如,XST支持的數組維數最多為2,不允許一次選擇多個數組元素。不能將多維數組傳遞給任務或函數。下面舉例說明如何描述一個256x16線網型元素的數組,寬度為4位。

wire [3:0] multi_dim_array [0:255][0:15];

更簡潔的端口說明如下所示。

/ / Verilog-95module adder(a,b,sum); input [7:0] a,b; output [7:0] sum;assign sum = a + b;endmodule // adder

// Verilog-2001module adder(input [7:0] a,b, output [7:0] sum ); assign sum = a + b;endmodule // adder

Verilog-2001增加了對指數或冪運算符“**”的支持。在許多應用中,例如用于計算存儲器的深度,這是非常方便的。

綜合工具支持指數時有一些限制。XST要求兩個操作數都是常數,并且第二個數為非負數。數值x和z是不允許使用的。如果第一個操作數是2,則第二個數是可變的。公眾號:OpenFPGA

下面舉例說明如何使用指數。localparam BASE = 3, EXP = 4;assign exp_out2 = BASE**EXP;

/ / 該代碼綜合為移位寄存器assign exp_out1 = 2**exp_in;

使用逗號分隔敏感信號列表。// Verilog-95always @(a or b); sum = a + b;

/ / Verilog-2001always @(a,b); sum=a + b;always @(*); sum=a + b;

要求的線網型信號說明Verilog-95 要求所有不是端口且被連續賦值驅動的 1 位線網型信號必須要說明。這一要求在 Verilog-2001 中已被刪除。

取而代之的是, Verilog-2001 標準中增加了一個新的’default_nettype 編譯器指令。如果該指令被賦值為“none“,則必須聲明所有1位線網型信號。公眾號:OpenFPGA

/ / Verilog-95wire sum;assign sum = a+b;

// Verilog-2001wire sum; / / 不 需 要assign sum = a + b;

‘default_nettype nonewire sum; // 必須的assign sum = a + b;

System Verilog

System Verilog標準被設計為一個統一的硬件設計、規范和驗證語言。這是一個大型標準,由幾個部分組成,包括設計規范方法、嵌入式說明語言、函數覆蓋、面向對象編程及約束。System Verilog的主要目標是建立統一的設計和驗證環境,兼具VerilogVHDL和硬件驗證語言的最好功能及編譯優勢。

System Verilog將多樣化的工具和方法進行合并,消除了軟件和硬件工程師在系統設計上的隔閡,以便共享成果。System Verilog中包含幾個現有Verilog規范的擴展,用于減少代碼行數,鼓勵設計復用,并提高仿真性能。

同時,它還完全兼容以前的Verilog的各種版本。System Verilog得到多數商業模擬器的支持,包括ModelSim、VCS、NCSim等。System Verilog標準的可綜合部分能被Synplify和Precision綜合工具支持。設計綜合及驗證環境經常要使用System Verilog和Verilog語言編寫。

頂層模塊既在Verilog中實現,又在SystemVerilog中實現。這使得它與所有不支持System Verilog的FPGA綜合工具相兼容。該設計可以很容易地與System Verilog編寫的驗證庫集成在一起。以下簡要概述System Verilog的一些獨特功能。公眾號:OpenFPGA數據類型

2個狀態的數據類型接受數值0和1。4個狀態的數據類型接受數值0、1、z和x。System Verilog提供了創建信號和變量的自定義分組,這類似于C語言。自定義分組定義了以下功能:類型定義、枚舉類型、結構、合并和靜態強制類型轉換casting)。下面的例子中使用了幾個System Verilog的數據類型。

bit x;enum {STATE1, STATE2, STATE3} state;typedef enum{ red=0,green,yellow } Colors;integer a,b; a=green*3 // 3賦值給a b = yellow+green;struct { bit [31:0] characteristic; bit [31:0] mantissa; } float_num;float_num.characteristic = 32’h1234_5678;float num.mantissa = 32‘h0000_0010;typedef union{ int u1; shortint u2;} my_union;

System Verilog 提供了強類型功能,以避免困擾 Verilog 設計的多種解譯和條件競爭。端口連接SystemVerilog提供了“.name”和隱含的“.*”方法來描述端口連接,這大大壓縮了代碼長度。公眾號:OpenFPGA

/ / Verilogadder_add (a,b,sum);// SystemVerilogadder_add (.a,.b,.sum);adder_add (。 *);

interface 和 modportSystem Verilog中的interface(接口)和modport(模塊端口)說明模塊實例之間的端口列表和互連。下面給出一個簡單的例子。

/ / 定 義 接 口interface adder_if; logic [7:0] a, b; logic [7:0] sum;endinterface: adder_if

module top;/ / 例 化 接 口 adder_if adder_if1(); adder_if adder_if2();/ / 將 接 口連接到模塊實例 adder add1(adder_if1); adder add2 (adder_if2);endmodulemodule adder(adder_if if);/ / 訪 問 接 口 assign if.sum = if.a + if.b;endmodule / / adder

面向對象編程(OOP)System Verilog可以更好地支持面向對象編程(OOP)。OOP通過建立帶自包含功能的數據結構而提高了抽象層次,這種數據結構允許數據封裝(encapsulation)隱藏實現細節和增強代碼的復用。

約束、覆蓋和隨機度System Verilog為覆蓋驅動驗證(coverage-driven verification)、定向(directed)和約束隨機測試平臺(constrained random testbench)開發提供了廣泛的支持。斷言斷言(assertion)通過在設計中設置多個觀測點進行功能覆蓋。

通常,RTL設計者和驗證工程師都會在設計中使用它。斷言既可以放在RTL代碼之內,也可以放在RTL代碼之外。放在里面使更新和管理更加容易,放在外面使代碼的可綜合和行為部分保持獨立。System Verilog提供斷言規范,可用于許多ASIC設計驗證的環境中。

System Verilog斷言可用于設計的多個方面:變量說明、條件語句、內部接口和狀態機。公眾號:OpenFPGA斷言得到了一些商業模擬器的支持,如ModelSim和VCS。System Verilog斷言規范的一小部分子集支持可綜合斷言。遺憾的是,只有極少數的FPGA設計工具支持可綜合斷言。其中的一個是Synopsys Identify Pro,它具有斷言綜合和調試功能。

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1636

    文章

    21841

    瀏覽量

    608507
  • IEEE
    +關注

    關注

    7

    文章

    388

    瀏覽量

    47438
  • Verilog
    +關注

    關注

    28

    文章

    1355

    瀏覽量

    110867
  • 代碼
    +關注

    關注

    30

    文章

    4858

    瀏覽量

    69551

原文標題:Verilog 版本:Verilog-95、Verilog-2001與System Verilog區別簡談

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    Verilog中signed和$signed()的用法

    1、在verilog中有時會用signed修飾符來修飾定義的數據,運算的時候也會用$signed()任務來強制轉換數據,那么signed的修飾是為什么呢,是為了區分有符號數和無符號數的加法和乘法
    的頭像 發表于 02-17 17:47 ?185次閱讀
    <b class='flag-5'>Verilog</b>中signed和$signed()的用法

    淺談Verilog和VHDL的區別

    Verilog和VHDL是兩種廣泛使用的硬件描述語言(HDL),它們用于描述和模擬數字電路系統的行為和結構。這兩種語言的主要作用是幫助工程師設計、仿真和驗證集成電路(IC)和系統級芯片(SoC)中的硬件模塊。
    的頭像 發表于 02-17 14:20 ?242次閱讀
    <b class='flag-5'>淺談</b><b class='flag-5'>Verilog</b>和VHDL的<b class='flag-5'>區別</b>

    Verilog 電路仿真常見問題 Verilog 在芯片設計中的應用

    在現代電子設計自動化(EDA)領域,Verilog作為一種硬件描述語言,已經成為數字電路設計和驗證的標準工具。它允許設計師以高級抽象的方式定義電路的行為和結構,從而簡化了從概念到硅片的整個設計流程
    的頭像 發表于 12-17 09:53 ?630次閱讀

    Verilog 與 ASIC 設計的關系 Verilog 代碼優化技巧

    Verilog與ASIC設計的關系 Verilog作為一種硬件描述語言(HDL),在ASIC設計中扮演著至關重要的角色。ASIC(Application Specific Integrated
    的頭像 發表于 12-17 09:52 ?432次閱讀

    Verilog 測試平臺設計方法 Verilog FPGA開發指南

    Verilog測試平臺設計方法是Verilog FPGA開發中的重要環節,它用于驗證Verilog設計的正確性和性能。以下是一個詳細的Verilog測試平臺設計方法及
    的頭像 發表于 12-17 09:50 ?598次閱讀

    Verilog與VHDL的比較 Verilog HDL編程技巧

    Verilog 與 VHDL 比較 1. 語法和風格 VerilogVerilog 的語法更接近于 C 語言,對于有 C 語言背景的工程師來說,學習曲線較平緩。它支持結構化編程,代碼更直觀,易于
    的頭像 發表于 12-17 09:44 ?728次閱讀

    如何自動生成verilog代碼

    介紹幾種自動生成verilog代碼的方法。
    的頭像 發表于 11-05 11:45 ?619次閱讀
    如何自動生成<b class='flag-5'>verilog</b>代碼

    Verilog硬件描述語言參考手冊

    一. 關于 IEEE 1364 標準二. Verilog簡介三. 語法總結四. 編寫Verilog HDL源代碼的標準五. 設計流程
    發表于 11-04 10:12 ?4次下載

    system verilog語言簡介

    ICer需要System Verilog語言得加成,這是ICer深度的表現。
    發表于 11-01 10:44 ?0次下載

    Verilog語法中運算符的用法

    verilog語法中使用以下兩個運算符可以簡化我們的位選擇代碼。
    的頭像 發表于 10-25 15:17 ?1654次閱讀
    <b class='flag-5'>Verilog</b>語法中運算符的用法

    Verilog HDL的基礎知識

    本文繼續介紹Verilog HDL基礎知識,重點介紹賦值語句、阻塞與非阻塞、循環語句、同步與異步、函數與任務語法知識。
    的頭像 發表于 10-24 15:00 ?712次閱讀
    <b class='flag-5'>Verilog</b> HDL的基礎知識

    如何利用Verilog-A開發器件模型

    Verilog-A對緊湊型模型的支持逐步完善,在模型的實現上扮演越來越重要的角色,已經成為緊湊模型開發的新標準。而且Verilog-A能夠在抽象級別和應用領域中擴展SPICE建模和仿真功能,因此學會
    的頭像 發表于 10-18 14:16 ?751次閱讀
    如何利用<b class='flag-5'>Verilog</b>-A開發器件模型

    Verilog的版本有哪些

    電子發燒友網站提供《Verilog的版本有哪些.docx》資料免費下載
    發表于 05-31 11:29 ?0次下載

    Verilog到VHDL轉換的經驗與技巧總結

    Verilog與VHDL語法是互通且相互對應的,如何查看二者對同一硬件結構的描述,可以借助EDA工具,如Vivado,打開Vivado后它里面的語言模板后,也可以對比查看Verilog和VHDL之間的差異。
    的頭像 發表于 04-28 17:47 ?2847次閱讀
    <b class='flag-5'>Verilog</b>到VHDL轉換的經驗與技巧總結

    fpga是用c語言還是verilog

    FPGA(現場可編程邏輯門陣列)開發主要使用的編程語言是硬件描述語言(HDL),其中Verilog是最常用的編程語言之一。而C語言通常用于傳統的軟件編程,與FPGA的硬件編程有所區別
    的頭像 發表于 03-27 14:38 ?2465次閱讀
    主站蜘蛛池模板: 亚洲国产精品热久久 | 久久无码AV亚洲精品色午夜麻豆 | 99re6在线视频国产精品欧美 | 伦理片 qvod 伦理片 a在线线版韩国 | 在镜头里被CAO翻了H | 久久久无码精品无码国产人妻丝瓜 | 乳女教师欲乱动漫无修版动画 | 日韩欧美精品有码在线播放免费 | 亚洲 小说 欧美 激情 另类 | 亚洲 欧美 国产 综合 在线 | 国产女高清在线看免费观看 | 亚洲成片在线看 | 日韩欧美 亚洲视频 | 无限资源在线观看完整版免费下载 | 2021国产精品一卡2卡三卡4卡 | 成人精品综合免费视频 | 2020无码最新国产在线观看 | 亚洲欧美中文字幕先锋 | 日本边添边摸边做边爱边 | 快播免费电影 | 久久精品视在线观看2 | 天美传媒麻豆精品 | 99久久精品免费精品国产 | 亚洲一区精品在线 | 网址在线观看你懂我意思吧免费的 | 久久兔费黄A级毛片高清 | 丰满人妻无码AV系列 | 岛国大片在线观看免费版 | 在线免费观看亚洲视频 | 99国产精品久久人妻无码 | 我和妽妽在厨房里的激情区二区 | 欧美在线看费视频在线 | 波多久久亚洲精品AV无码 | 麻豆一区二区免费播放网站 | 天美传媒在线观看完整高清 | 99久久伊人一区二区yy5099 | 亚洲中文在线偷拍 | 久久国产精品福利影集 | 国产精品九九久久精品视 | 伦理 电影在线观看百度影音 | 久久re亚洲在线视频 |