Silicon Labs(亦稱“芯科科技”)舉辦的“Clock Talk”時鐘線上研討會已圓滿完成,為幫助中國本地工程師復習相關技術及應用知識,我們錄制了全系列Clock Talk內容以提供隨選即播回放,并特別針對中國市場熱門的五個時鐘應用主題錄制了中文演講,包括5G O-RAN、AEC-Q100汽車標準、IEEE 1588、56G/112G SerDes和高速FPGA/處理器的時鐘設計需求與理想解決方案,以下將逐一介紹,歡迎參閱并前往官網收看回放內容。
5G O-RAN的時鐘解決方案
5G Open RAN (O-RAN) 采用完全分離的方法來部署開放式移動前傳和中傳 5G 網絡。O-RAN 將構建在虛擬化網絡元件、白盒硬件和標準化開放式接口上,并支持新的移動網絡生態系統,加快上市時間,降低部署成本,并展現真正的供應商互操作性。
適合汽車應用的 AEC-Q100時鐘產品
汽車制造商對于車載系統的時鐘精確度要求日益嚴格,因此設計人員也開始積極尋求符合AEC-Q100汽車安全規范的時鐘解決方案和實踐方法。SiliconLabs 新一代汽車級計時設備可以滿足汽車網絡、信息娛樂、ADAS 和激光雷達等應用中常見的時鐘設計要求,相較于傳統石英方案可提供更多優勢。通過演示Si5332-AM汽車級時鐘發生器中的功能和設計指南,您將了解如何克服EMI/EMC顧慮以及硅時鐘方案為系統帶來的諸多好處。
非電信應用的IEEE 1588時鐘解決方案
IEEE 1588最初是為工業自動化應用中的時間分布而開發的標準,它在電信網絡中的應用迅速得到行業的認可,并成為領先市場的標準。近期可以發現IEEE 1588在非電信環境中的應用,如廣播視頻、測試和測量、電力傳輸和金融交易等領域也正在快速發展。通過Clock Talk主題演講,Silicon Labs時鐘專家解釋了IEEE 1588如何滿足特定的行業需求,并展示相關時鐘解決方案如何幫助您降低產品部署的成本和投放至市場的時間。
為56G/112GSerDes選擇XO/VCXO的設計考量
電信、無線基礎設施、光學模塊、廣播視頻、醫學成像和其他工業市場的下一代參考時鐘要求大量采用FPGA、ASIC和SoC,它們使用56G 或112G SerDes 來支持更高的數據速率和帶寬功能,但也引發了對系統參考時鐘更嚴格的要求。Silicon Labs時鐘專家在研討會中重點介紹Si54x Ultra Series XO 和 VCXO 產品家族的關鍵功能,這些功能可確保參考時鐘RMS 相位抖動性能保持在最大限度內,從而為系統設計者在其系統抖動預算中增加了更多馀欲。
高速FPGA和應用處理器設計所需的時鐘解決方案
高速FPGA和ASIC在網絡、數據中心、汽車、廣播視頻、醫學和打印成像以及工業控制等眾多高性能應用中的使用越來越普遍。隨著應用性能的提升,終端應用需要更多高精度的參考時鐘。Silicon Labs 擁有廣泛的產品組合,可提供靈活、任意頻率的時鐘發生器,其利用享有專利的 MultiSynth技術,可提供最集成的計時解決方案而不影響性能。
原文標題:Clock Talk中文講座完整回放-解析最熱門的5G和汽車時鐘設計
文章出處:【微信公眾號:SiliconLabs】歡迎添加關注!文章轉載請注明出處。
責任編輯:haq
-
5G
+關注
關注
1355文章
48479瀏覽量
564781 -
芯科科技
+關注
關注
1文章
370瀏覽量
15600
原文標題:Clock Talk中文講座完整回放-解析最熱門的5G和汽車時鐘設計
文章出處:【微信號:SiliconLabs,微信公眾號:Silicon Labs】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論