跨越當今市場的許多領域,交織的模擬-數字轉換器( ADC的)有幾個優點在許多應用。在通信基礎設施中,除了數字預失真( DPD )等線性化技術對帶寬的要求更高之外,一直在不斷尋求更高采樣率的ADC以支持多頻帶,多載波無線電。在軍事和航空航天中,較高采樣率的ADC允許用于通信,電子監視和雷達的多功能系統,僅舉幾例。在工業儀器中 對更高采樣率ADC的需求不斷增長,因此可以更充分,更 準確地測量更高速度的信號。
它‘小號 第一 重要的 ,以 了解 究竟 是什么 交錯 的ADC 是 什么。為了更好地理解,最好查看實際發生的情況及其實現方式。然后,我們可以探討交織的好處。當然,正如許多人所知,沒有免費的午餐之類的東西,所以需要評估和評估交錯的挑戰。
關于交錯
當ADC被交錯,兩個或更多的ADC,以及一個限定的計時關系 被 用于 以 同時 取樣 的 輸入 信號 和 產生 一個組合的輸出信號的結果在采樣帶寬在一些多個單個ADC的。利用m 個ADC可以將有效采樣率提高m倍。
為了簡單和易于理解,我們將重點介紹兩個ADC的情況。如果兩個ADC的采樣率分別為fS交錯,則最終的采樣率僅為2×f s。這兩個ADC必須具有時鐘相位關系,以使交織正常工作。時鐘相位關系由公式1決定,其中n 是特定的ADC,m 是ADC 的總數:
作為一個例子, 2級的ADC,每個具有一個采樣率 100的MSPS,被交織 到 達到 一個 樣品 率 的 200 MSPS。 在 此 情況下, 等式 1可被用于導出兩個ADC,其中時鐘的相位關系是由公式2和公式3給出:
現在 認為 的 時鐘-相 關系 是 已知的, 該 構造 的 樣品可以被檢查。圖1提供時鐘的相位關系的視覺表示 和 所述 樣本 結構 的 2 100 MSPS 交錯 的ADC。請注意180° 的時鐘的相位關系和如何樣品被交錯。輸入波形也可以由兩個ADC采樣。在這種情況下,交織被執行通過使用一個200MHz的時鐘輸入端,” ? 劃分通過 一個 因子 的 2 和 的 所需 相位 的 所述 時鐘 到 每個 ADC。
1.兩個交錯的100 MSPS ADC —基本圖。
的另一種表示這種概念被示出在圖 2。通過交錯這些 2級100- MSPS的ADC,該采樣率被增加至200 MSPS。這 將 每個 奈奎斯 特區 從 50 MHz 擴展 到 100 MHz,從而使工作帶寬 增加 了一倍 。增加的工作帶寬帶來了 許多 優勢 ,以 應用 跨越 多個市場 段。 無線電系統可以增加支持頻帶的數量,雷達系統可以提高 空間 分辨率, 并且 測量 設備 可以 實現 更大的模擬輸入 帶寬。
2.兩個交錯的100 MSPS ADC —時鐘和采樣
交錯的好處
在 利益 的 交織 跨度 跨越 了一系列的市場 細分。 的最期望的有益效果是增加的帶寬成為可能由交織ADC的更寬的奈奎斯特區。再一次,使用示例 2級的100- MSPS的ADC交織到創建一個采樣率的 200 MSPS,圖3給出了一個表示的所述多更寬通過交錯兩個ADC允許帶寬。這為許多不同的應用創造了優勢。
3.兩個交錯的ADC-奈奎斯特區。
隨著蜂窩標準增加信道帶寬和工作頻帶數量,對ADC中的可用帶寬提出了更高的要求。此外,對于軍事應用而言,對更好的空間識別的要求以及后端通信中通道帶寬的增加要求ADC擁有更高的帶寬。
由于在這些區域需要更多的帶寬,因此精確測量這些信號變得更加關鍵。因此,測量設備需要更高的帶寬才能正確獲取和測量這些更高帶寬的信號。許多設計中的系統要求本質上都領先于商用ADC技術。交織使得彌合這一差距成為可能。
增加的采樣率提供了這些應用程序的更多的帶寬,但 也 允許 對于 更容易 頻率 規劃 和 減少 的 的是通常在ADC輸入中使用的抗混疊濾波器的復雜性和成本。隨著 所有的這些 好處, 一個 具有 以 奇跡“什么 的 價格 我要付錢?” 雖然交錯的ADC提供更高的 帶寬 和 其他 不錯的 收益, 一些 挑戰也在這種實現進入圖片。
交錯的挑戰
交錯ADC時要注意的一件事是,在輸出頻譜中出現的雜散是由與交錯ADC相關的缺陷引起的。這些缺陷基本上是兩個交錯的ADC之間的不匹配。四個基本不匹配導致輸出頻譜中的雜散:偏移不匹配,增益不匹配,時序不匹配和帶寬不匹配。
偏移失配
在 最簡單 的 這些 來 了解 是 可能 的 偏移 不匹配 的兩個ADC之間。每個ADC都有一個相關的直流偏移值。當所述兩個ADC被交錯和樣品采集替代地,回到來回之間的2級的ADC,所述直流偏移的每個連續樣品的變化。
圖4給出了一個示例,說明每個ADC如何具有自己的直流偏移,以及交錯輸出如何在這兩個直流偏移值之間有效地來回切換。輸出以f s / 2 的速率在這些偏移值之間切換,這將導致位于fS / 2的輸出頻譜中出現毛刺。因為不匹配本身不具有的頻率分量和僅在直流,正的頻率出現在輸出頻譜只取決于上的采樣頻率和將總是出現在一個頻率的?F 小號 / 2。
4.失調失配:當兩個ADC交錯并在它們之間來回交替采樣時,它會改變每個連續采樣的dc失調
該 幅度 的 的 骨刺 取決于 該 幅度 的 的ADC之間的偏移不匹配。不匹配越大,雜散越大。為了最大限度地減少了引起骨刺由偏移不匹配,這不是必要的,以完全空直流偏移在每個ADC。這樣做會濾除信號中的任何直流成分。此外,它不會對工作 系統 使用 一個 零 IF ( ZIF )架構,其中 的 信號 的內容 是 真實的和 復雜的 ,并 包括 數據 的 直流。
相反, 一種 更 合適的 技術是使一個ADC的偏移與另一個ADC的偏移匹配。選擇一個ADC的失調作為基準,另一個ADC的失調設置為盡可能接近該值。偏移值匹配得越好, f s / 2 處的雜散越小。
失配
交織時要考慮的第二個失配是ADC之間的增益失配。圖5表示兩個交錯轉換器之間的增益失配。在這種情況下,不匹配有一個頻率成分。為了觀察這種失配,必須有一個信號施加到ADC。
5.交錯ADC中的增益失配涉及頻率分量。
與偏移失配,沒有信號要看到的固有直流兩個ADC的偏移量。對于增益失配,除非存在信號并且可以測量增益失配,否則無法看到增益失配。的增益失配將導致在的有關的輸出譜的正 的輸入頻率,如良好的采樣率,以及將出現在 ?F 小號 / 2±?F IN。
為了最小化由增益失配引起的雜散,采用與偏移失配相似的策略。的增益的中的一個的模數轉換器被選擇作為參考,和增益的所述其他ADC被設定為增益值盡可能接近地匹配。更好的每個ADC的增益值被匹配到每個其它,較少所得正將在輸出光譜。
時序不匹配
兩個ADC之間的時序失配有兩個組成部分:ADC模擬部分的群延遲和時鐘偏斜。ADC中的模擬電路具有相關的組延遲,并且兩個ADC之間的值可能不同。此外,時鐘偏移在每個ADC的孔徑不確定性分量,以及與該時鐘的精度的分量相即是輸入到每個轉換器。圖 6 顯示了ADC中時序不匹配的機制和影響。類似于增益失配骨刺,所述時序不匹配正也是一個功能的輸入頻率和采樣率,并以f s / 2±f IN出現。
6.兩個ADC之間的時序不匹配包括兩個部分:ADC模擬部分的群延遲和時鐘偏斜
為了最大程度地減少雜散,每個轉換器模擬部分的群時延都需要使用良好的電路設計技術進行適當匹配。另外,時鐘路徑設計需要緊密匹配以最小化孔徑不確定性差異。最后,必須精確控制時鐘相位關系,以使兩個輸入時鐘之間的距離盡可能接近180°。與其他不匹配一樣,目標是嘗試最小化導致時序不匹配的機制。
帶寬不匹配
在過去的這些不匹配的,帶寬錯配是可能的最困難,以理解和處理。如所示在圖7,帶寬失配具有增益和相位/頻率分量。這使帶寬失配更加困難,因為它包含來自其他兩個失配參數的分量。然而,在帶寬失配中,我們看到了在不同頻率下的不同增益值。另外,帶寬具有定時分量,該定時分量使不同頻率的信號通過每個轉換器具有不同的延遲。
7.帶寬不匹配具有增益和相位,頻率分量,這使得這種不匹配更難以解決
最小化帶寬失配的最佳方法是擁有良好的電路設計和布局實踐,以最小化ADC之間的帶寬失配。每個ADC匹配得越好,將進一步減少產生的雜散。正如所引起的增益和定時失配骨刺在輸出頻譜在f 小號 / 2±?F IN中,帶寬不匹配也導致正以相同的 頻率。
在討論了導致ADC交織時出現問題的四種不同失配之后,它們之間出現了共同點。四個失配中的三個會在輸出頻譜中以f s / 2±f IN產生雜散。偏移失配正可以容易地識別,因為它獨自居住 在 ?F 小號 / 2 和 可以 被 補償 相當容易。的增益,定時,和帶寬不匹配所有產生一個正在?F 小號 / 2±?F IN中的輸出 頻譜,所以問題就變成了如何識別每個頻譜的貢獻。圖8給出了一個快速 的視覺 引導 到 所述 過程 的 標識 的 源 的 所述 雜散 從交織ADC的不同錯配。
8.交錯不匹配的相關性質
如果僅看增益不匹配,則是低頻或直流不匹配類型。通過在接近dc的低頻下執行增益測量,然后在更高的頻率下執行增益測量,可以將帶寬不匹配的增益分量與增益不匹配分開。增益不匹配不像帶寬不匹配的增益分量那樣是頻率的函數。類似的方法用于時序失配。在接近dc的低頻下執行測量,然后在更高的頻率下執行后續測量,以將帶寬不匹配的時序分量與時序不匹配分開。
編輯:hfy
-
adc
+關注
關注
98文章
6514瀏覽量
545045 -
數字轉換器
+關注
關注
0文章
236瀏覽量
27565
發布評論請先 登錄
相關推薦
評論