CEVA,全球領先的智能和互聯(lián)設備信號處理平臺和人工智能處理器 IP 的授權許可廠商宣布推出世界上功能最強大的DSP架構Gen4 CEVA-XC。這款全新架構瞄準5G端點和無線接入網絡(RAN)、企業(yè)接入點以及其他數(shù)千兆數(shù)據(jù)處理、且低延遲應用,針對這些應用所需的最復雜并行處理工作負載提供了無與倫比的性能。
第四代CEVA-XC的強大架構統(tǒng)一了標量和矢量運算處理,可實現(xiàn)兩次8路VLIW和前所未有的14,000位數(shù)據(jù)級并行。它采用的先進深層流水線架構使得在7nm工藝節(jié)點下可實現(xiàn)1.8 GHz主頻,并使用了獨特的物理設計架構來實現(xiàn)完全可綜合的設計流程,以及創(chuàng)新的多線程設計,允許處理器動態(tài)地配置為寬SIMD機或劃分為較小的同時SIMD線程。第四代CEVA-XC架構還具有一個使用2048位內存帶寬的新穎內存子系統(tǒng),具有連貫一致的、緊耦合的內存,以支持高效的并發(fā)多線程和內存接入。
Linley Group高級分析師Mike Demler表示:“ 第四代CEVA-XC架構是CEVA致力以行業(yè)領先的力度進行DSP并行處理的創(chuàng)新。這款架構具有動態(tài)可重配置的多線程和高速設計,以及用于控制和運算處理的全面功能,為用于5G基礎架構和端點的ASIC和ASSP器件的普及發(fā)展奠定了基礎?!?/p>
第一個基于第四代CEVA-XC架構的處理器是多核CEVA-XC16,這是有史以來運行速度最快的DSP內核,瞄準各種形式的5G RAN體系結構的快速部署,包括開放式RAN(O-RAN)、基帶單元(BBU)聚合以及Wi-Fi和5G企業(yè)接入點。CEVA-XC16還適用于與基站運作相關的海量信號處理和AI工作負載。
CEVA-XC16在設計時充分考慮了最新的3GPP規(guī)范,并且基于CEVA與領先的無線基礎架構供應商合作開發(fā)其蜂窩基礎架構ASIC的豐富經驗。CEVA前代CEVA-XC4500和CEVA-XC12 DSP現(xiàn)在助力4G和5G蜂窩網絡,并且一家領先的無線設備供應商已將新型CEVA-XC16用于其下一代5G ASIC設計。
CEVA-XC16提供高達每秒1600 GOPS的高并行度性能,可以重新配置為兩個單獨的并行線程,兩者可以同時運行,共享具有高速一致性緩存的L1數(shù)據(jù)存儲器,從而直接提升PHY控制處理的延遲和性能效率,而無需使用額外的CPU。相比在擁擠區(qū)域連接大量用戶的單核/單線程架構,這些全新概念設計將每平方毫米的性能提高了50%。這對于定制5G基站芯片普遍采用的大型內核集群而言,可節(jié)省35%的芯片面積。
CEVA-XC16的其他主要功能包括:
最新一代雙CEVA-BX標量處理器單元——支持真正的并發(fā)多線程運行
可將矢量單位資源動態(tài)分配給處理線程——最好地利用矢量單位資源,并減少復雜流程的開銷
先進的標量控制架構和工具,通過使用最新的動態(tài)分支預測和循環(huán)優(yōu)化,以及基于LLVM的編譯器,相比前代產品,可將代碼大小減少30%
用于FFT和FIR的全新指令集架構——可將性能提高兩倍
增強的多用戶功能,支持大帶寬分配給單一用戶也支持精細的用戶分配
上代CEVA-XC4500和CEVA-XC12 DSP的軟件可簡單遷移
CEVA副總裁兼移動寬帶業(yè)務部門總經理Aviv Malinovitch表示:“5G是一項具有跨越消費者、工業(yè)、電信和AI領域的多種增長矢量的技術,應對這些零散而復雜的用例需要全新的處理器思維和實踐,而我們的第四代CEVA-XC架構采用了這一全新方法,通過突破性創(chuàng)新和設計實現(xiàn)了前所未有的DSP內核性能。CEVA-XC16 DSP是這項成就的例證,并且為希望從不斷增長的5G 資產開支和Open RAN網絡架構中獲益的OEM廠商和半導體供應商大幅降低了進入門檻。”
-
dsp
+關注
關注
553文章
8030瀏覽量
349318 -
CEVA-XC
+關注
關注
0文章
4瀏覽量
7434
發(fā)布評論請先 登錄
相關推薦
評論