電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強(qiáng),因此PCB設(shè)計(jì)也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點(diǎn)問題之一。本文將介紹PCB設(shè)計(jì)中降低噪聲與電磁干擾的一些小竅門。
下面是經(jīng)過多年設(shè)計(jì)總結(jié)出來的,在PCB設(shè)計(jì)中降低噪聲與電磁干擾的24個(gè)竅門:
(1)能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方。
(2)可用串一個(gè)電阻的辦法,降低控制電路上下沿跳變速率。
(3)盡量為繼電器等提供某種形式的阻尼。
(4)使用滿足系統(tǒng)要求的最低頻率時(shí)鐘。
(5)時(shí)鐘產(chǎn)生器盡量近到用該時(shí)鐘的器件。石英晶體振蕩器外殼要接地。
(6)用地線將時(shí)鐘區(qū)圈起來,時(shí)鐘線盡量短。
(7)I/O驅(qū)動(dòng)電路盡量近印刷板邊,讓其盡快離開印刷板。對(duì)進(jìn)入印制板的信號(hào)要加濾波,從高噪聲區(qū)來的信號(hào)也要加濾波,同時(shí)用串終端電阻的辦法,減小信號(hào)反射。
(8)MCD無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。
(9)閑置不用的門電路輸入端不要懸空,閑置不用的運(yùn)放正輸入端接地,負(fù)輸入端接輸出端。
(10)印制板盡量,使用45折線而不用90折線布線以減小高頻信號(hào)對(duì)外的發(fā)射與耦合。
(11)印制板按頻率和電流開關(guān)特性分區(qū),噪聲元件與非噪聲元件要距離再遠(yuǎn)一些。
(12)單面板和雙面板用單點(diǎn)接電源和單點(diǎn)接地、電源線、地線盡量粗,經(jīng)濟(jì)是能承受的話用多層板以減小電源,地的容生電感。
(13)時(shí)鐘、總線、片選信號(hào)要遠(yuǎn)離I/O線和接插件。
(14)模擬電壓輸入線、參考電壓端要盡量遠(yuǎn)離數(shù)字電路信號(hào)線,特別是時(shí)鐘。
(15)對(duì)A/D類器件,數(shù)字部分與模擬部分寧可統(tǒng)一下也不要交叉。
(16)時(shí)鐘線垂直于I/O線比平行I/O線干擾小,時(shí)鐘元件引腳遠(yuǎn)離I/O電纜。
(17)元件引腳盡量短,去耦電容引腳盡量短。
(18)關(guān)鍵的線要盡量粗,并在兩邊加上保護(hù)地。高速線要短要直。
(19)對(duì)噪聲敏感的線不要與大電流,高速開關(guān)線平行。
(20)石英晶體下面以及對(duì)噪聲敏感的器件下面不要走線。
(21)弱信號(hào)電路,低頻電路周圍不要形成電流環(huán)路。
(22)信號(hào)都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小。
(23)每個(gè)集成電路一個(gè)去耦電容。每個(gè)電解電容邊上都要加一個(gè)小的高頻旁路電容。
(24)用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲(chǔ)能電容。使用管狀電容時(shí),外殼要接地。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
相關(guān)推薦
提高愛普生SG-8200CG可編程晶振的抗干擾性能,主要涉及優(yōu)化晶振的設(shè)計(jì)、使用環(huán)境和應(yīng)用策略。以下是一些常見的提高抗干擾性能的方法:1.優(yōu)化電源設(shè)計(jì)電源噪聲是晶振受干擾的重要來源之一
發(fā)表于 11-19 16:50
?174次閱讀
印制電路板(PCB)是電子產(chǎn)品中電路元件和器件的支撐件,提供電氣連接。隨著電子技術(shù)發(fā)展,PCB 密度越來越高,其設(shè)計(jì)好壞對(duì)抗干擾能力影響大。如設(shè)計(jì)不當(dāng),會(huì)對(duì)電子產(chǎn)品可靠性產(chǎn)生不利影響。
發(fā)表于 10-07 14:32
?223次閱讀
,C23至0.1uF,問題同樣存在。
C與D之間互相干擾。
當(dāng)A+B輸入100HZ ,隨著輸出幅度增大,C,D會(huì)有干擾輸出,輸出頻率隨A+B幅度增大而增大。
當(dāng)將PCB改成2*BTL模式時(shí) ,CMRR
發(fā)表于 09-25 08:28
磁感應(yīng)開關(guān)的抗干擾能力對(duì)其應(yīng)用性能和可靠性具有重要影響。通過采取一系列措施來提高其抗干擾能力,可以確保磁感應(yīng)開關(guān)在復(fù)雜電磁環(huán)境中保持穩(wěn)定的工
發(fā)表于 09-13 16:34
?250次閱讀
發(fā)現(xiàn)LM386在電源干擾嚴(yán)重的環(huán)境下,抗干擾能力不強(qiáng),輸出較大。
請(qǐng)問有什么芯片可以替代?或者說LM386有升級(jí)款嗎?希望芯片引腳能一致。
發(fā)表于 09-02 07:13
提高LoRa模塊的抗干擾能力是確保其在復(fù)雜無線環(huán)境中穩(wěn)定通信的關(guān)鍵。通過采用頻譜擴(kuò)頻技術(shù)、選擇合適的擴(kuò)頻因子、優(yōu)化信道選擇和頻率規(guī)劃、使用前向糾錯(cuò)編碼以及實(shí)現(xiàn)自適應(yīng)速率,LoRa可以顯著提升通信質(zhì)量
發(fā)表于 08-05 17:09
?1290次閱讀
LoRa(Long?Range)技術(shù)憑借其遠(yuǎn)距離傳輸、低功耗和高抗干擾能力,在物聯(lián)網(wǎng)(IoT)領(lǐng)域得到了廣泛應(yīng)用。 LoRa技術(shù) 強(qiáng)大的抗干擾能力不僅
發(fā)表于 07-23 18:37
?1397次閱讀
為了提高PLC系統(tǒng)的抗干擾能力,應(yīng)從設(shè)計(jì)入手。在具體工程的抗干擾設(shè)計(jì)中,可選擇抗干擾能力強(qiáng)的產(chǎn)品
發(fā)表于 07-19 08:50
?561次閱讀
建議采用多層PCB設(shè)計(jì),以提供更多的布線層和地層。這有助于降低電阻、電感和噪聲,并提高PCB的抗干擾能力。在儲(chǔ)能系統(tǒng)中,信號(hào)的穩(wěn)定傳輸是至關(guān)
發(fā)表于 05-14 11:25
?1093次閱讀
,打算換這個(gè)芯片。但是有很多人說STM32抗干擾能力很差,在復(fù)雜電池環(huán)境下容易死機(jī)!各位有沒有用它做個(gè)類似的產(chǎn)品啊 ?效果如何 ?
發(fā)表于 04-25 06:15
ZR執(zhí)行器的抗干擾能力:穩(wěn)定運(yùn)行的關(guān)鍵-速程精密 在工業(yè)自動(dòng)化領(lǐng)域,ZR執(zhí)行器作為一種重要的終端設(shè)備,其性能的穩(wěn)定性對(duì)于整個(gè)自動(dòng)化系統(tǒng)的運(yùn)行至關(guān)重要。而抗干擾能力作為ZR執(zhí)行器穩(wěn)定運(yùn)行
發(fā)表于 03-15 18:00
?511次閱讀
電磁干擾(EMI)問題日益成為影響單片機(jī)穩(wěn)定性與可靠性的主要障礙。因此,探討和實(shí)施有效的抗干擾措施對(duì)于提高單片機(jī)系統(tǒng)的性能至關(guān)重要。下面為大家簡(jiǎn)單介紹一種單片機(jī)抗干擾措施
發(fā)表于 03-15 16:36
?2538次閱讀
抗干擾磁環(huán)的原理及應(yīng)用 為什么要設(shè)置抗干擾磁環(huán)?抗干擾磁環(huán)使用方法? 抗干擾磁環(huán)的原理及應(yīng)用 1. 抗干擾磁環(huán)的原理:
發(fā)表于 03-14 15:46
?4259次閱讀
如題,請(qǐng)問各位大神,用CYUSB3014的時(shí)候,怎么樣增強(qiáng)芯片的抗干擾能力,目前在測(cè)試EFT(+/-2kv 5Khz和100Khz)和ESD的時(shí)候,都會(huì)導(dǎo)致CYUSB3014和PC的連接斷開,感覺和按下FX3_RESET按鍵的效果一樣,針對(duì)RESET電路,怎么樣增強(qiáng)
發(fā)表于 02-28 07:35
來自一位客戶的咨詢,麻煩幫忙解答,越詳細(xì)越好,有圖有真相,可以適當(dāng)提供一些英飛凌解決方案和產(chǎn)品推薦。
現(xiàn)如今無線通信設(shè)備這么多,怎樣才能驗(yàn)證ADAS功能的抗干擾能力?
發(fā)表于 02-02 07:20
評(píng)論