電路描述
該電路包含一個ADG1409多路復用器、一個AD8226儀表放大器、一個AD8475差動放大器、一個AD7192Σ-Δ型ADC(使用ADR444基準電壓源)以及 ADP1720穩(wěn)壓器。只需少量外部元件來提供保護、濾波和去耦,使得該電路具有高集成度,而且所需的電路板(印刷電路板[PCB])面積較小。
穩(wěn)壓器和基準電壓源的選擇
該電路選擇ADP1720-5作為5 V穩(wěn)壓器。它是一款高壓、微功耗、低壓差線性穩(wěn)壓器,適合工業(yè)應用。
該電路選擇4.096VADR444作為基準電壓源。它是一款超低噪聲、高精度、低壓差器件,特別適合高分辨率、∑-△型ADC和精密數據采集系統(tǒng)。
輸入開關和保護
ADG1409 多路復用器擁有2位二進制地址線,可用于選擇四種可能的輸入通道之一。該設計還包括外部保護功能,如標準二極管和瞬態(tài)電壓抑制器,用以增強電路的魯棒性。這些在圖1中并未顯示,但是在CN0251設計支持包的詳細原理圖及其它文檔中有所展示。
ADG1409多路復用器配置為接收四路差分輸入信號:(VS1A?VS1B)、(VS2A?VS2B)、(VS3A?VS3B)和(VS4A?VS4B)。多路復用器的輸出(DA和DB)施加于 AD8226儀表放大器的輸入端。
AD8226輸入儀表放大器
外部RG電阻設置AD8226的增益。對于該電路,省略了RG,且儀表放大器級的增益為1。因此,AD8226的輸出為VSxA–VSxB,其中x為輸入通道編號。
AD8226的差分輸入由兩個4.02k電阻和一個10nF電容進行濾波,這些電阻和電容構成一個截止頻率為2.0kHz的單極點RC濾波器。兩個1nF電容增加了截止頻率為40kHz的共模濾波。
AD7192ADC PGA增益配置
AD7192配置為接收差分模擬輸入,以匹配來自AD8475的差分輸出信號。 AD7192的滿量程輸入范圍為±VREF/增益,其中±VREF=REFINx(+)-REFINx(-)。
AD7192中的緩沖器使能時,輸入通道會驅動緩沖放大器的高阻抗輸入級,此模式下的絕對輸入電壓范圍將限制在AGND+250mV至AVDD-250mV。增益級使能后,緩沖器輸出將施加于PGA的輸入端,模擬輸入范圍必須限制在±(AVDD-1.25V)/增益以內,因為PGA需要額外的裕量。因此,采用4.096V基準電壓源和5V電源時,為了最充分地利用ADC的動態(tài)范圍,可按表1所示對信號進行衰減或放大。
表1. AD8475和 AD7192內置PGA的各種輸入范圍增益配置
差分衰減放大器
為了驅動低壓ADC,±0V或±5V信號需要進行衰減和電平轉換。若將差動放大器配置與精密電阻配合使用,勢必會因電阻之間出現失配而導致CMR性能下降。AD8475電平轉換器/衰減器集成精密激光調整匹配電阻,可確保低增益誤差、低增益漂移(最大33ppm/°C)和高CMR特性。
AD8475提供兩個引腳可選的增益選項,即0.4和0.8。VOCM引腳用于調整精密電平轉換的輸出共模電壓,以便匹配ADC的輸入范圍,并使動態(tài)范圍最大化。此引腳可保持懸空,并利用一個精密分壓器進行內部偏置,該分壓器由電源與地之間的兩個200M電阻組成,從而在該引腳上提供中間電源電壓。
由兩個100電阻和一個1F電容組成的一個單極點差分RC濾波器充當AD7192的抗混疊和降噪濾波器,其截止頻率為800Hz。兩個10nF電容提供截止頻率為160kHz的共模濾波。
濾波器、輸出數據速率和建立時間
AD7192Σ-Δ型ADC由調制器和數字濾波器組成。輸出數據速率(fADC)和建立時間(tSETTLE)與濾波器配置及斬波配置有關。表2顯示了不同配置情況下的輸出數據速率和建立時間計算情況。
表2. 不同配置的輸出數據速率和建立時間
評論
查看更多