1、 概述
AD9751是一個雙輸入端口的超高速10位CMOS DAC。它內含一個高性能的10位D/A內核、一個基準電壓和一個數字接口電路。當AD9751工作于300MSPS時,仍可保持優異的交流和直流特性。
AD9751 的數字接口包括兩個緩沖鎖存器以及控制邏輯。當輸入時鐘占空比不為50%時,可以使用內部頻率鎖相環電路(PLL)。此時,頻率鎖相環電路將以兩倍于外部應用時鐘的速度來驅動DAC鎖存器,并可從兩個輸入數據通道上交替傳輸數據信號。其輸出傳輸數據率是單個輸入通道數據率的兩倍。當輸入時鐘的占空比為 50%或者對于時鐘抖動較為敏感時,該鎖相環可能失效,此時芯片內的時鐘倍增器將啟動。因而當鎖相環失效時,可使用時鐘倍增器,或者在外部提供2倍時鐘并在內部進行2分頻。
CLK輸入端(CLK+CLK-)能以差分方式或者單端方式驅動,這時信號壓擺率可低至1V的峰峰值。由于AD9751采用分段電流源結構,因而可運用適當的開關技術去減小干擾,以使動態精度達到最了。其差分電源輸出可支持單端或差分應用。每個差分輸出端均可提供從2mA~20mA的標稱滿量程電流。
AD9751采用選進的低成本的0.35μm的CMOS工藝制造。它能在單電源2.7V~3.6V下工作,其功耗小于300mW。
AD9751具有如下主要特點:
為高速TxDAC+s系列成員之一,且與該系列其它芯片的引腳兼容,可提供10、12和14位的分辨率。 具有超高速的300MSPS轉換速率。 帶有雙10位鎖存和多路復用輸入端口。 內含時鐘倍增器,可采用差分和單端時鐘輸入。 功耗低,在2.7V~3.6V的單電源時,其功率低于300mW。片內帶有1.20V且具有溫度補償的帶隙電壓基準。
2、AD9751的引腳功能
AD9751采用48腳LQFP封裝,其工作溫度范圍為-40~+85℃,各主要引腳的功能如下:
IOUTA(43腳):差分DAC電流輸出端; IOUTB(42腳):差分DAC電流輸出端; REFIO(39腳):基準輸入/輸出端; DIV0,DIV1(37,38腳):PLL控制和輸入端口模式選擇輸入腳; FSADJ(40腳):滿刻度電流輸出調節端; AVDD(41腳):模擬電源電壓; ACOM(44腳):模擬公共端; DVDD(5,21腳):數字電源電壓; DCOM(4,22腳):數字公共端; PLLVDD(47腳):相位鎖存回路電源電壓; CLKVDD(48腳):時鐘電源電壓; CLKCOM(45腳):時鐘和相位鎖存回路公共端; CLK+(2腳):差分時鐘輸入端; CLK-(3腳):差分時鐘輸入端; LPF(46腳):PLL的低通濾波器; RESET(1腳):內部時鐘分頻器清零; PLL-LOCK(6腳):PLL鎖定顯示器輸出; DB8-P1/DB0-P1(7~16腳):數據位,DB9~DB0,端口1; DB9-P2/DB0-P2(23~32腳):數據位,DB9~DB0,端口2。
3 、工作原理
圖1 是AD9751的內部原理結構和外圍設計電路簡化方框圖??梢钥闯觯篈D9751包括一個能提供高達20mA滿量程電流(IOUTFS)的PMOS電流源陣列。該陣列被分成31個相等電流源并由它們組成5個最大有效位(MSB)。接下的4位,或中間位,由15個相等的電流源組成,它們的值為一個最大有效位電流源的1/16,剩下的LSB是中間位電流源的二進制權值的一部分。AD9751采用電流源實現中間位和較低位,而不是用R-2R梯形網絡,因而提高了多量程時小信號的動態性能,并且有助于維持DAC的高輸出阻抗特性(例如100kΩ)。
AD9751 數模轉換器中的模擬和數字部分各有自己獨立的供電電源(AVDD和DVDD),因而可以獨立地在2.7V~3.6V的工作范圍內工作。它的數字部分包括邊沿觸發鎖存器和分段譯碼邏輯電路。而模擬部分則包括PMOS電流源及其相關的差分開關,以及1.2V的帶隙電壓基準和一個基準電壓控制放大器。
AD9751的滿刻度輸出電流由基準控制放大器決定,它通過調節一個外部電位器可使電流在2mA~20mA的范圍內變化。而用外部電位器,基準控制放大器和電壓基準VREFIO可組合設定基準電流IREF。AD9751的滿刻度電流IOUTFS是IREF的值的32倍。
4 、應用設計
4. 1 基準電壓
AD9751內含一個1.2V的帶隙基準電壓。使用內部基準時,在引腳REFIO和ACOM之間接0.1μF的電容可達到去耦的目的。
外部基準可以提供一個固定的基準電壓以提高精度和漂移特性,有時還可以給增益控制提供一個可變的基準電壓,從而起到乘法器的作用。因此,也可以使用接于REFIO端的外部基準。
4.2 鎖相環時鐘
AD9751 的PLL可用來產生用于邊沿觸發鎖存器、多路選擇器以及DAC所必需的內部同步2倍時鐘。PLL電路包括一個相位檢測器、電荷泵、壓控振蕩器(VCO)、輸入數據率范圍控制電路、時鐘邏輯電路和輸入/輸出端控制電路。當使用內部PLL時,RESET接地。而當AD9751處于PLL有效模式時,LOCK作為內部相位檢測器的輸出。當它被鎖定時,該模式下鎖定輸出為邏輯“1”。
表1給出了當PLL有效時,DIV0和DIV1在不同狀態下的輸入時鐘頻率范圍。
當頻率鎖相環電路的VDD接地時,頻率鎖相環電路將處于無效狀態。此時,外部時鐘必須以合適的DAC輸出更新數據率來驅動CLK的輸入端。存在于輸入端口1和端口2的數據的速率和定時依賴于AD9751是否交替輸入數據,或者僅僅響應單端口上的數據。
當PLL無效時,DIV0和DIV1不再控制PLL,但是它們可被用來控制輸入多路復用器上的數據輸入是交替還是不交替輸入。表2給出了在PLL無效時,DIV0和DIV1在不同組合方式下工作模式。
表2 PLL無效時DIV0,DIV1不同組合時的輸入模式
4.3 模擬輸出
AD9751 有兩個互補的電流輸出端IOUTA和IOUTB,它們可以配置成單端或差分兩種工作模式。IOUTA和IOUTB可通過一個負載電阻RLOAD被轉換成互補的單端電壓輸出VOUTA和VOUTB。而使差分電壓VDIFF存在于VOUTA和VOUTB之間,同時也可以通過一個變壓器或差分放大器來將差分信號轉換成單端電壓。
4.4 數字接口
AD9751 的數字輸入端包括兩個通道,每個通道有10個數據輸入引腳,同時還有一對差分鐘輸入引腳。它的10位并行數據輸入遵循標準的直接二進制編碼形式。DB9為最高有效位(MSB),DB0為最低有效位(LSB)。當所有數據位都為邏輯“1”時,IOUTA產生滿刻度輸出電流。當滿刻度輸出電流在兩個輸出端作為輸入碼元的函數被分離時,IOUTB產生互補輸出。
通過使用一個邊沿觸發的主從鎖存器可以實現數字接口。當PLL有效時,或者當使用內部時鐘倍增器時,DAC輸出端在每一個輸入時鐘周期均被更新兩次,其時鐘輸入速率高達150MSPS。這使得DAC的輸出更新率為300MSPS。雖然轉換邊沿的位置可能影響數字饋通和失真特性,但是只要滿足規定的最小倍數,其建立和保持時間就可以在同一時鐘周期內變化。輸入數據在占空比為50%的時鐘下降沿轉變時,可獲得最佳的特性。
AD9751 有一個靈活的差分時鐘輸入端口,采用獨立的電源(如CLKVDD,CLKCOM)可以獲得最優的抖動特性。兩個時鐘輸入端CLK+和CLK-可由單端或差分時鐘源所驅動。對單端工作來說,CLK+應被一個邏輯電源所驅動,而CLK-則應當被設置為邏輯電源的門限電壓。這可以通過如圖2(a)所示的一個電阻分壓器/電容網絡來實現。而對于不同的工作情況,CLK+和CLK-都應當通過一個如圖2(b)所示的電阻分壓網絡被偏置到CLKVDD/2來完成。
因為AD9751的輸出轉換速率高達300MSPS,因此對時鐘和數據輸入信號的要求很嚴。減小減擺率和相應的數字電源電壓(DVDD)可降低數字饋通和芯片上的數字噪聲。
另外,數字信號的路徑也應當盡量短,而且應當與運行長度匹配,以避免傳播延時的不匹配。在AD9751的數字輸入端和驅動器輸出端之間插入一個低值電阻(例如20Ω到100Ω)網絡有助于減小在數字輸入端的任何超調與上升沿,進而減小數字饋通。對于比較長的線路和更高數據率,采用帶狀線技術并增加合適的終端電阻可保持“清潔”的數字輸入端。
責任編輯:gt
評論
查看更多