任何器件選型,你都不可能對所有相關(guān)的技術(shù)指標面面俱到完全兼顧。對于ADC也是一樣,但是到底有哪些指標值得你的關(guān)注?哪些指標不可忽略?選擇轉(zhuǎn)換器時,工程師通常只關(guān)注分辨率、信噪比(SNR)或者諧波
2021-04-02 06:00:00
ADC-20-12+
2023-03-29 21:42:53
ADC1212D065HN - Dual 12-bit ADC; 65 Msps, 80 Msps, 105 Msps or 125 Msps; CMOS or LVDS DDR digital outputs - NXP Semiconductors
2022-11-04 17:22:44
ADC1213D065C1 - Dual 12-bit ADC; 65 Msps, 80 Msps, 105 Msps or 125 Msps serial JESD204A interface - NXP Semiconductors
2022-11-04 17:22:44
ADC1213S065C1 - Single 12-bit ADC; 65 Msps, 80 Msps, 105 Msps or 125 Msps serial JESD204A interface - NXP Semiconductors
2022-11-04 17:22:44
ADC1213S065HN - Single 12-bit ADC; 65 Msps, 80 Msps, 105 Msps or 125 Msps; serial JESD204A interface - NXP Semiconductors
2022-11-04 17:22:44
奈奎斯特區(qū)之外ADC12D1x00RF提供了一個靈活的LVDS接口,該接口具有多個SPI可編程選項,以簡化電路板設(shè)計和FPGA / ASIC數(shù)據(jù)捕獲。LVDS輸出與IEEE 1596.3-1996兼容,并支持可編程共模電壓。該產(chǎn)品采用無鉛292球耐熱增強BGA封裝,額定溫度范圍為–40°C至85°
2021-01-08 09:15:08
奈奎斯特區(qū)之外ADC12D1x00RF提供了一個靈活的LVDS接口,該接口具有多個SPI可編程選項,以簡化電路板設(shè)計和FPGA / ASIC數(shù)據(jù)捕獲。LVDS輸出與IEEE 1596.3-1996兼容,并支持可編程共模電壓。該產(chǎn)品采用無鉛292球耐熱增強BGA封裝,額定溫度范圍為–40°C至85°
2021-01-08 09:15:08
具有優(yōu)異的噪聲和線性性能,擴展了其可用范圍超過第三奈奎斯特區(qū)。The ADC12D1x00RF provides a flexible LVDS interface which has
2018-07-30 07:21:58
GHz family of ADCs.The ADC12D1800 provides a flexible LVDS interface which has multiple SPI
2018-08-04 15:21:47
QJ1600EVM,ADC12QJ1600EVM,,現(xiàn)貨ADC12QS065CISQ/NOPB,ADC12QS065,-40 to 85,7,173ADC12
2020-12-14 08:56:49
ADC12DL065 Dual 12-Bit, 65 MSPS, 3.3V, 360mW A/D Converter datasheet (Rev. D)
2022-11-04 17:22:44
BOARD EVALUATION FOR ADC12DL065
2023-03-30 11:47:32
ADC12DS065 - Dual 12-Bit, 65/80/95/105 MSPS A/D Converter with Serial LVDS outputs - National Semiconductor
2022-11-04 17:22:44
ADC12QS065 Quad 12-Bit 65 MSPS A/D Converter with LVDS Serialized Outputs datasheet (Rev. I)
2022-11-04 17:22:44
IC ADC 12BIT PIPELINED 60WQFN
2023-04-06 17:07:15
IC ADC 12BIT PIPELINED 60WQFN
2023-03-23 07:44:37
ADC1410S065 - Single 14-bit ADC 65, 80, 105 or 125 Msps CMOS or LVDS DDR digital outputs - NXP Semiconductors
2022-11-04 17:22:44
ADC1413D065 - Dual 14 bits ADC; 65, 80, 105 or 125 Msps; serial JESD204A interface - NXP Semiconductors
2022-11-04 17:22:44
ADC1413D065C1 - Dual 14 bits ADC; 65, 80, 105 or 125 Msps; serial JESD204A interface - NXP Semiconductors
2022-11-04 17:22:44
ADC1415S065 - Single 14-bit ADC 65, 80, 105 or 125 Msps with Input Buffer CMOS or LVDS DDR digital outputs - NXP Semiconductors
2022-11-04 17:22:44
BOARD DEMO FOR ADC1415S065F2
2024-03-14 21:23:12
ADC1415S065HN - Single 14-bit ADC; 65 Msps, 80 Msps, 105 Msps or 125 Mspswith input buffer; CMOS or LVDS DDR digital outputs - NXP Semiconductors
2022-11-04 17:22:44
ADC1610S065HN - Single 16-bit ADC; 65 Msps, 80 Msps, 105 Msps or 125 Msps; CMOS or LVDS DDR digital outputs - NXP Semiconductors
2022-11-04 17:22:44
求推薦10位或12位,高速ADC芯片,好用、性價比的,最好比較好搜到資料或程序的,謝謝
2016-12-26 16:50:31
(1)ADC、DAC選型時候的有個data input format 是lvds和cmos什么意思???1. lvds是不是那個DCO+和DCO-?。這兩個信號是不是必須要從時鐘專用引腳輸入
2017-01-23 15:17:38
到目前為止,在這個博客系列中,我們已經(jīng)研究了ADC的電源抑制比(PSRR)和先前功率級的PSRR要求,以確保最小的噪聲。在進一步分析電源之前,我們需要了解電源噪聲對ADC的影響。在本博客中,我們將
2018-07-24 17:25:11
目錄單個ADC框圖(F4)ADC的電源要求ADC時鐘ADC通道內(nèi)部通道與外部通道規(guī)則通道與注入通道轉(zhuǎn)換順序規(guī)則序列注入序列觸發(fā)源直接寫寄存器外部事件觸發(fā)轉(zhuǎn)換時間輸入時鐘采樣周期轉(zhuǎn)換時間數(shù)據(jù)寄存器電壓
2021-12-10 06:23:03
這是ADC的lvds時序圖,目前遇到的問題時,我用一片Artix-7系列fpga同時采集4篇上述的ADC值,單片adc數(shù)據(jù)采集是正常的,多篇同時采集時,發(fā)現(xiàn)數(shù)據(jù)就不對了,望大神門幫忙解答使用了IDDR這個原語!
2023-04-17 15:28:34
設(shè)計、差分輸入驅(qū)動器的設(shè)計、數(shù)字接口和布局考慮都是十分復(fù)雜的問題。本文中的參考設(shè)計將采用ADC083000/B3000。時鐘源是高速數(shù)據(jù)轉(zhuǎn)換系統(tǒng)中最重要的子電路之一。這是因為時鐘信號的定時精度會直接影響
2019-05-30 05:00:04
AD9434BCPZ-500高速ADC芯片是ADI公司的AD9434系列單芯片采樣模數(shù)轉(zhuǎn)換器,該高速ADC芯片是一款專為高性能、低功耗和易用性的設(shè)備進行優(yōu)化,具有出色的動態(tài)性能和適合寬帶載波和寬帶
2019-11-12 09:25:36
關(guān)于ADCMP605器件的LVDS輸入、輸出匹配電阻的問題:對于這樣的高速比較器,LVDS布局布線的要求,以及對源端和輸出端電阻匹配的要求如何?可以直接按數(shù)據(jù)手冊上的方式接么?
2018-08-09 07:21:06
G6RL1ADC12
2023-03-28 14:54:08
布局布線組合在一起。一個星期之后,對第一個原型電路板進行測試。出乎預(yù)料的是,電路板性能與預(yù)期的不一樣?! ∵@種情景在你身上發(fā)生過嗎? 最優(yōu)PCB布局布線對于使ADC達到預(yù)期的性能至關(guān)重要。當設(shè)計包含
2018-09-18 15:44:13
,設(shè)計人員迅速地將電路板布局布線組合在一起。一個星期之后,第一個原型電路板被測試。出乎預(yù)料,電路板性能與預(yù)期的不一樣。這種情景在你身上發(fā)生過嗎?最優(yōu)PCB布局布線對于使ADC達到預(yù)期的性能十分重要。當
2018-09-12 11:30:49
Brad Brannon,ADI公司系統(tǒng)應(yīng)用工程師如此之多的模數(shù)轉(zhuǎn)換器(ADC)可供選擇,我們總是很難弄清哪種ADC才最適合既定應(yīng)用。數(shù)據(jù)手冊往往會使問題變得更加復(fù)雜,許多技術(shù)規(guī)格都以無法預(yù)料的方式
2018-10-26 10:49:24
總是很難弄清哪種ADC才最適合既定應(yīng)用。數(shù)據(jù)手冊往往會使問題變得更加復(fù)雜,許多技術(shù)規(guī)格都以無法預(yù)料的方式影響著性能。選擇轉(zhuǎn)換器時,工程師通常只關(guān)注分辨率、信噪比(SNR)或者諧波。這些雖然很重要,但其他
2017-04-04 12:51:19
能力比較重要,但最佳性能一般會發(fā)生在未達到完全驅(qū)動能力時。在高性能應(yīng)用中,重要的是,將輸出負載降至最低并提供適當?shù)娜ヱ詈蛢?yōu)化布局,以盡可能降低電源上的壓降。為了避免此類問題發(fā)生,許多轉(zhuǎn)換器都提供LVDS
2018-11-01 11:11:27
本帖最后由 taiyangyu_2 于 2019-12-6 16:17 編輯
AD9684是一款雙通道14位、500 MSPS采樣率 ,并行LVDS接口的模數(shù)轉(zhuǎn)換器。該芯片可用于通信,3G
2019-12-06 15:33:22
∑一△ADC原理是什么?LVDS收發(fā)器標準及其原理是什么?如何利用LVDS接收器去實現(xiàn)ADC?
2021-06-03 06:23:35
在進行單片機開發(fā)時,由于測量數(shù)據(jù)有精度要求,不知道如何進行ADC的選型和精度控制,還有成本考慮,哪位大佬可以給我講講如何進行ADC選型嗎?還有現(xiàn)在主流的ADC芯片型號是那些,非常感謝!
2023-10-19 07:10:51
親愛的大家,我的問題是如何通過LVDS將ADC AFE 5804 12位http://www.ti.com/product/afe5804連接到Spartan 3E入門套件。首先,我想模擬知道ADC
2019-07-10 08:19:23
。為了避免此類問題發(fā)生,許多轉(zhuǎn)換器都提供LVDS輸出。LVDS具有對稱性,因此可以降低開關(guān)電流并提高總體性能。如果可以,應(yīng)該使用LVDS輸出以確保最佳性能。 未規(guī)定標準,一個至關(guān)重要的未規(guī)定項目是PCB布局
2018-10-16 19:08:34
任何器件選型,你都不可能對所有相關(guān)的技術(shù)指標面面俱到完全兼顧。對于ADC也是一樣,但是到底有哪些指標值得你的關(guān)注?哪些指標不可忽略?選擇轉(zhuǎn)換器時,工程師通常只關(guān)注分辨率、信噪比(SNR)或者諧波
2018-07-08 11:10:23
。作為一款每秒 500 千次采樣 (kS/s) 的 12 位 SAR ADC,它非常適合對傳感器輸出進行數(shù)字化。雙斜率積分 ADC積分 ADC 具有高分辨率,同時可最大限度降低噪聲影響。雙斜率 ADC
2018-09-30 13:39:22
下以高達3.2 GSPS的采樣率以12位分辨率對信號進行數(shù)字化。它還可以用作雙通道ADC,采樣率高達1.6GSPS。對于低于800MHz的采樣率,有一種低采樣節(jié)能模式(LSPSM),它將功耗降低到每個
2024-02-27 17:23:12
我有ML505評估板,我想嘗試將LVDS IO模塊中的比較器用作1位ADC。例如,我將一個0 V-1.5 V的模擬輸入連接到SMA J10(SMA_DIFF_CLK_IN_P)和一個參考電壓(可能是
2019-02-26 09:04:45
問題。圖3:設(shè)計不佳的ADC和/或布局布線、接地、去耦不當?shù)慕拥剌斎攵酥狈綀D 提高ADC分辨率并降低噪聲?折合到輸入端噪聲的影響可以通過數(shù)字均值方法降低。假設(shè)一個16位ADC具有15位無噪聲 分辨率
2019-02-26 07:48:19
描述此參考設(shè)計為系統(tǒng)中采用 GSPS ADC 的系統(tǒng)設(shè)計人員提供了原理圖和布局參考。將此參考設(shè)計與數(shù)據(jù)表結(jié)合使用 — 數(shù)據(jù)表始終具有最終權(quán)威性。另外, ADC1xDxxxx(RF)RB 參考板提供有
2018-07-31 11:14:13
、處理并消耗功率傳輸寬帶頻譜的效率很低。沒有必要在后期處理中使用大量FPGA收發(fā)器來抽取和過濾寬帶數(shù)據(jù)。高性能GSPS ADC讓數(shù)字下變頻(DDC)進駐到ADC內(nèi)部。減少JESD204B ADC輸出通道數(shù)可以最大限度地降低數(shù)據(jù)速率和系統(tǒng)布局的復(fù)雜度。
2019-07-22 08:41:38
`各位大神,問一個簡單的問題。圖中c48和c63是信號進入ADC的RC濾波電路的電容。關(guān)于這個電容,應(yīng)該是要靠近ADC的輸入引腳的吧?這兩種布局方式在濾波效果上有明顯的不同嗎?RC濾波電路的R的布局有沒有特殊的要求呢,它的位置是也是需要靠近輸入引腳嗎?還是隨意。`
2018-08-11 10:17:42
為什么經(jīng)過ADC采樣后,我用matlab仿真后,底噪在-100左右,而ADC芯片資料上都在-120左右,請問如何降低ADC的底噪?analogchina-admin
2018-08-09 08:40:04
為什么經(jīng)過ADC采樣后,我用matlab仿真后,底噪在-100左右,而ADC芯片資料上都在-120左右,請問如何降低ADC的底噪?
2023-12-12 06:56:44
!添加客服即可直接購買!打開下方鏈接加客服領(lǐng)取,暗號:1-13部http://zyunying.zhangfeidz.com?id=20承諾:只需1.99元下單,無任何套路。高速ADC PCB布局布線技巧,需要完整版的朋友可以下載附件保存資料~
2021-12-28 13:35:51
四通道、12 位、65MSPS 模數(shù)轉(zhuǎn)換器 (ADC) Sample rate (Max) (MSPS) 65 Resolution (Bits) 12 Number
2022-12-06 09:46:42
The ADC12DL065 is a dual, low power monolithic CMOSanalog-to-digital converter capable
2009-10-10 09:43:5713 The ADC12V170 is a high-performance CMOS analog-todigitalconverter with LVDS outputs. It is capable
2009-10-10 09:47:4913 The ADC12QS065 is a low power, high performance CMOS4-channel analog-to-digital converter with LVDS
2009-10-10 10:10:068 The ADC10DL065 is a dual, low power monolithic CMOSanalog-to-digital converter capable
2009-10-10 10:27:1310 The ADC12030, and ADC12H030 families are 12-bit plus signsuccessive approximation Analog-to-Digital
2009-10-10 10:48:4412 ADC12D1000
2010-05-27 15:55:4617 ADC12D1800
2010-05-27 15:57:1423 描述
LTC®2309 是一款低噪聲、低功率、8 通道、12 位逐次逼近型 ADC,具有一個 I2C 兼容型串行接口。該 ADC 包括一個內(nèi)部基準和一個全差分采樣及保持電路,
2010-09-11 10:24:161205 描述
LTC®2356-12/LTC2356-14 是采用差分輸入的 12 位/14 位、3.5Msps 串行 ADC。這些器件僅從單 3.3V 電源吸收 5.5mA 電流,并采用纖巧型 10 引腳 MSOP 封裝。一種睡眠停
2010-09-11 10:27:522262 本文基于上華0.6mm BiCMOS工藝設(shè)計了一個8通道12位串行輸出ADC,轉(zhuǎn)換核心電路采用逐次逼近型結(jié)構(gòu),并在總結(jié)改進傳統(tǒng)結(jié)構(gòu)的基礎(chǔ)上,采用了電壓定標和電荷定標的復(fù)合式DAC結(jié)構(gòu)
2011-10-23 01:13:033149 ADC12_A模塊是一個高效的12位模數(shù)轉(zhuǎn)換器。本章節(jié)將主要介紹MSP430 5XX單片機的ADC12_A模塊。
2011-12-08 17:35:100 F2產(chǎn)品技術(shù)培訓(xùn)_12.模數(shù)轉(zhuǎn)換(ADC)
2017-03-15 14:47:092 超高速ADC通常采用LVDS電平傳輸數(shù)據(jù),高采樣率使輸出數(shù)據(jù)速率很高,達到百兆至吉赫茲量級,如何正確接收高速LVDS數(shù)據(jù)成為一個難點。本文以ADS42LB69芯片的數(shù)據(jù)接收為例,從信號傳輸和數(shù)據(jù)解碼兩方面,詳述了實現(xiàn)LVDS數(shù)據(jù)接收應(yīng)該注意的問題及具體實現(xiàn)方法,并進行實驗測試、驗證了方法的正確性。
2017-11-17 10:40:016131 ADC12是一個多源中斷:有18個中斷標志(ADC12IFG.0~ADC12IFG.15與ADC12TOV,ADC12OV),但只有一個中斷向量。所以需要 設(shè)置這18個標志的優(yōu)先級順序,按照優(yōu)先級順序安排中斷標志的響應(yīng),高優(yōu)先級的請求可以中斷正在服務(wù)的低優(yōu)先級。
2018-04-10 17:55:029752 msp430內(nèi)部含有 ADC12模塊,可以完成12位的模數(shù)轉(zhuǎn)換,當對精度或其他指標要求不高時,可以選用430單片機內(nèi)部的 ADC12完成模數(shù)轉(zhuǎn)換工作。
2018-05-04 09:40:176 設(shè)計、差分輸入驅(qū)動器的設(shè)計、數(shù)字接口和布局考慮都是十分復(fù)雜的問題。本文中的參考設(shè)計將采用ADC083000/B3000。
2019-05-30 08:18:003781 電子發(fā)燒友網(wǎng)為你提供TI(ti)ADC12D1600QML-SP相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有ADC12D1600QML-SP的引腳圖、接線圖、封裝手冊、中文資料、英文資料,ADC12D1600QML-SP真值表,ADC12D1600QML-SP管腳等資料,希望可以幫助到廣大的電子工程師們。
2018-11-02 19:01:06
在輸入信號轉(zhuǎn)換數(shù)字數(shù)據(jù)之后,必須傳輸它們到DSP或ASIC/FPGA進行處理。流行的全差分輸出信號傳輸是方便的。全差分的輸出信號通過兩條對稱線給出和吸收電流。這種信號傳輸?shù)囊粋€例子是LVDS(低壓差分信號)格式。ADC12QS065用LVDS來解決所有這些系統(tǒng)問題(圖1)。
2020-04-04 17:43:002324 Sigma-Delta ADC是一種目前使用最為普遍的高精度ADC結(jié)構(gòu),在精度達到20位以上的場合,Sigma-Delta是必選的結(jié)構(gòu)。通過采用過采樣、噪聲整形以及數(shù)字濾波技術(shù),降低對模擬電路的設(shè)計要求,實現(xiàn)了其他類型的ADC無法達到的高精度和低功耗。
2020-10-02 17:57:0081451 AD9229:4通道、12位、50/65 MSPS、串行LVDS、3 V ADC
2021-03-19 13:23:407 AN-1142: 高速ADC PCB布局布線技巧
2021-03-20 22:11:5228 AD9222:8通道、12位、40/50/65 MSPS、串行LVDS、1.8 V ADC 數(shù)據(jù)手冊
2021-03-21 09:24:357 ADC824:MicroCont824:MicroConverter/SoP/FUP-24位ADC-16-ADC-12-BIDAC-MCU數(shù)據(jù)-
2021-04-15 19:36:1010 14/12位1.8V單ADC
2021-04-23 18:44:1311 STM32F103系列有3個ADC,精度為12位,每個ADC最多有16個外部通道。
2021-06-11 17:46:1617572 ADC824 Microcomporter,24位ADC,16位ADC,12位DAC,F(xiàn)lash MCU數(shù)據(jù)Sheet
2021-06-18 13:00:3113 ADC芯片需求驅(qū)動(電源技術(shù)研討會)-ADI常用芯片adc驅(qū)動程序,C語言,可以借鑒使用。
2021-09-15 13:21:2218 最先進的每秒 112 吉比特 (Gbps) 長距離 (LR) SerDes PHY 的設(shè)計要求將模數(shù)轉(zhuǎn)換器 (ADC) 的位數(shù)降至最低,以實現(xiàn)整個系統(tǒng)占用最小的面積和消耗最小的功率。為此,利用
2022-07-28 08:03:101084 本文介紹了一種 12 位 10GS/s 交錯 (IL) 流水線模數(shù)轉(zhuǎn)換器 (ADC)。該 ADC 采用 4 GHz 輸入信號實現(xiàn) 55 dB 的信噪比和失真比 (SNDR) 和 66 dB 的無雜散動態(tài)范圍 (SFDR),采用 28 nm CMOS 技術(shù)制造,功耗為 2.9 W。
2022-12-15 16:32:331540 PCB布局是優(yōu)化高速板線性度性能的關(guān)鍵因素。 本系列的前幾篇文章討論了減少二次諧波失真的一些基本技術(shù)。 這篇文章,靈感來自TI文檔”高速印刷電路板布局技術(shù)“,試圖詳細討論如何在高速差分ADC驅(qū)動器
2023-01-27 09:29:00903 ADC12DJ3200EVM 供應(yīng)商 ADC12DJ3200EVM怎么訂貨 ADC12DJ3200EVM 價格
2021-12-22 16:23:41474 本文給大家分享串行ADC布局布線設(shè)計要點!
2023-07-10 16:54:38876 了 TI GSPS ADC 的超大奈奎斯特區(qū),在射頻頻率下具有出色的噪聲和線性度性能,將其可用范圍擴展到第 7 奈奎斯特區(qū)之外ADC12D800。LVDS輸出與IEEE1596.3-1996兼容,并支持可編程共模電壓。該產(chǎn)品采用無鉛292球耐熱增強型BGA封裝,額定工業(yè)溫度范圍為-40°C至+85°C。
2023-09-20 15:02:520 、精密ADC和集成ADC等,主要應(yīng)用于醫(yī)療儀器、測試儀器、音頻處理和工業(yè)系統(tǒng)等領(lǐng)域,具有高穩(wěn)定性、高精度和低噪聲等特點。 ADC芯片具有多種結(jié)構(gòu),今天我們就來說一下ADC的五種結(jié)構(gòu): 1、FLASH 2、Folding 采用折疊型等結(jié)構(gòu)的高速ADC,其速率同樣可以達到10GSps以上
2023-10-09 16:01:041270
評論
查看更多